基于單載波調(diào)制器中TS流傳輸?shù)脑O計和實現(xiàn)_第1頁
基于單載波調(diào)制器中TS流傳輸?shù)脑O計和實現(xiàn)_第2頁
基于單載波調(diào)制器中TS流傳輸?shù)脑O計和實現(xiàn)_第3頁
基于單載波調(diào)制器中TS流傳輸?shù)脑O計和實現(xiàn)_第4頁
全文預覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、基于單載波調(diào)制器中TS流傳輸?shù)脑O計和實現(xiàn)摘要:實現(xiàn)了一種全集成可變帶寬中頻寬帶低通濾波器,討論分析了跨導放大器-電容(OTAC)連續(xù)時間型濾波器的結(jié)構(gòu)、設計和具體實現(xiàn),使用外部可編程電路對所設計濾波器帶寬進行控制,并利用ADS軟件進行電路設計和仿真驗證。仿真結(jié)果表明,該濾波器帶寬的可調(diào)范圍為126 MHz,阻帶抑制率大于35 dB,帶內(nèi)波紋小于05 dB,采用18 V電源,TSMC 018m CMOS工藝庫仿真,功耗小于21 mW,頻響曲線接近理想狀態(tài)。關鍵詞:Butte【摘 要】 本文介紹了數(shù)字電視地面?zhèn)鬏攺V播中TS流在單載波(ATSC)調(diào)制器中的傳輸,詳細說明了ASI接口的轉(zhuǎn)化,論述了TS

2、流速率與調(diào)制器凈數(shù)據(jù)率的速率匹配問題,并使用CY7B933、CY7C433和FPGA實現(xiàn)了TS流在調(diào)制器中的正常傳輸,最終給出了硬件設計結(jié)果?!娟P鍵詞】ATSC; TS; ASI; SPI; 插空包1概述 隨著數(shù)字技術(shù)的不斷發(fā)展,數(shù)字電視取代模擬電視已經(jīng)是必然的趨勢。當今世界地面數(shù)字電視傳輸標準主要有美國的ATSC標準,歐洲的DVBT標準和日本的ISBTT標準。ATSC標準是基于單載波調(diào)制的技術(shù),它具有傳輸容量大、工作門限低、相同覆蓋條件下要求發(fā)射功率低、抗脈沖干擾能力強、對調(diào)諧器要求低等優(yōu)點,同時經(jīng)過大量的測試已經(jīng)成功應用于實際的數(shù)字電視地面廣播傳輸中【1】。由于編碼器以傳輸流(TS)的形式

3、并配以ASI或SPI接口傳輸?shù)秸{(diào)制器,因此在設計調(diào)制器時應該首先考慮接口規(guī)范的不同和速率匹配等問題,本文主要是基于ATSC調(diào)制器來討論TS的傳輸。2 TS流在調(diào)制器中的傳輸21調(diào)制器結(jié)構(gòu)圖一 調(diào)制器中的TS流傳輸 在無線廣播數(shù)字電視傳輸系統(tǒng)中,統(tǒng)一規(guī)定以MPEG-2的傳輸流即TS流(transport stream)形式進行傳輸,也就是說視音頻信息經(jīng)過編碼器的處理形成TS流的標準形式,每個TS包有188個連續(xù)的字節(jié),其中位于包頭的第一個字節(jié)固定為47H。編碼器輸出接口一般分為兩種形式,ASI口(Asynchronous serial interface)和SPI口(Serial Periphe

4、ral Interface),前者是一種高速串行數(shù)據(jù)通訊接口,具有高速、可靠、準確等特性;后者屬于一種并行總線接口,易于進行數(shù)據(jù)處理。但無論采用哪種接口,調(diào)制器都需要對其進行速率匹配的處理,因為雖然編碼器的輸出速率可以固定在4Mbps到20Mbps不等,但實際傳送的每個TS包的速率不固定,且TS包之間的間隔也不固定,這對于需要連續(xù)處理數(shù)據(jù)的調(diào)制器來說是不允許的。所以設計的調(diào)制器可傳送的凈數(shù)據(jù)率必須大于編碼器的輸出速率,并在TS流中適當?shù)牟逡恍┛瞻ǚ螹PEG-2標準),以獲得連續(xù)的碼流。 圖一表示了TS流在調(diào)制器中的傳輸過程,其中片內(nèi)FIFO即用于上訴的速率匹配,接下來TS流需要經(jīng)過擾碼,外

5、編碼和交織等模塊最后組幀輸出用于調(diào)制,中間的交織器由于使用RAM,可以間接起到由于組幀時插入同步信息的數(shù)據(jù)緩沖作用,同時組幀輸出的數(shù)據(jù)使能反饋回FIFO要新的TS流,周而復始。本文設計的這種調(diào)制器結(jié)構(gòu)具有修改性強的特點,原因在于一旦幀場結(jié)構(gòu)有所變化,只需要修改相應的數(shù)據(jù)使能的產(chǎn)生,而與前級處理無關,有利于TS流在調(diào)制器中的連續(xù)傳輸。2.2 TS流傳輸中ASI口的轉(zhuǎn)化圖二 ASI口轉(zhuǎn)化的實現(xiàn)框圖 ASI是一種固定波特率的異步串行接口,其突出特點是:速度快,固定波特率,準確。來自不同數(shù)據(jù)信源的波特率可能是不同的,通過在這些數(shù)據(jù)中間插入同步字而使用固定波特率(270M)傳輸【2】。此外,其數(shù)據(jù)還經(jīng)過

6、8Bit到10Bit編碼,在傳輸數(shù)據(jù)的空余段插入同步字,具有較強的抗擾、錯誤檢測和再同步能力。為了得到并行傳輸?shù)腡S流數(shù)據(jù),需要對ASI口進行轉(zhuǎn)化,如上圖所示,CYPRESS公司的CY7B933和CY7C433配合使用,可以很好的解決這個問題,他們的主要引腳如下:CKR:CY7B933的恢復時鐘,一般為27M,配合數(shù)據(jù)的輸出;RDY:數(shù)據(jù)輸出準備,低有效,表示數(shù)據(jù)已經(jīng)被接收準備傳送,屬于正常;SC/D:特殊字符/數(shù)據(jù)選擇,低有效,表示Q07為有效數(shù)據(jù);Q07:CY7B933并行數(shù)據(jù)輸出;Read_ena:FIFO的讀使能信號,低有效;Write_ena:FIFO的寫使能信號,低有效;HF:FI

7、FO的半滿信號,低有效; 可將RDY信號和SC/D信號組合產(chǎn)生FIFO的寫信號,將有效的數(shù)據(jù)寫入FIFO,F(xiàn)PGA通過判斷半滿信號HF連續(xù)地從FIFO中讀取一個TS包長度的數(shù)據(jù)。但只得到TS數(shù)據(jù)流是不夠的,必須加入一些指示線證明數(shù)據(jù)的正確性,相似于SPI口的標準形式,產(chǎn)生sync用于指示包頭位置,valid用于指示一個數(shù)據(jù)包的有效性,并配合FPGA本地的時鐘clk(一般30M),方便后級處理。搜索包頭的流程圖如下:圖三 搜索TS流包頭流程圖2.3TS流傳輸中插空包處理 經(jīng)過接口處理的TS流雖然包括sync和valid的信號,但是速率仍然和調(diào)制器的其他模塊有沖突,尤其數(shù)據(jù)流的連續(xù)性由組幀時的使能

8、控制,所以仍然必須對TS流進行插空包的處理,且使輸出符合幀結(jié)構(gòu)特點,這也是本文設計調(diào)制器的關鍵。 這里又得需要一個FIFO,但由于編碼器輸出速率和調(diào)制器凈數(shù)據(jù)率往往相差不大,可以考慮使用片內(nèi)FIFO,在對FIFO輸出的數(shù)據(jù)進行判斷時,需要用到sync指示線,為了方便處理,將FIFO設為9位位寬(sync、data),深度設為4K。相似于上述的ASI轉(zhuǎn)化,讀FIFO時也需要判斷半滿信號HF,不同的是要確保寫入FIFO的第一個數(shù)據(jù)是包頭47H,這樣可以保證以后每次讀取一個完整的TS包。當HF無效時插入空包,空包的具體格式為:圖四 空包數(shù)據(jù)結(jié)構(gòu) 但是值得注意的是由于ATSC標準中的幀長不一定是TS包

9、的整數(shù)倍,也就是說讀FIFO或插空包時可能不會是一個完整的包,為此需要新增狀態(tài)機FIFO_stop,記錄停止的位置(保持188計數(shù)器的值),以便使能再次有效的時候繼續(xù)處理上回的數(shù)據(jù),具體狀態(tài)機的實現(xiàn)如下圖所示:圖五 插空包的狀態(tài)機實現(xiàn)3硬件實驗結(jié)果 (見TIF圖像附件)圖六:ASI轉(zhuǎn)化仿真示意圖(見TIF圖像附件)圖七 插空包過程的仿真示意圖 本文的硬件設計采用ATERA公司的APEX系列芯片【3】,仿真工具為MENTOR公司的ModelSim軟件,經(jīng)過仿真和硬件調(diào)試,工作正常。 圖六所示的仿真結(jié)果中采用片內(nèi)FIFO模仿CY7C433,而且經(jīng)過硬件調(diào)試,ASI轉(zhuǎn)換模塊良好,搜索包頭47H迅速,

10、達到系統(tǒng)的速率要求。插空包模塊的仿真波形(圖七)更加準確的解釋了狀態(tài)機之間的跳轉(zhuǎn),其中state的數(shù)值表示如下:0:系統(tǒng)復位;1:讀FIFO工作;2:插入空包;3:讀FIFO或插空包暫停。 可見系統(tǒng)起始狀態(tài)FIFO未達到半滿所以插入了2個空包,其后開始讀FIFO,由于讀到一半,幀使能信號gen_ena_bit為低,進入狀態(tài)3,待使能信號再次為高,接著上回的位置繼續(xù)讀取FIFO,位置計數(shù)器rd_cnt開始計數(shù)。4結(jié)束語 本文設計的調(diào)制器TS流傳輸方案,利用CYPRESS公司的CY7B933和CY7C433的配合,通過FPGA作為邏輯控制,解決了TS流傳輸中的接口不統(tǒng)一和速率不匹配等問題,并通過了硬件的仿真和調(diào)試,可應用于許多現(xiàn)有的數(shù)字電視地面廣播傳輸系統(tǒng)中,如美國的ATSC標準和中國的ADTB_T,具有很強的實用性。而且就ASI轉(zhuǎn)化部分而言也可以應用于以DVB_T為代表的多載波傳輸系統(tǒng),有一定的通用性。參考文獻【1】 The Grand, “Th

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論