isim與chipscope等手把手在labview fpga中使用_第1頁(yè)
isim與chipscope等手把手在labview fpga中使用_第2頁(yè)
isim與chipscope等手把手在labview fpga中使用_第3頁(yè)
isim與chipscope等手把手在labview fpga中使用_第4頁(yè)
已閱讀5頁(yè),還剩6頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、1. 標(biāo)題手把手在LabVIEW FPGA中使用Chipscope2. 問(wèn)題描述有些時(shí)候我們可以通過(guò)Chipscope工具深入到FPGA內(nèi)部觀測(cè)信號(hào),從而達(dá)到調(diào)試的目的。3. 關(guān)鍵詞Chipscope;LabVIEW FPGA;4. 問(wèn)題解答一、 ChipscopeChipscope是XILINX推出的一款在線調(diào)試軟件,通過(guò)它完全可以脫離傳統(tǒng)邏輯分析儀來(lái)調(diào)時(shí)序,觀察FPGA內(nèi)部的任何信號(hào),觸發(fā)條件、數(shù)據(jù)寬度和深度等的設(shè)置也非常方便。更多的介紹,可以參考官網(wǎng) HYPERLINK /products/design-tools/chipscopepro.html /products/design-t

2、ools/chipscopepro.html Chipscope的原理就是綜合完的網(wǎng)表里插入用于采集數(shù)據(jù)的核(包括ILA和ICON),選擇觀察的信號(hào)以及觸發(fā)源、時(shí)鐘等,運(yùn)行之后會(huì)自動(dòng)生成一個(gè)新的網(wǎng)表文件,再用這個(gè)網(wǎng)表在ISE里面進(jìn)行布局布線,生成下載文件,通過(guò)JTAG方式下載到芯片里運(yùn)行。在芯片運(yùn)行的過(guò)程中,如果選擇的觸發(fā)源發(fā)生跳變,或滿足觸發(fā)條件時(shí),芯片里的core會(huì)將要觀察的信號(hào)采集并存儲(chǔ)在芯片內(nèi)的RAM中,然后通過(guò)JTAG口將采集到的信號(hào)上載到PC,最后在PC的chipscope analyzer的界面中以波形的方式顯示出來(lái)。具體的Chipscope工具使用方式可以參考網(wǎng)上很多相關(guān)教程【

3、深入淺出FPGA-14-ChipScope軟件使用】 HYPERLINK /rill_zhen/article/details/8115756 /rill_zhen/article/details/8115756 二、 在LabVIEW FPGA使用Chipscope本文以PXI-7952R為例在LabVIEW FPGA中使用Chipscope。軟件和硬件PXI-7952R; TBX-68; LabVIEW 2014; Xilinx ISE 14.7整個(gè)測(cè)試系統(tǒng)圖使用Coregen新建對(duì)應(yīng)FPGA芯片項(xiàng)目當(dāng)我們通過(guò)NI安裝軟件安裝好Xilinx ISE 14.7后,可以在以下路徑打開Coreg

4、en工具CNIFPGAprogramsXilinx_14.7ISEbinntcoregentISE工具路徑 如果是64位系統(tǒng)則打開nt64即可。 打開coregen,新建項(xiàng)目,這里需要選擇對(duì)應(yīng)的FPGA芯片信息,我們可以在對(duì)應(yīng)板卡的spec查找到,或者在LabVIEW的項(xiàng)目瀏覽器查看到信息。在LabVIEW項(xiàng)目瀏覽器查看FPGA信息 這里我們使用PXI-7852R,是V5系列板卡,因此在coregen里面填寫如下新建項(xiàng)目新建ICON核新建項(xiàng)目后,在左邊的窗口,選擇ICON新建新建ICON核設(shè)置ICON核生成ICON核這樣我們就成功新建了ICON核,下面我們需要新建用于采集數(shù)據(jù)的ILA核。新建I

5、LA核同樣,我們?cè)谧筮叴翱谛陆ㄒ粋€(gè)ILA核。這里我們是根據(jù)在LabVIEW FPGA里面的程序,自行選擇添加多少觸發(fā)I/O。這里涉及到具體的應(yīng)用,因此本指南不做說(shuō)明。生成CLIP運(yùn)行附件的NiFpgaDebuggingCLIP_Generator.exe,選取我們上兩步生成的ila.xco文件,程序運(yùn)行后會(huì)在項(xiàng)目目錄下生成xml的網(wǎng)表文件,供我們?cè)诤罄m(xù)LabVIEW項(xiàng)目創(chuàng)建CLIP使用。利用xco文件生成網(wǎng)表文件在LabVIEW項(xiàng)目瀏覽器里面,導(dǎo)入生成CLIP,具體操作請(qǐng)參考KB【將外部IP導(dǎo)入LabVIEW FPGA】 HYPERLINK /tutorial/7444/zhs/ /tutor

6、ial/7444/zhs/ 最終項(xiàng)目瀏覽器如下導(dǎo)入CLIP的項(xiàng)目瀏覽器將附件中的NiFpgaBoundaryScanInterface文件夾移動(dòng)至LabVIEW項(xiàng)目路徑下。創(chuàng)建FPGA VI我們需要將7852R的IO端口和CLIP連接起來(lái)作為信號(hào)的通路。這里我們選擇Connect0的DIO03為例。測(cè)試FPGA VI只有當(dāng)這個(gè)FPGA VI運(yùn)行后,JTAG才能和FPGA連接起來(lái)。同時(shí),我們需要對(duì)DIO02屬性設(shè)置,將寄存器改為2修改DIO的屬性參數(shù)硬件連接我們需要使用到Xilinx的USB下載器。 HYPERLINK /item/16131234869.html /item/161312348

7、69.html 以下是引腳定義使用的USB JTAG引腳定義我們將對(duì)應(yīng)的引腳(即編程中IO接口)通過(guò)接線盒和板卡連接。硬件連接其中對(duì)應(yīng)的管腳是TCKDIO0TMSDIO1TDIDIO2TDODIO3GNDGND其中JTAG要求VREF管腳需要供5V電壓,而我們使用的R系列板卡是有直接供+5V電壓的引腳,直接相連?!綨I R系列多功能RIO使用手冊(cè)】 HYPERLINK /pdf/manuals/370489g_0118.pdf /pdf/manuals/370489g_0118.pdf R系列板卡引腳定義使用Chipscope Analyzer運(yùn)行FPGA VI,然后在Coregen相同路徑下的Analyzer工具。Analyzer工具然后點(diǎn)擊檢索USB Cable點(diǎn)擊自動(dòng)搜索按鍵它會(huì)檢索到我們的FPGA板卡,即XC5VLX50。搜索到我們的FPG

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論