數(shù)字邏輯題庫(kù)參考word_第1頁(yè)
數(shù)字邏輯題庫(kù)參考word_第2頁(yè)
數(shù)字邏輯題庫(kù)參考word_第3頁(yè)
數(shù)字邏輯題庫(kù)參考word_第4頁(yè)
數(shù)字邏輯題庫(kù)參考word_第5頁(yè)
已閱讀5頁(yè),還剩18頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、蚆數(shù)字邏輯 試題庫(kù)螞題型說(shuō)明芀各章內(nèi)容蕿符號(hào)肆名稱蒃分?jǐn)?shù)節(jié)答題說(shuō)明蚇章號(hào)薅內(nèi)容膃章號(hào)聿內(nèi)容肀章號(hào)羄內(nèi)容羃A膁填空題膈2蚈請(qǐng)將其中一個(gè)正確選項(xiàng)寫(xiě)在答題卡相應(yīng)位置上蚄01膂基礎(chǔ)芆07肇蒄13罿蠆B蒆選擇題膄2肁請(qǐng)將其中一個(gè)正確答案寫(xiě)在答題卡相應(yīng)位置上螇02羆邏輯代數(shù)裊08肂膀14蒞蚅C衿化簡(jiǎn)題羋10螅請(qǐng)將程序代碼寫(xiě)在答題卡相應(yīng)位置上膂03羈邏輯電路莆09膄袂15肂蝿D袇分析題螞7衿袇04莇時(shí)序電路莃10袁腿16螆肅E羂設(shè)計(jì)題莈10膅袃05螀其它蝕11薅薄17螁螈肄莄袂羇06螈肅12蝕艿18膇裊蟻莈0001 01A1十進(jìn)制數(shù)(12.5)D轉(zhuǎn)化為二進(jìn)制數(shù)是_,對(duì)應(yīng)的十六進(jìn)制數(shù)是 _。薆00011100

2、1 C.1芁0002 01A1十進(jìn)制數(shù)(23.75)D轉(zhuǎn)化為二進(jìn)制數(shù)是_,對(duì)應(yīng)的十六進(jìn)制數(shù)是 _。螃000210111.11 17.C螀0003 01A1 (39)10=( )2 ;(87)10=( )8421BCD羆0003100111 10000111肂0004 01A1十進(jìn)制數(shù)35轉(zhuǎn)換成二進(jìn)制數(shù)是_;十六進(jìn)制數(shù)是_。薀0004100011 23袈0005 01A1用8421碼表示的十進(jìn)制數(shù)65,可以寫(xiě)成_。蒅000501100101螂0006 01A1十進(jìn)制數(shù)(33)D轉(zhuǎn)化為二進(jìn)制數(shù)是_,對(duì)應(yīng)的十六進(jìn)制數(shù)是 _。蟻0006100001 21羇0007 01A1(66)10=( )2 ;(

3、68)10=( )8421BCD襖00071000010 01101000薂0008 02A1邏輯代數(shù)中最基本的三種邏輯運(yùn)算是_、_和_。蚃0008 與、或、非荿0009 04A1含用觸發(fā)器的數(shù)字電路屬于 (組合邏輯電路、時(shí)序邏輯電路)。芄0009 時(shí)序邏輯電路推薦精選芃0010 02A1AB +A 在四變量卡諾圖中有個(gè)小格是“1”。蒀0010 8蕆0011 03A1七段碼顯示器有共陰極和共陽(yáng)極兩種接法,若a-g各段輸入0010010時(shí),顯示2的字形,則其采用共_極接法。羇0011陽(yáng)肅0012 03A1一個(gè)16選1數(shù)據(jù)選擇器,應(yīng)具有_ 個(gè)選擇輸入端(地址輸入端)_ 個(gè)數(shù)據(jù)輸入端。薁00124

4、16袀0013 04A1JK觸發(fā)器的特性方程是_。莇0013J-Qn+-KQn螄0014 02A1當(dāng)變量ABC分別為100時(shí),AB+BC=_。荿00140羈0015 02A1當(dāng)ij時(shí),同一邏輯函數(shù)的兩個(gè)最小項(xiàng)ij_。袆00150蒄0016 04A1一個(gè)觸發(fā)器有_個(gè)穩(wěn)定狀態(tài),可以表示_位二進(jìn)制信息。莀00162 1 肇0017 04A1JK觸發(fā)器J與K相接作為一個(gè)輸入時(shí)相當(dāng)于_觸發(fā)器。芅0017T芄0018 04A1常用的觸發(fā)方式,一般有電平觸發(fā)和邊沿觸發(fā)。其中, 觸發(fā)可以有效地避免空翻現(xiàn)象。蒂0018邊沿葿0019 03A1下圖所示電路輸出F為_(kāi)。蚅羅0019A-B+-AB艿0020 05A1

5、A/D轉(zhuǎn)換是指 。薇0020模擬數(shù)字轉(zhuǎn)換肄0021 04A1基本RS觸發(fā)器的“0”和“1”態(tài)是以 (輸入,輸出)端的狀態(tài)定義的,其邏輯函數(shù)為 。螅0021輸出芀0022 04A1一個(gè)觸發(fā)器可以表示_位二進(jìn)制信息。羀00221螇0023 02A1AB+BC 在四變量卡諾圖中有個(gè)小格是“1”。芁00237莂0024 02A1當(dāng)變量ABC分別為101時(shí),ABC+A=_。推薦精選肈00241芇0025 02A1當(dāng)ij時(shí),同一邏輯函數(shù)的兩個(gè)最大項(xiàng)Mi+Mj_。羂00251腿0026 02A1邏輯函數(shù)Z的對(duì)偶式為_(kāi)反函數(shù)=_。膆0026(A + B + C)(A + B + C)(A + B + C) (

6、A + B + C)(A + B + C)(A + B + C)蚆0027 02A1ABC +AD 在四變量卡諾圖中有個(gè)小格是“1”。螞00275芀0028 04A1下圖所示觸發(fā)器的特征方程為_(kāi)。蕿肆蒃0028AQn節(jié)0029 04A1組成一個(gè)模為10的計(jì)數(shù)器,至少需要_個(gè)觸發(fā)器。蚇00294薅0030 02A1當(dāng)變量ABC分別為101時(shí), =_。膃00301聿0031 02A1邏輯變量的異或表達(dá)式為:。肀0031羄0032 02A1 A0= 。羃0032A膁0033 04A1同步RS觸發(fā)器的特性方程為:Qn+1=_。膈0033蚈0034 02A1N個(gè)邏輯變量構(gòu)成某個(gè)邏輯函數(shù),則其完整的真值表

7、應(yīng)有 種不同的組合。蚄0034膂0035 02A1AB+BC 在四變量卡諾圖中有個(gè)小格是“1”。芆00357肇0036 02A1當(dāng)ij時(shí),同一邏輯函數(shù)的兩個(gè)最大項(xiàng)Mi+Mj_。蒄00361罿0037 03A1下圖所示電路輸出F為_(kāi)。推薦精選蠆蒆00370膄0038 02A1ABC +AD 在四變量卡諾圖中有個(gè)小格是“1”。肁00385螇0039 04A1組成一個(gè)模為7的計(jì)數(shù)器,至少需要_個(gè)觸發(fā)器。羆00393裊0040 02A1當(dāng)變量ABC分別為101時(shí),+C =_。肂00401膀0041 02A1邏輯變量的同或表達(dá)式為:AB=_。蒞0041蚅0042 02A1N個(gè)邏輯變量構(gòu)成某個(gè)邏輯函數(shù),則

8、其完整的真值表應(yīng)有 種不同的組合。衿0042羋0043 05A1D/A轉(zhuǎn)換是指 。螅0043數(shù)字模擬轉(zhuǎn)換膂0044 02A1F(A,B,C)=A在三變量卡諾圖中有個(gè)小格是“1”。羈00448莆0045 02A1 。膄0045袂0046 02A1當(dāng)變量ABC分別為100時(shí),=_。肂00461 蝿0047 02A1邏輯函數(shù)F(A,B,C)的兩個(gè)最小項(xiàng)_。袇00470螞0048 02A1邏輯函數(shù)Z的對(duì)偶式為_(kāi)反函數(shù)=_。衿0048 袇0049 04A1觸發(fā)器的“0”和“1”態(tài)是以 (輸入,輸出)端的狀態(tài)定義的,若T觸發(fā)器的輸入端T=1,則輸出次態(tài)Qn+1= 。推薦精選莇0049輸出 莃0050 03

9、A18-3線優(yōu)先編碼器74LS148的輸入輸出均為低電平有效,I0優(yōu)先權(quán)最低,I7優(yōu)先權(quán)最高,現(xiàn)輸入為10010010(I7為高位),則輸出A2A1A0=_。袁0050 001腿0051 04A1觸發(fā)器的觸發(fā)方式有電平觸發(fā)和邊沿觸發(fā)兩種,維持阻塞D觸發(fā)器觸發(fā)方式為 觸發(fā)。螆0051邊沿肅0052 02A1AB+BC 在3變量卡諾圖中有個(gè)小格是“1”。羂00523莈0053 03A1 下圖所示電路輸出F為_(kāi)。膅袃0053螀0054 03A1一個(gè)4選1數(shù)據(jù)選擇器,應(yīng)具有_ 個(gè)選擇輸入端(地址輸入端)。當(dāng)數(shù)據(jù)輸入端輸入數(shù)據(jù)D3D2D1D0=1110時(shí),選擇輸入端為時(shí)_數(shù)據(jù)選擇器輸出為0。蝕0054

10、2 00薅0055 02A1當(dāng)變量ABC分別為101時(shí),ABC+=_。薄00551螁0056 02A1邏輯函數(shù)Z的對(duì)偶式為_(kāi)反函數(shù)=_。螈0056(A + B + C)(A + B + C) (A + B + C)(A + B + C)肄0057 03A28-3線優(yōu)先編碼器74LS148的輸入輸出均為低電平有效,I0優(yōu)先權(quán)最低,I7優(yōu)先權(quán)最高,現(xiàn)輸入為11010010(I7為高位),則輸出A2A1A0=_。莄0057010袂0058 01B1 以下四種形式中可能為8421BCD碼的是_。羇A1001 B.1101 C.100 D.101010螈0058A肅0059 01B1已知A的ASCII碼

11、為(65)D,若將其最高位設(shè)為奇校驗(yàn)位,則其對(duì)應(yīng)的二進(jìn)制碼為_(kāi)。蝕A.01000001 B. 11000001 C.11001001 D. 01001001艿0059B膇0060 02B1一個(gè)邏輯電路有兩個(gè)輸入X、Y和一個(gè)輸出F,只有當(dāng)X=1、Y=0時(shí),F(xiàn)=1,則F=_。裊A. X B. Y C.X + D. +Y蟻0060 A莈0061 03B1 在何種輸入情況下,“與非”運(yùn)算的結(jié)果是邏輯0_。 推薦精選薆A全部輸入是0 B.任一輸入是0 C.僅一輸入是0 D.全部輸入是1 芁0061D螃0062 04B1 時(shí)序邏輯電路的一般結(jié)構(gòu)由組合電路與()組成。螀A全加器B存儲(chǔ)電路C譯碼器 D選擇器薀

12、0062B蚆0063 04B1 已知電路如圖所示,設(shè)觸發(fā)器初態(tài)為0,則Q端輸出波形為圖中的( )膄蒂0063C聿0064 05B1 輸入至少()位數(shù)字量的D/A轉(zhuǎn)換器分辨率可達(dá)千分之一。莆A. 9B. 10C. 11D. 12芅0064B薁0065 05B1 ROM在運(yùn)行時(shí)具有:( )葿A、只有讀功能 B、只有寫(xiě)功能C、既有讀功能,又有寫(xiě)功能 D、沒(méi)有讀、寫(xiě)功能膇0065A芇0066 04B1 組合邏輯電路的特點(diǎn)是( )羃A含有記憶元件B、輸出、輸入間有反饋通路C、電路輸出與以前狀態(tài)無(wú)關(guān)D、全部由門(mén)電路構(gòu)成袈0066 C袇0067 01B1 以下代碼中為無(wú)權(quán)碼的為 ( )。肄A. 8421BC

13、D 碼 B. 2421BCD 碼 C. 余三碼 D. 格雷碼肂0067D薁0068 01B1 用8421碼表示的十進(jìn)制數(shù)45,可以寫(xiě)成_蚇A45 B. 101101BCD C. 01000101BCD D. 1011012膆0068C蒄0069 02B1 在下列三個(gè)邏輯函數(shù)表達(dá)式中,_是最小項(xiàng)表達(dá)式。羈A B. 莈C. D. 羃0069A推薦精選薂0070 01B1 用代碼01001001表示十進(jìn)制數(shù)16,則它是()蒀A.8421BCD碼B.2421BCD碼C.余3碼D.格雷碼肈0070C羄0071 02B1 N個(gè)變量的邏輯函數(shù)應(yīng)該有最小項(xiàng)_蟻A.2n個(gè) B.n2個(gè) C.2n個(gè) D. (2n-

14、1)個(gè)衿0071C袈0072 04B1 要實(shí)現(xiàn),JK觸發(fā)器的J、K取值應(yīng)為_(kāi)。肆A J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1肅0072D艿0073 03B1 屬于組合邏輯電路的是_。蕿A 觸發(fā)器 B. 全加器 C. 移位寄存器 D. 計(jì)數(shù)器袃0073B膁0074 02B1 邏輯函數(shù)F=和G=滿足關(guān)系( )螈A. F=B.F=C.F=G0D.F=1荿0074A襖0075 04B1 JK觸發(fā)器在同步工作時(shí),若現(xiàn)態(tài)Qn=0,要求到達(dá)次態(tài)Qn1=1,則應(yīng)使JK=_。薄A 00 B 01 C 1X D X1莂0075D袆0076 04B1 四個(gè)觸發(fā)器組成的環(huán)行計(jì)數(shù)

15、器最多有_個(gè)有效狀態(tài)。羆A.4 B. 6 C. 8 D. 16螞0076D袁0077 04B1 同步時(shí)序電路與異步時(shí)序電路的區(qū)別在于異步時(shí)序電路( )薆A沒(méi)有觸發(fā)器B.沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制C.沒(méi)有穩(wěn)定狀態(tài)D.輸出只與內(nèi)部狀態(tài)有關(guān)螃0077B螁0078 04B1 在下列電路中( )不是時(shí)序電路芀A.計(jì)數(shù)器B. 觸發(fā)器C.寄存器D.編碼器芆0078D裊0079 03B1設(shè)某函數(shù)的表達(dá)式F=A+B,若用4選1多路選擇器(數(shù)據(jù)選擇器)來(lái)設(shè)計(jì),則數(shù)據(jù)端D3 D2 D1D0的狀態(tài)是( )。(設(shè)A為權(quán)值高位)膃A.0001 B.1110 C.0101 D.1010蝕0079B推薦精選肇0080 04B1

16、()觸發(fā)器可以用來(lái)構(gòu)成移位寄存器。 袆A. 基本R-SB. 同步R-SC. 同步DD. 同步JK芁0080C腿0081 03B1 設(shè)兩個(gè)四位二進(jìn)制數(shù)A3A2A1A0和B3B2B1B0,問(wèn)圖示電路完成的功能是( )螇A.兩個(gè)四位二制數(shù)相加 B.兩個(gè)四位二制數(shù)相減 C.兩個(gè)四位二制數(shù)大小比較 D.兩個(gè)四位二制數(shù)相同比較蚃蚄薈0081D薇0082 01B1 已知C的ASCII碼為(67)D,若將其最高位設(shè)為奇校驗(yàn)位,則其對(duì)應(yīng)的二進(jìn)制碼為_(kāi)。螅01000011 B. 11000011 C.11000001 D. 01000001螂0082A節(jié)0083 04B1 使用同步預(yù)置的模10集成計(jì)數(shù)器74LS1

17、92實(shí)現(xiàn)模6加法計(jì)數(shù),預(yù)置值應(yīng)設(shè)為( )羋A、6 B、5C、4 D、3螆0083C袀0084 01B1 以下代碼中為有權(quán)碼的為 ( )。蟻A. 余3碼 B. CRC碼 C. 奇偶較驗(yàn)碼 D. 格雷碼肈0084A薃0085 02B1 在何種輸入情況下,“或非”運(yùn)算的結(jié)果不是邏輯0_。 芃A全部輸入是0 B.任一輸入是0 C.僅一輸入是0 D.全部輸入是1肁0085D蝿0086 02B1 邏輯函數(shù)F(A,B,C)=AB+BC+AC的最小項(xiàng)標(biāo)準(zhǔn)式為( )蚅F(A,B,C)=m(0,2,4)B. F(A,B,C)=m(0,2,3,4) 莁C.F(A,B,C)=m(3,5,6,7) D.F(A,B,C)

18、=m(2,4,6,7)薀0086C蕿0087 02B1邏輯函數(shù)F=AB+CD的真值表中,F(xiàn)=1的個(gè)數(shù)有( )個(gè)蚆A2B.4C.16D.7螄0087 D推薦精選罿0088 02B1已知邏輯函數(shù),下列情況中,肯定使F=0的是( )艿A(chǔ)A=0 BC=1B.B=1 C=1C.C=1 D=0D.BC=1 D=1蒃0088 D袂0089 02C11、用公式法化簡(jiǎn) 荿Y=ABC+D Y=ABC+B+AB螆2、用卡諾圖化簡(jiǎn)薅F=m (2,3,6,7,8,10,12,14)羀0089Y=BC+A+B+C+D=A+B+C+C+D=1 Y=AB(C+C)+AB=B(A+A)=B螈F=AC+AD蒆0090 02C1

19、1、用公式法化簡(jiǎn) 蚆 莃2、用卡諾圖化簡(jiǎn)蒁F(A,B,C,D)=m(0,2,4, 5,8,12)芆0090Y=A(1+)=A Y=C+A+AB=C+A+B Y=C D+A B D+A B C蒄0091 02C11、用公式法化簡(jiǎn) 蒁 羈2、用卡諾圖化簡(jiǎn)羇Y(A,B,C,D)= 蒅0091Y=A+B+D(AC+1)+BC=A+B+C+D Y=A(B+C)+C(A+D)=A+AB+CD=A+CD袃Y=AB+BC+AC 或 AB+AC+BC莀0092 02C11、用公式法化簡(jiǎn) F=(A+B)C+AC+AB+ABC+BC 蚇2、用卡諾圖化簡(jiǎn) F(A,B,C,D)= m(0,1,2,3,4,5,8,10,

20、11,12)薆0092F= AC+BC+AB Y=A(B+C)+C(A+D)=A+AB+CD=A+CD F=B C+A C+C D羂0093 02C11、用公式法化簡(jiǎn) F=(A+B)C+AC+AB+ABC+BC 螀2、用卡諾圖化簡(jiǎn) F(A,B,C,D)=m(0,1,5,7,8,9,11,14)蒈0093F= AC+BC+AB Y=A(B+C)+C(A+D)=A+AB+CD=A+CD莄F=B C+ABD+ABD+ABCD芄0094 02C1 1、用公式法化簡(jiǎn) Y=(A+B)(A) Y=ABC+AC+A+CD腿2、用卡諾圖化簡(jiǎn) F=m (0,1,2,5,8,9,10)膈0094Y=AB Y=A(B

21、+C)+C(A+D)=A+AB+CD=A+CD F=ACD+BCD+ABC推薦精選蒞0095 02C1 1、用公式法化簡(jiǎn) 莃2、用卡諾圖化簡(jiǎn) F(A,B,C,D)=m(0,2,4, 5,8,12,13)蚈0095Y=A Y=A(B+C)+C(A+D)=A+AB+CD=A+CD F=C D+BC+A B D羈0096 03D1寫(xiě)出圖示電路的最簡(jiǎn)與或表達(dá)式,列出真值表,并分析電路的邏輯功能。蕆薁莂0096F=AB+A B 蠆A芄B袃F螁0葿0芅1羂0膀1裊0莇1莄0薀0蚆1膄1蒂1聿同或邏輯莆0097 04D1時(shí)序電路分析:芅要求:1、該電路是同步時(shí)序電路還是異步時(shí)序電路?寫(xiě)出驅(qū)動(dòng)方程。寫(xiě)出狀態(tài)方

22、程。薁葿(1)膇(2) D0= D1=芇(3) 羃0097異步時(shí)序電路(1)(2) 袈 (3)(4) 袇 cp1=推薦精選肄0098 03D1寫(xiě)出圖示電路的邏輯表達(dá)式,列出真值表,并分析電路的邏輯功能。肂薁0098 蚇A膆B蒄C羈F莈0羃0薂0蒀0肈0羄0蟻1衿1袈0肆1肅0艿1蕿0袃1膁1螈0荿1襖0薄0莂1袆1羆0螞1袁0薆1螃1螁0芀0芆1裊1膃1蝕1肇奇數(shù)個(gè)1時(shí)輸出為1,否則為0。袆0099 04D1試寫(xiě)出圖示電路的激勵(lì)方程,狀態(tài)表。(設(shè)Q3Q2Q1=000)芁激勵(lì)方程 腿D1= D2= D3=螇狀態(tài)表 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+1蚃0 0 0蚄0099D

23、1=Q3n D2=Q1n D3=Q2n(Q3n+Q1n)推薦精選薈 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+1薇0 0 0 0 0 1螅0 0 1 0 1 1螂0 1 0 0 0 1節(jié)0 1 1 1 1 1羋1 0 0 0 0 0螆1 0 1 0 1 0袀1 1 0 1 0 0蟻1 1 1 1 1 0肈0100 03D1寫(xiě)出圖示電路的最簡(jiǎn)與或表達(dá)式,列出真值表。薃芃0100肁A蝿B蚅C莁F螞0蟻0袈0裊1肁0莁0蚅1羄0蒀0袇1蚇0肂0羀0蚈1螈1蒄1蚃1莈0薅0薃0肂1肈0蚇1羅0蒂1衿1蚈0肅0袁1蕿1蒅1蒆1莁莀0101 03D1寫(xiě)出圖示電路的最簡(jiǎn)與或表達(dá)式,列出真值表,

24、并分析電路的邏輯功能。薇薄螀0101推薦精選肀 薈A蚃B蒃F袀0莆0肅1袃0薁1蕆0膃1莂0肇0蒈1薆1螁1螇同或邏輯芆0102 04D1時(shí)序電路分析:要求:1、該電路是同步時(shí)序電路還是異步時(shí)序電路? 2、寫(xiě)出驅(qū)動(dòng)方程。蚄3、寫(xiě)出狀態(tài)方程。4、列出狀態(tài)轉(zhuǎn)換表,分析電路功能。膁薈(1)莇(2) J1= K1= J2= K2= cp2=螂(3) 薀0102異步時(shí)序電路羋J1=1 K1=1 J2=Q1n K2=1 CP2= Q1n蒈 膅Q1n Q2n cp1 Q1n+1 Q2n+1 cp2肀O(jiān) 0 1-0 1 0 0-1聿1 0 1-0 0 1 1-0膆0 1 1-0 1 1 0-1芃1 1 1-0

25、 0 0 1-0螃4進(jìn)制計(jì)數(shù)器蝿0103 04D1試寫(xiě)出圖示電路的激勵(lì)方程,狀態(tài)表。(設(shè)Q3Q2Q1=000)推薦精選芇薆激勵(lì)方程 膂D1= D2= D3=狀態(tài)表 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+10 0 00103 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+10 0 0 1 0 10 0 1 0 0 1 0 1 0 1 1 1 0 1 1 0 1 1 1 0 0 0 0 0 1 0 1 0 0 0 1 1 0 0 1 0 1 1 1 0 1 0 0104 04D1試寫(xiě)出圖示電路的激勵(lì)方程,狀態(tài)轉(zhuǎn)換表。(設(shè)Q3Q2Q1=000)激勵(lì)方程 J1= J2 =

26、J3=K1= K2= K3= 狀態(tài)轉(zhuǎn)換表 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+10 0 00104 0105 03E1用4輸入與非門(mén)和138譯碼器實(shí)現(xiàn)下表所示的邏輯函數(shù)。列出邏輯函數(shù)表達(dá)式,畫(huà)邏輯電路圖。(7分)。A B CF推薦精選0 0 00 0 0 0 1 0 0 1 1 1 0 01 0 11 1 01 1 1000011110105F=m4+m5+m6+m7A0=C A1=B A2=A 138譯碼器最高4個(gè)輸出端分別接4輸入與非門(mén)的輸入端,F(xiàn)為輸出端0106 03E1選擇適當(dāng)邏輯器件,設(shè)計(jì)3人表決判決電路,判決規(guī)則為少數(shù)服從多數(shù),既2人以上同意才為同意 。要求:列

27、真值表,寫(xiě)出邏輯表達(dá)式,畫(huà)邏輯電路圖。(8分)0106 ABCF00000010010001111000101111011111F=m3+m5+m6+m70107 03E1用與非門(mén)設(shè)計(jì)三變量的多數(shù)表決電路。當(dāng)輸入變量A、B、C有2個(gè)或2個(gè)以上為1時(shí)輸出F為1,否則輸出為0。(7分)。0107ABCF000000100100推薦精選011110001011110111110108 03E1 分別用3-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn) (8分)0108 0109 03E1試用138譯碼器實(shí)現(xiàn)一位全加器。被加數(shù)為Ai,加數(shù)為Bi,低位來(lái)的進(jìn)位為Ci-1,和數(shù)為Si,本位對(duì)高位的進(jìn)

28、位為Ci。 求(1)列出真值表 (2)寫(xiě)出Si、Ci的表達(dá)式 (3)正確畫(huà)出邏輯圖 (7分)。0109 AiBiCi-1SiCi0000000110010100110110010101011100111111Si=m1+m2+m4+m7Ci=m3+m5+m6+m70110 03E1選擇適當(dāng)邏輯器件,設(shè)計(jì)一個(gè)檢測(cè)電路,當(dāng)輸入的8421BCD碼(B3B2B1B0)數(shù)值為2,3,6時(shí),輸出為1,否則輸出為0,輸入只有原變量,(要有設(shè)計(jì)和化簡(jiǎn)過(guò)程,畫(huà)出邏輯圖)。 (8分)0110 B3B2B1B0D00000000100010100111010000101001101011101000010010F=

29、m2+m3+m6+d10+d11+d12+d13+d14+d15=0111 03E1 用與非門(mén)設(shè)計(jì)一個(gè)組合電路,用來(lái)檢測(cè)并行輸入的四位二進(jìn)制數(shù)B4B3B2B1當(dāng)其值大于或等于5時(shí),輸出F=1,反之F=0。輸入端只有原變量可用。畫(huà)出邏輯圖。(7分)。0111 B3B2B1B0D00000推薦精選000100010000110010000101101101011111000110011F=m5+m6+m7+m8+m9+d10+d11+d12+d13+d14+d15=A+BD+BC0112 03E1 分別用3-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn)邏輯函數(shù)表達(dá)式F(A,B,C)=AB+

30、BC+AC (8分)0112F=ABC+ABC+ABC+ABC=m7+m6+m3+m5利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y7,Y6,Y5,Y3接四輸入與非門(mén)輸入端利用151實(shí)現(xiàn) A0=C A1=B A2=A D0,D1,D2,D4接0,其余接1,Y作為輸出端。0113 03E1 選擇適當(dāng)邏輯器件,實(shí)現(xiàn)函數(shù)F(A,B,C)=m(0,1,4,7) (8分)0113利用151實(shí)現(xiàn) A0=C A1=B A2=A D0,D1,D4,D7接1,其余接0,Y作為輸出端?;蚶?38譯碼器實(shí)現(xiàn)。0114 03E1 選擇適當(dāng)邏輯器件,設(shè)計(jì)3人表決判決電路,判決規(guī)則為少數(shù)服從多數(shù),既2人以上同

31、意才為同意 。要求:列真值表,寫(xiě)出邏輯表達(dá)式,畫(huà)邏輯電路圖。(8分)0114ABCF00000010010001111000101111011111F=m3+m5+m6+m7利用151實(shí)現(xiàn) A0=C A1=B A2=A D0,D1,D2,D4接0,其余接1,Y作為輸出端。0115 03E1 用與非門(mén)設(shè)計(jì)三變量的多數(shù)表決電路。當(dāng)輸入變量A、B、C有2個(gè)或2個(gè)以上為1時(shí)輸出F為1,否則輸出為0。(7分)。0115 ABCF00000010010001111000101111011111F=m3+m5+m6+m7=AB+BC+AC利用三個(gè)二輸入與非門(mén),一個(gè)三輸入與非門(mén)實(shí)現(xiàn)0116 03E1 分別用3

32、-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn) (8分)推薦精選0116利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y4,Y6,Y5,Y3,Y2接五輸入與非門(mén)輸入端利用151實(shí)現(xiàn) A0=C A1=B A2=A D2,D3,D4,D5,D6接1,其余接0,Y作為輸出端。0117 03E1試用3/8譯碼器和盡可能少的門(mén)電路實(shí)現(xiàn)一位全加器。被加數(shù)為Ai,加數(shù)為Bi,低位來(lái)的進(jìn)位為Ci-1,和數(shù)為Si,本位對(duì)高位的進(jìn)位為Ci。 求(1)列出真值表 (2)寫(xiě)出Si、Ci的表達(dá)式 (3)正確畫(huà)出邏輯圖 (7分)。0117AiBiCi-1SiCi0000000110010100110110

33、010101011100111111Si=m1+m2+m4+m7Ci=m3+m5+m6+m70118 03E1 選擇適當(dāng)邏輯器件,設(shè)計(jì)一個(gè)檢測(cè)電路,當(dāng)輸入的8421BCD碼(B3B2B1B0)數(shù)值為2,3,6時(shí),輸出為1,否則輸出為0,輸入只有原變量,(要有設(shè)計(jì)和化簡(jiǎn)過(guò)程,畫(huà)出邏輯圖)。 (8分)0118 B3B2B1B0D00000000100010100111010000101001101011101000010010F=m2+m3+m6+d10+d11+d12+d13+d14+d15=0119 03E1用與非門(mén)設(shè)計(jì)一個(gè)組合電路,用來(lái)檢測(cè)并行輸入的四位二進(jìn)制數(shù)B4B3B2B1當(dāng)其值大于或等

34、于5時(shí),輸出F=1,反之F=0。輸入端只有原變量可用。畫(huà)出邏輯圖。(7分)。0119B3B2B1B0D00000000100010000110010000101101101011111000110011F=m5+m6+m7+m8+m9+d10+d11+d12+d13+d14+d15=A+BD+BC0120 03E1分別用3-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn)邏輯函數(shù)表達(dá)式F(A,B,C)=AB+BC (8分)推薦精選0120利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y7,Y6, Y3接三輸入與非門(mén)輸入端利用151實(shí)現(xiàn) A0=C A1=B A2=A D3,D6,D7

35、接1,其余接0,Y作為輸出端。0121 03E1試用集成譯碼器設(shè)計(jì)一個(gè)邏輯判斷電路,其輸入變量為A、B、C,輸出為Y。若A、B、C相等時(shí)Y=1,否則為0(7分)。0121利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y7,Y0接2輸入與非門(mén)輸入端0122 03E1用3-8譯碼器74LS138實(shí)現(xiàn) (8分)0122利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y7,Y6,Y5,Y4,Y3接5輸入與非門(mén)輸入端0123 03E1用與非門(mén)和138譯碼器實(shí)現(xiàn)下表所示的邏輯函數(shù)F(A,B,C)。列出邏輯函數(shù)表達(dá)式,畫(huà)邏輯電路圖。(7分)。ABCFABCF000010010010101001

36、011101011011100123F=m2+m4+m6 利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y6,Y4,Y2接三輸入與非門(mén)輸入端0124 03E1試用138譯碼器設(shè)計(jì)一個(gè)組合電路,判斷一個(gè)3位二進(jìn)制數(shù)是否有奇數(shù)個(gè)1 。要求:列真值表,寫(xiě)出邏輯表達(dá)式,畫(huà)邏輯電路圖。(8分)0124 ABCF00000011010101101001101011001111利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y7,Y4,Y2,Y1接四輸入與非門(mén)輸入端0125 03E1分別用3-8譯碼器74LS138和數(shù)據(jù)選擇器74LS151實(shí)現(xiàn) (8分)推薦精選0125=m5+m4+m6+m3利用138譯碼器實(shí)現(xiàn)時(shí) A0=C A1=B A2=A Y4,Y6,Y5,Y3接四輸入與非門(mén)輸入端利用151實(shí)現(xiàn) A0

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論