EDA設(shè)計實(shí)驗(yàn)課程設(shè)計-函數(shù)信號發(fā)生器 .doc_第1頁
EDA設(shè)計實(shí)驗(yàn)課程設(shè)計-函數(shù)信號發(fā)生器 .doc_第2頁
EDA設(shè)計實(shí)驗(yàn)課程設(shè)計-函數(shù)信號發(fā)生器 .doc_第3頁
EDA設(shè)計實(shí)驗(yàn)課程設(shè)計-函數(shù)信號發(fā)生器 .doc_第4頁
EDA設(shè)計實(shí)驗(yàn)課程設(shè)計-函數(shù)信號發(fā)生器 .doc_第5頁
已閱讀5頁,還剩23頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

EDA設(shè)計實(shí)驗(yàn)題目:函數(shù)信號發(fā)生器作者:XXXXX所在學(xué)院:信息科學(xué)與工程學(xué)院專業(yè)年級:XXXXXX指導(dǎo)教師:XXXXXX職稱:講師2011年12月11日函數(shù)信號發(fā)生器摘要:函數(shù)信號發(fā)生器在生產(chǎn)實(shí)踐和科技領(lǐng)域有著廣泛的應(yīng)用。本設(shè)計是采用了EDA技術(shù)設(shè)計的函數(shù)信號發(fā)生器。此函數(shù)信號發(fā)生器的實(shí)現(xiàn)是基于VHDL語言描述各個波形產(chǎn)生模塊,然后在Quartus軟件上實(shí)現(xiàn)波形的編譯,仿真和下載到Cyclone芯片上。整個系統(tǒng)由波形產(chǎn)生模塊和波形選擇模塊兩個部分組成。最后經(jīng)過Quartus軟件仿真,證明此次設(shè)計可以輸出正弦波、方波、三角波,鋸齒波,階梯波等規(guī)定波形,并能根據(jù)波形選擇模塊的設(shè)定來選擇波形輸出。關(guān)鍵字:函數(shù)信號發(fā)生器;Cyclone;VHDL;Quartus引言:函數(shù)信號發(fā)生器即通常所說的信號發(fā)生器是一種常用的信號源,廣泛應(yīng)用于通信,雷達(dá),測控,電子對抗以及現(xiàn)代化儀器儀表等領(lǐng)域,是一種為電子測量工作提供符合嚴(yán)格要求的電信號設(shè)備是最普通、最基本也是應(yīng)用最廣泛的電子儀器之一,幾乎所有電參量的測量都要用到波形發(fā)生器。隨著現(xiàn)代電子技術(shù)的飛速發(fā)展,現(xiàn)代電子測量工作對函數(shù)信號信號發(fā)生器的性能提出了更高的要求,不僅要求能產(chǎn)生正弦波、方波等標(biāo)準(zhǔn)波形,還能根據(jù)需要產(chǎn)生任意波性,且操作方便,輸出波形質(zhì)量好,輸出頻率范圍寬,輸出頻率穩(wěn)定度、準(zhǔn)確度、及分辨率高等。本文基于EDA設(shè)計函數(shù)信號發(fā)生器,并產(chǎn)生穩(wěn)定的正弦波、方波、鋸齒波、三角波、階梯波。正文:1、QuartusII軟件簡介1)QuartusII軟件介紹QuartusII是Alera公司推出的一款功能強(qiáng)大,兼容性最好的EDA工具軟件。該軟件界面友好、使用便捷、功能強(qiáng)大,是一個完全集成化的可編程邏輯設(shè)計環(huán)境,具有開放性、與結(jié)構(gòu)無關(guān)、多平臺完全集成化豐富的設(shè)計庫、模塊化工具、支持多種硬件描述語言及有多種高級編程語言接口等特點(diǎn)。QuartusII是Altera公司推出的CPLD/FPGA開發(fā)工具,QuartusII提供了完全集成且與電路結(jié)構(gòu)無關(guān)的開發(fā)包環(huán)境,具有數(shù)字邏輯設(shè)計的全部特性,包括:可利用原理圖、結(jié)構(gòu)框圖、VerilogHDL、AHDL和VHDL完成電路描述,并將其保存為設(shè)計實(shí)體文件;芯片平面布局連線編輯;功能強(qiáng)大的邏輯綜合工具;完備的電路功能仿真與時序邏輯仿真工具;定時/時序分析與關(guān)鍵路徑延時分析;可使用SignalTapII邏輯分析工具進(jìn)行嵌入式的邏輯分析;支持軟件源文件的添加和創(chuàng)建,并將它們鏈接起來生成編程文件;使用組合編譯方式可一次完成整體設(shè)計流程;自動定位編譯錯誤;高效的期間編程與驗(yàn)證工具;可讀入標(biāo)準(zhǔn)的EDIF網(wǎng)表文件、VHDL網(wǎng)表文件和Verilog網(wǎng)表文件;能生成第三方EDA軟件使用的VHDL網(wǎng)表文件和Verilog網(wǎng)表文件。2)QuartusII軟件設(shè)計流程(1)打開QuartusII軟件。(2)選擇路徑。注意:工作目錄名不能有中文。(3)添加設(shè)計文件。(4)選擇FPGA器件。Family選擇Cyclone,240,8。(5)建立原理圖或用VHDL語言描述設(shè)計電路。(6)對原理圖或用VHDL語言進(jìn)行編譯,無誤后進(jìn)行添加信號。(

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論