數(shù)字電路數(shù)電試卷_第1頁
數(shù)字電路數(shù)電試卷_第2頁
數(shù)字電路數(shù)電試卷_第3頁
數(shù)字電路數(shù)電試卷_第4頁
數(shù)字電路數(shù)電試卷_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

— 學(xué)年第學(xué)期期終考試試卷(C —二三四五六七八(120八進(jìn)制數(shù)(34.2)8的等值二進(jìn)制數(shù)為 ;十進(jìn)制數(shù)98的8421BCD碼 (A(B)TTL(C)CMOS) 一個JK觸發(fā)器有個穩(wěn)態(tài),它可位二進(jìn)制數(shù) ABFF2F3001100101110ABFF2F300110010111001111101OC門的輸出端可并聯(lián)使用實(shí)現(xiàn) 時序邏輯電路的輸出不僅 有關(guān)二、選擇題:(選擇一個正確答案填入括號內(nèi),每題2分,共20分)( 1346528L=AB+C的對偶式為 A. B. C. D.屬于組合邏輯電路的部件是 編B.寄存 C.觸發(fā) D.計數(shù)4.T觸發(fā)器中,當(dāng)T=1時,觸發(fā)器實(shí)現(xiàn) )功能A.置 B.置 C.計 D.保5.下列電路中能夠把串行數(shù)據(jù)變成并行數(shù)據(jù)的電路應(yīng)該是 A.JK觸發(fā) B.3/8線譯C.移位寄存 D.十進(jìn)制計數(shù)某電路的輸入波形uI和輸出波形uO下圖所示,則該電路為 C.放大區(qū)+擊穿 D.飽和區(qū)+截止已知邏輯函 與其相等的函數(shù)為 一個數(shù)據(jù)選擇器的地址輸入端有3個時,最多可以有 )個數(shù)據(jù)信號輸出 用觸發(fā)器設(shè)計一個24進(jìn)制的計數(shù)器,至少需要 )個觸發(fā)器 三、將下列函數(shù)化簡為最簡與或表達(dá)式(本題10(代數(shù)法2F2(A,B,C,D)=∑m(0,1,2,4,5,9)+∑d(7,8,10,11,12,13)(卡諾圖法A(10)4174LS153用3/8線譯74LS138來實(shí)現(xiàn),連線時可附加適當(dāng)門電路1(6 555UT+、UT-和ΔUT,并畫出其輸出波形。(10)七、分析下圖所示電路為多少進(jìn)制計數(shù)器,并畫出狀態(tài)轉(zhuǎn)換圖。(10EPD0EPD0D1D2 Q0Q1Q2&1CD0D1D2Q0Q1Q

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論