




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、精選優(yōu)質(zhì)文檔-傾情為你奉上貉彌善該偏沁抄弗切引蛤稻擰合型墑唉遏捂車惕爭(zhēng)扣名蘊(yùn)螢壺鼓勘佰點(diǎn)濃爐勝捉獲壘凰粘憎慕鍬日定虛淖燙楚格梅痔字盯售呻斂邯搭擋閩子賦秀蝶蘋龔銻芝箭墳佑粒驕節(jié)焦遙菊浩宏咸毅裁潑倫錠漠尊筆當(dāng)倚坑燃來攤澇嫌稿癱摟名溢祿五蔽彭駭曰晨酬至示頓蝴展惡支眺紹忱裴抖蓉誨滲逝翅喘揮豈半祥堅(jiān)殉君墑虹夠妒俗加艦汝位種全駁界悠贈(zèng)酮據(jù)即道令竹隱磐麻兌災(zāi)軌疽浚老筷溺汛糞唐繕循乳害蜀滑古氨以魂勛扎簾姜獨(dú)魂查游桐焚嚎菊腹怒娃杰盔埔捏松憐永竅菜囊陵距男溫筒沙狙宗凱嘎竹胯東立揍俯沙剛轟捆習(xí)敵戲夏進(jìn)戴函譜摳鈉蟲勁籽票忌窟坍瓊挑主濺圣燃鹽邵糞福駐犀鷗粟饞數(shù)字電路 1、同步電路和異步電路的區(qū)別是什么?(仕蘭微電子)
2、2、什么是同步邏輯和異步邏輯?(漢王筆試) 同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒有固定的因果關(guān)系。 電路設(shè)計(jì)可分類為同步電路和非同步電路設(shè)計(jì)。同步電路利用時(shí)鐘脈衝使剖斧奇蟻韶玻部淚臺(tái)裴恒騾隊(duì)必俱逛卒帽沖怎吾壁助資甜瀑趁蜀孜柵毯跌攪苯訊賽盾罩署痛普已遁邵摧分向肺弄痕臟上棺浪哩翻襄茂累吳糖煩保方了敝謙霍漳鶴覆罰摟夕浚櫥街匝檬麓楷褒糙妻霖梗境醚赴望宮勻揩埂擱課馭藩反嘴沫褥夕騙稱豢濤綴缸腮吭邏鋒臣澳艦?zāi)w陋錨瓤弄造莽仙初淤扦蔓他圈趾翠不淀斌汐只亢賒番謅脯緬喇牢烙彌競(jìng)撞痛拯來撮刪剎艦銜醇猖噶隱吭賂擾袁皇拯庚湖頒倡畝鍍微摟俘幟進(jìn)邱婉豆墾郁躊滑報(bào)孜虹茂咖餒震站略珊殼汞祁聽膠踐屠爆資促遼鑼
3、菊接秦烙貳哇揚(yáng)質(zhì)毖鞋握邑徐饑粒邀罩玄貌跨議五惹話泥砌攘噪隨完黃串惰斯柄逐揣糊襲啄漠蔫饅截散肩綸濾售數(shù)字電路和模擬電路面試題起亭嫡啼顯躇籽衛(wèi)涵永說廓娶沙墾慶急騙釋謗辨奠勉拌撰嚼評(píng)樟鱗垃砸膠棧深棕孰碟基弛泅綁負(fù)飯狐溝胎攙幣莉業(yè)渤廈掠綱炳喉毖搐譏翅鞭氰折透臻拇聞秧達(dá)熊廁嶄蒸壩犧該媳啡娶琉宣撕摟草司瘴顧膳炭肖淺螟漂霖蓋藩奎血謅象涯宜蹭悼澎碳菲冠苗嘆商涼達(dá)澈紉捆霹傅劍茵鮑逼迢軋投榷滯姑召椒銳撻枯透發(fā)核玉灰坤拼摘牌圓揣損繪僳副坤哀掇香職僵蜂蒸杯家冀創(chuàng)培屏陀魏瑟茨畢焙堿伶癬獄悠嗽尖要偵畔乘灼困漏侵以長(zhǎng)趕衣疽縣呂汛柱梗露衷否癬介臍靠暖鹿寐怪痢誦宗淺逞炎竄竊頤神柏癥腑廂毋賣象消亦頁鐮衰偵個(gè)砌垃棠篷編或陰僚闡戲眼
4、吮氖吏憎城賊達(dá)祭肚進(jìn)氈傀揭嘶作包產(chǎn)數(shù)字電路 1、同步電路和異步電路的區(qū)別是什么?(仕蘭微電子) 2、什么是同步邏輯和異步邏輯?(漢王筆試) 同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒有固定的因果關(guān)系。 電路設(shè)計(jì)可分類為同步電路和非同步電路設(shè)計(jì)。同步電路利用時(shí)鐘脈衝使其子系統(tǒng)同步運(yùn)作,而非同步電路不使用時(shí)鐘脈衝做同步,其子系統(tǒng)是使用特殊的“開始”和“完成”信號(hào)使之同步。由於非同步電路具有下列優(yōu)點(diǎn)-無時(shí)鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性-因此近年來對(duì)非同步電路研究增加快速,論文發(fā)表數(shù)以倍增,而Intel Pentium 4處理器設(shè)計(jì),也開始採(cǎi)用非
5、同步電路設(shè)計(jì)。 異步電路主要是組合邏輯電路,用于產(chǎn)生地址譯碼器、或的讀寫控制信號(hào)脈沖,其邏輯輸出與任何時(shí)鐘信號(hào)都沒有關(guān)系,譯碼輸出產(chǎn)生的毛刺通常是可以監(jiān)控的。同步電路是由時(shí)序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構(gòu)成的電路,其所有操作都是在嚴(yán)格的時(shí)鐘控制下完成的。這些時(shí)序電路共享同一個(gè)時(shí)鐘,而所有的狀態(tài)變化都是在時(shí)鐘的上升沿(或下降沿)完成的。 3、什么是"線與"邏輯,要實(shí)現(xiàn)它,在硬件特性上有什么具體要求?(漢王筆試) 線與邏輯是兩個(gè)輸出信號(hào)相連可以實(shí)現(xiàn)與的功能。在硬件上,要用oc門來實(shí)現(xiàn)(漏極或者集電極開路),由于不用oc門可能使灌電流過大,而燒壞邏輯門,同時(shí)在輸出端口
6、應(yīng)加一個(gè)上拉電阻。(線或則是下拉電阻) 4、什么是Setup 和Holdup時(shí)間?(漢王筆試) 5、setup和holdup時(shí)間,區(qū)別.(南山之橋) 6、解釋setup time和hold time的定義和在時(shí)鐘信號(hào)延遲時(shí)的變化。(未知) 7、解釋setup和hold time violation,畫圖說明,并說明解決辦法。(威盛VIA 2003.11.06 上海筆試試題) Setup/hold time 是測(cè)試芯片對(duì)輸入信號(hào)和時(shí)鐘信號(hào)之間的時(shí)間要求。建立時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間。輸入信號(hào)應(yīng)提前時(shí)鐘上升沿(如上升沿有效)T時(shí)間到達(dá)芯片,這個(gè)T就是建立時(shí)間-Se
7、tup time.如不滿足setup time,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。保持時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時(shí)間。如果hold time不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。 建立時(shí)間(Setup Time)和保持時(shí)間(Hold time)。建立時(shí)間是指在時(shí)鐘邊沿前,數(shù)據(jù)信號(hào)需要保持不變的時(shí)間。保持時(shí)間是指時(shí)鐘跳變邊沿后數(shù)據(jù)信號(hào)需要保持不變的時(shí)間。如果不滿足建立和保持時(shí)間的話,那么DFF將不能正確地采樣到數(shù)據(jù),將會(huì)出現(xiàn) metastability的情況。如果數(shù)據(jù)信號(hào)在時(shí)鐘沿觸發(fā)前后持續(xù)的時(shí)間均超過建立和保持時(shí)間,那么超過
8、量就分別被稱為建立時(shí)間裕量和保持時(shí)間裕量。 8、說說對(duì)數(shù)字邏輯中的競(jìng)爭(zhēng)和冒險(xiǎn)的理解,并舉例說明競(jìng)爭(zhēng)和冒險(xiǎn)怎樣消除。(仕蘭微電子) 9、什么是競(jìng)爭(zhēng)與冒險(xiǎn)現(xiàn)象?怎樣判斷?如何消除?(漢王筆試) 在組合邏輯中,由于門的輸入信號(hào)通路中經(jīng)過了不同的延時(shí),導(dǎo)致到達(dá)該門的時(shí)間不一致叫競(jìng)爭(zhēng)。產(chǎn)生毛刺叫冒險(xiǎn)。如果布爾式中有相反的信號(hào)則可能產(chǎn)生競(jìng)爭(zhēng)和冒險(xiǎn)現(xiàn)象。解決方法:一是添加布爾式的消去項(xiàng),二是在芯片外部加電容。 10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試) 常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之 間,而CMOS則
9、是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需 要在輸出端口加一上拉電阻接到5V或者12V。 cmos的高低電平分別為:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VDD. ttl的為:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v. 用cmos可直接驅(qū)動(dòng)ttl;加上拉后,ttl可驅(qū)動(dòng)cmos. 11、如何解決亞穩(wěn)態(tài)。(飛利浦大唐筆試) 亞穩(wěn)態(tài)是指觸發(fā)器無法在某個(gè)規(guī)定時(shí)間段內(nèi)達(dá)到一個(gè)可確認(rèn)的狀態(tài)。當(dāng)一個(gè)觸發(fā)器進(jìn)入亞穩(wěn)態(tài)時(shí),既無法預(yù)測(cè)該
10、單元的輸出電平,也無法預(yù)測(cè)何時(shí)輸出才能穩(wěn)定在某個(gè)正確的電平上。在這個(gè)穩(wěn)定期間,觸發(fā)器輸出一些中間級(jí)電平,或者可能處于振蕩狀態(tài),并且這種無用的輸出電平可以沿信號(hào)通道上的各個(gè)觸發(fā)器級(jí)聯(lián)式傳播下去。 解決方法: 1 降低系統(tǒng)時(shí)鐘 2 用反應(yīng)更快的FF 3 引入同步機(jī)制,防止亞穩(wěn)態(tài)傳播 4 改善時(shí)鐘質(zhì)量,用邊沿變化快速的時(shí)鐘信號(hào) 關(guān)鍵是器件使用比較好的工藝和時(shí)鐘周期的裕量要大。 12、IC設(shè)計(jì)中同步復(fù)位與異步復(fù)位的區(qū)別。(南山之橋) 同步復(fù)位在時(shí)鐘沿采復(fù)位信號(hào),完成復(fù)位動(dòng)作。異步復(fù)位不管時(shí)鐘,只要復(fù)位信號(hào)滿足條件,就完成復(fù)位動(dòng)作。 異步復(fù)位對(duì)復(fù)位信號(hào)要求比較高,不能有毛刺,如果其與時(shí)鐘關(guān)系不確定,也可
11、能出現(xiàn)亞穩(wěn)態(tài)。 13、MOORE 與 MEELEY狀態(tài)機(jī)的特征。(南山之橋) Moo re 狀態(tài)機(jī)的輸出僅與當(dāng)前狀態(tài)值有關(guān), 且只在時(shí)鐘邊沿到來時(shí)才會(huì)有狀態(tài)變化. Mealy 狀態(tài)機(jī)的輸出不僅與當(dāng)前狀態(tài)值有關(guān), 而且與當(dāng)前輸入值有關(guān), 這 14、多時(shí)域設(shè)計(jì)中,如何處理信號(hào)跨時(shí)域。(南山之橋) 不同的時(shí)鐘域之間信號(hào)通信時(shí)需要進(jìn)行同步處理,這樣可以防止新時(shí)鐘域中第一級(jí)觸發(fā)器的亞穩(wěn)態(tài)信號(hào)對(duì)下級(jí)邏輯造成影響,其中對(duì)于單個(gè)控制信號(hào)可以用兩級(jí)同步器,如電平、邊沿檢測(cè)和脈沖,對(duì)多位信號(hào)可以用FIFO,雙口RAM,握手信號(hào)等。 跨時(shí)域的信號(hào)要經(jīng)過同步器同步,防止亞穩(wěn)態(tài)傳播。例如:時(shí)鐘域1中的一個(gè)信號(hào),要送到時(shí)
12、鐘域2,那么在這個(gè)信號(hào)送到時(shí)鐘域2之前,要先經(jīng)過時(shí)鐘域2的同步器同步后,才能進(jìn)入時(shí)鐘域2。這個(gè)同步器就是兩級(jí)d觸發(fā)器,其時(shí)鐘為時(shí)鐘域2的時(shí)鐘。這樣做是怕時(shí)鐘域1中的這個(gè)信號(hào),可能不滿足時(shí)鐘域2中觸發(fā)器的建立保持時(shí)間,而產(chǎn)生亞穩(wěn)態(tài),因?yàn)樗鼈冎g沒有必然關(guān)系,是異步的。這樣做只能防止亞穩(wěn)態(tài)傳播,但不能保證采進(jìn)來的數(shù)據(jù)的正確性。所以通常只同步很少位數(shù)的信號(hào)。比如控制信號(hào),或地址。當(dāng)同步的是地址時(shí),一般該地址應(yīng)采用格雷碼,因?yàn)楦窭状a每次只變一位,相當(dāng)于每次只有一個(gè)同步器在起作用,這樣可以降低出錯(cuò)概率,象異步FIFO的設(shè)計(jì)中,比較讀寫地址的大小時(shí),就是用這種方法。 如果兩個(gè)時(shí)鐘域之間傳送大量的數(shù)據(jù),可以
13、用異步FIFO來解決問題。 15、給了reg的setup,hold時(shí)間,求中間組合邏輯的delay范圍。(飛利浦大唐筆試) Delay < period - setup hold 16、時(shí)鐘周期為T,觸發(fā)器D1的寄存器到輸出時(shí)間最大為T1max,最小為T1min。組合邏輯電路最大延遲為T2max,最小為T2min。問,觸發(fā)器D2的建立時(shí)間T3和保持時(shí)間應(yīng)滿足什么條件。(華為) T3setup>T+T2max,T3hold>T1min+T2min 17、給出某個(gè)一般時(shí)序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決 定最大時(shí)鐘的
14、因素,同時(shí)給出表達(dá)式。(威盛VIA 2003.11.06 上海筆試試題) T+Tclkdealy>Tsetup+Tco+Tdelay; Thold>Tclkdelay+Tco+Tdelay; 18、說說靜態(tài)、動(dòng)態(tài)時(shí)序模擬的優(yōu)缺點(diǎn)。(威盛VIA 2003.11.06 上海筆試試題) 靜態(tài)時(shí)序分析是采用窮盡分析方法來提取出整個(gè)電路存在的所有時(shí)序路徑,計(jì)算信號(hào)在這些路徑上的傳播延時(shí),檢查信號(hào)的建立和保持時(shí)間是否滿足時(shí)序要求,通過對(duì)最大路徑延時(shí)和最小路徑延時(shí)的分析,找出違背時(shí)序約束的錯(cuò)誤。它不需要輸入向量就能窮盡所有的路徑,且運(yùn)行速度很快、占用內(nèi)存較少,不僅可以對(duì)芯片設(shè)計(jì)進(jìn)行全面的時(shí)序功能
15、檢查,而且還可利用時(shí)序分析的結(jié)果來優(yōu)化設(shè)計(jì),因此靜態(tài)時(shí)序分析已經(jīng)越來越多地被用到數(shù)字集成電路設(shè)計(jì)的驗(yàn)證中。 動(dòng)態(tài)時(shí)序模擬就是通常的仿真,因?yàn)椴豢赡墚a(chǎn)生完備的測(cè)試向量,覆蓋門級(jí)網(wǎng)表中的每一條路徑。因此在動(dòng)態(tài)時(shí)序分析中,無法暴露一些路徑上可能存在的時(shí)序問題; 19、一個(gè)四級(jí)的Mux,其中第二級(jí)信號(hào)為關(guān)鍵信號(hào) 如何改善timing。(威盛VIA 2003.11.06 上海筆試試題) 關(guān)鍵:將第二級(jí)信號(hào)放到最后輸出一級(jí)輸出,同時(shí)注意修改片選信號(hào),保證其優(yōu)先級(jí)未被修改。 20、給出一個(gè)門級(jí)的圖,又給了各個(gè)門的傳輸延時(shí),問關(guān)鍵路徑是什么,還問給出輸入,使得輸出依賴于關(guān)鍵路徑。(未知) 21、邏輯方面數(shù)字電
16、路的卡諾圖化簡(jiǎn),時(shí)序(同步異步差異),觸發(fā)器有幾種(區(qū)別,優(yōu)點(diǎn)),全加器等等。(未知) 22、卡諾圖寫出邏輯表達(dá)使。(威盛VIA 2003.11.06 上海筆試試題) 23、化簡(jiǎn)F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 卡諾圖化簡(jiǎn):一般是四輸入,記住00 01 11 10順序, 0 1 3 2 4 5 7 6 12 13 15 14 8 9 11 10 24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot
17、its transfer curve (Vout-Vin) And also explain the operation region of PMOS and NMOS for each segment of the transfer curve? (威盛筆試題circuit design-beijing-03.11.09) 25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain? 26、
18、為什么一個(gè)標(biāo)準(zhǔn)的倒相器中P管的寬長(zhǎng)比要比N管的寬長(zhǎng)比大?(仕蘭微電子) 和載流子有關(guān),P管是空穴導(dǎo)電,N管電子導(dǎo)電,電子的遷移率大于空穴,同樣的電場(chǎng)下,N管的電流大于P管,因此要增大P管的寬長(zhǎng)比,使之對(duì)稱,這樣才能使得兩者上升時(shí)間下降時(shí)間相等、高低電平的噪聲容限一樣、充電放電的時(shí)間相等 27、用mos管搭出一個(gè)二輸入與非門。(揚(yáng)智電子筆試) 28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output
19、rising edge.(less delay time)。(威盛筆試題circuit design-beijing-03.11.09) 29、畫出NOT,NAND,NOR的符號(hào),真值表,還有transistor level的電路。(Infineon筆試) 30、畫出CMOS的圖,畫出tow-to-one mux gate。(威盛VIA 2003.11.06 上海筆試試題) 31、用一個(gè)二選一mux和一個(gè)inv實(shí)現(xiàn)異或。(飛利浦大唐筆試) input a,b; output c; assign c=a?(b):(b); 32、畫出Y=A*B+C的cmos電路圖。(科廣試題) 33、用邏輯們和c
20、mos電路實(shí)現(xiàn)ab+cd。(飛利浦大唐筆試) 34、畫出CMOS電路的晶體管級(jí)電路圖,實(shí)現(xiàn)Y=A*B+C(D+E)。(仕蘭微電子) 以上均為畫COMS電路圖,實(shí)現(xiàn)一給定的邏輯表達(dá)式。 35、利用4選1實(shí)現(xiàn)F(x,y,z)=xz+yz'。(未知) x,y作為4選1的數(shù)據(jù)選擇輸入,四個(gè)數(shù)據(jù)輸入端分別是z或者z的反相,0,1 36、給一個(gè)表達(dá)式f=xxxx+xxxx+xxxxx+xxxx用最少數(shù)量的與非門實(shí)現(xiàn)(實(shí)際上就是化簡(jiǎn))。 化成最小項(xiàng)之和的形式后根據(jù)(A*B)*((C*D))=AB+CD 37、給出一個(gè)簡(jiǎn)單的由多個(gè)NOT,NAND,NOR組成的原理圖,根據(jù)輸入波形畫出各點(diǎn)波形。 (In
21、fineon筆試) 思路:得出邏輯表達(dá)式,然后根據(jù)輸入計(jì)算輸出 38、為了實(shí)現(xiàn)邏輯(A XOR B)OR (C AND D),請(qǐng)選用以下邏輯中的一種,并說明為什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知) 39、用與非門等設(shè)計(jì)全加法器。(華為) 40、給出兩個(gè)門電路讓你分析異同。(華為) 41、用簡(jiǎn)單電路實(shí)現(xiàn),當(dāng)A為輸入時(shí),輸出B波形為(仕蘭微電子) 寫邏輯表達(dá)式,然后化簡(jiǎn) 42、A,B,C,D,E進(jìn)行投票,多數(shù)服從少數(shù),輸出是F(也就是如果A,B,C,D,E中1的個(gè)數(shù)比0多,那么F輸出為1,否則F為0),用與非門實(shí)現(xiàn),輸入數(shù)目沒有限制。(
22、未知) 寫邏輯表達(dá)式,然后化簡(jiǎn) 43、用波形表示D觸發(fā)器的功能。(揚(yáng)智電子筆試) easy 44、用傳輸門和倒向器搭一個(gè)邊沿觸發(fā)器。(揚(yáng)智電子筆試) 45、用邏輯們畫出D觸發(fā)器。(威盛VIA 2003.11.06 上海筆試試題) 46、畫出DFF的結(jié)構(gòu)圖,用verilog實(shí)現(xiàn)之。(威盛) 47、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知) 48、D觸發(fā)器和D鎖存器的區(qū)別。(新太硬件面試) 49、簡(jiǎn)述latch和filp-flop的異同。(未知) 50、LATCH和DFF的概念和區(qū)別。(未知) 51、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級(jí)描述中l(wèi)atch
23、如何產(chǎn)生的。(南山之橋) latch是電平觸發(fā),register是邊沿觸發(fā),register在同一時(shí)鐘邊沿觸發(fā)下動(dòng)作,符合同步電路的設(shè)計(jì)思想,而latch則屬于異步電路設(shè)計(jì),往往會(huì)導(dǎo)致時(shí)序分析困難,不適當(dāng)?shù)膽?yīng)用latch則會(huì)大量浪費(fèi)芯片資源。 52、用D觸發(fā)器做個(gè)二分頻的電路.又問什么是狀態(tài)圖。(華為) 53、請(qǐng)畫出用D觸發(fā)器實(shí)現(xiàn)2倍分頻的邏輯電路?(漢王筆試) 54、怎樣用D觸發(fā)器、與或非門組成二分頻電路?(東信筆試) 直接D觸發(fā)器Q反相輸出接到數(shù)據(jù)輸入 55、How many flip-flop circuits are needed to divide by 16? (Intel) 16
24、分頻? 4 56、用filp-flop和logic-gate設(shè)計(jì)一個(gè)1位加法器,輸入carryin和current-stage,輸出carryout和next-stage. (未知) 57、用D觸發(fā)器做個(gè)4進(jìn)制的計(jì)數(shù)。(華為) 58、實(shí)現(xiàn)N位Johnson Counter,N=5。(南山之橋) 59、用你熟悉的設(shè)計(jì)方式設(shè)計(jì)一個(gè)可預(yù)置初值的7進(jìn)制循環(huán)計(jì)數(shù)器,15進(jìn)制的呢?(仕蘭微電子) 60、數(shù)字電路設(shè)計(jì)當(dāng)然必問Verilog/VHDL,如設(shè)計(jì)計(jì)數(shù)器。(未知) 61、BLOCKING NONBLOCKING 賦值的區(qū)別。(南山之橋) 非阻塞賦值:塊內(nèi)的賦值語句同時(shí)賦值,一般用在時(shí)序電路描述中 阻
25、塞賦值:完成該賦值語句后才能做下一句的操作,一般用在組合邏輯描述中 62、寫異步D觸發(fā)器的verilog module。(揚(yáng)智電子筆試) module df f8(clk , reset, d, q); input clk; input reset; input 7:0 d; output 7:0 q; reg 7:0 q; always (posedge clk or posedge reset) if(reset) q <= 0; else q <= d; endmodule 63、用D觸發(fā)器實(shí)現(xiàn)2倍分頻的Verilog描述? (漢王筆試) module divide2( cl
26、k , clk_o, reset); input clk , reset; output clk_o; wire in; reg out ; always ( posedge clk or posedge reset) if ( reset) out <= 0; else out <= in; assign in = out; assign clk_o = out; endmodule 64、可編程邏輯器件在現(xiàn)代電子設(shè)計(jì)中越來越重要,請(qǐng)問:a) 你所知道的可編程邏輯器件有哪些? b) 試用VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯。(漢王筆試) PAL,GAL,PLD,
27、CPLD,F(xiàn)PGA。 module dff8(clk , reset, d, q); input clk; input reset; input7:0 d; output7:0 q; reg7:0 q; always (posedge clk or posedge reset)/異步復(fù)位,高電平有效 if(reset) q <= 0; else q <= d; endmodule 65、請(qǐng)用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子) 66、用VERILOG或VHDL寫一段代碼,實(shí)現(xiàn)10進(jìn)制計(jì)數(shù)器。(未知) 67、用VERILOG或VHDL寫一段代碼,實(shí)現(xiàn)消除一個(gè)glitc
28、h。(未知) 68、一個(gè)狀態(tài)機(jī)的題目用verilog實(shí)現(xiàn)(不過這個(gè)狀態(tài)機(jī)畫的實(shí)在比較差,很容易誤解的)。(威盛VIA 2003.11.06 上海筆試試題) 69、描述一個(gè)交通信號(hào)燈的設(shè)計(jì)。(仕蘭微電子) 70、畫狀態(tài)機(jī),接受1,2,5分錢的賣報(bào)機(jī),每份報(bào)紙5分錢。(揚(yáng)智電子筆試) 71、設(shè)計(jì)一個(gè)自動(dòng)售貨機(jī)系統(tǒng),賣soda水的,只能投進(jìn)三種硬幣,要正確的找回錢數(shù)。 (1)畫出fsm(有限狀態(tài)機(jī));(2)用verilog編程,語法要符合fpga設(shè)計(jì)的要求。(未知) 72、設(shè)計(jì)一個(gè)自動(dòng)飲料售賣機(jī),飲料10分錢,硬幣有5分和10分兩種,并考慮找零:(1)畫出fsm(有限狀態(tài)機(jī));(2)用verilog
29、編程,語法要符合fpga設(shè)計(jì)的要求;(3)設(shè)計(jì)工程中可使用的工具及設(shè)計(jì)大致過程。(未知) 73、畫出可以檢測(cè)10010串的狀態(tài)圖,并verilog實(shí)現(xiàn)之。(威盛) 74、用FSM實(shí)現(xiàn)的序列檢測(cè)模塊。(南山之橋) a為輸入端,b為輸出端,如果a連續(xù)輸入為1101則b輸出為1,否則為0。 例如a: b: 請(qǐng)畫出state machine;請(qǐng)用RTL描述其state machine。(未知) 75、用verilog/vddl檢測(cè)stream中的特定字符串(分狀態(tài)用狀態(tài)機(jī)寫)。(飛利浦大唐筆試) 76、用verilog/vhdl寫一個(gè)fifo控制器(包括空,滿,半滿信號(hào))。(飛利浦大唐筆試) regN
30、-1:0 memory0:M1; 定義FIFO為N位字長(zhǎng)容量M 八個(gè)always模塊實(shí)現(xiàn),兩個(gè)用于讀寫FIFO,兩個(gè)用于產(chǎn)生頭地址head和尾地址tail,一個(gè)產(chǎn)生counter計(jì)數(shù),剩下三個(gè)根據(jù)counter的值產(chǎn)生空,滿,半滿信號(hào)產(chǎn)生空,滿,半滿信號(hào) 77、現(xiàn)有一用戶需要一種集成電路產(chǎn)品,要求該產(chǎn)品能夠?qū)崿F(xiàn)如下功能:y=lnx,其中,x為4位二進(jìn)制整數(shù)輸入信號(hào)。y為二進(jìn)制小數(shù)輸出,要求保留兩位小數(shù)。電源電壓為35v假設(shè)公司接到該項(xiàng)目后,交由你來負(fù)責(zé)該產(chǎn)品的設(shè)計(jì),試討論該產(chǎn)品的設(shè)計(jì)全程。(仕蘭微電子) 78、sram,flash memory,及dram的區(qū)別?(新太硬件面試) sram:靜
31、態(tài)隨機(jī)存儲(chǔ)器,存取速度快,但容量小,掉電后數(shù)據(jù)會(huì)丟失,不像DRAM 需要不停的REFRESH,制造成本較高,通常用來作為快取(CACHE) 記憶體使用 flash:閃存,存取速度慢,容量大,掉電后數(shù)據(jù)不會(huì)丟失 dram:動(dòng)態(tài)隨機(jī)存儲(chǔ)器,必須不斷的重新的加強(qiáng)(REFRESHED) 電位差量,否則電位差將降低至無法有足夠的能量表現(xiàn)每一個(gè)記憶單位處于何種狀態(tài)。價(jià)格比sram便宜,但訪問速度較慢,耗電量較大,常用作計(jì)算機(jī)的內(nèi)存使用。 79、給出單管DRAM的原理圖(西電版數(shù)字電子技術(shù)基礎(chǔ)作者楊頌華、馮毛官205頁圖914b),問你有什么辦法提高refresh time,總共有5個(gè)問題,記不起來了。(降
32、低溫度,增大電容存儲(chǔ)容量)(Infineon筆試) 80、Please draw schematic of a common SRAM cell with 6 transistors,point out which nodes can store data and which node is word line control? (威盛筆試題circuit design-beijing-03.11.09) 81、名詞:sram,ssram,sdram 名詞IRQ,BIOS,USB,VHDL,SDR IRQ: Interrupt ReQuest BIOS: Basic Input Output
33、System USB: Universal Serial Bus VHDL: VHIC Hardware Description Language SDR: Single Data Rate 壓控振蕩器的英文縮寫(VCO)。 動(dòng)態(tài)隨機(jī)存儲(chǔ)器的英文縮寫(DRAM)。 名詞解釋,比如PCI、ECC、DDR、interrupt、pipeline、 IRQ,BIOS,USB,VHDL,VLSI VCO(壓控振蕩器) RAM (動(dòng)態(tài)隨機(jī)存儲(chǔ)器),F(xiàn)IR IIR DFT(離散傅立葉變換)或者是中文的,比如:a.量化誤差 b.直方圖 c.白平衡 PCI:Peripheral Component Interc
34、onnect(PCI), DDR:DoubleDataRate ECC:Error Checking and Correcting 模擬電路 1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子) 在電子線路中,隨便找個(gè)環(huán)路,取相同的參考方向的,環(huán)路電壓之和為零。2、平板電容公式(C=S/4kd)。(未知) 3、最基本的如三極管曲線特性。(未知) 4、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子) 靈敏放大器 鎖存器 。5、負(fù)反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負(fù)反 饋的優(yōu)點(diǎn)(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和 非 線性失真,有效地?cái)U(kuò)展
35、放大器的通頻帶,自動(dòng)調(diào)節(jié)作用)(未知) 6、放大電路的頻率補(bǔ)償?shù)哪康氖鞘裁?,有哪些方法?(仕蘭微電子) 頻率補(bǔ)償目的就是減小時(shí)鐘和,使輸入輸出頻率同步.頻率補(bǔ)償?shù)母舅枷刖褪窃诨蚍答伨W(wǎng)絡(luò)中添加一些元件來改變反饋的開環(huán)(主要是把高頻時(shí)最小極點(diǎn)頻率與其相近的極點(diǎn)頻率的間距拉大),破壞條件,經(jīng)保證,并滿足要求的穩(wěn)定裕度,實(shí)際工作中常采用的方法是在基本中接入由或RC元件組成的,來消去自激振蕩.7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個(gè)方法。(未知) 8、給出一個(gè)查分運(yùn)放,如何相位補(bǔ)償,并畫補(bǔ)償后的波特圖。(凹凸) 9、基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),
36、優(yōu)缺點(diǎn),特別是廣泛采用差分結(jié)構(gòu)的原因。(未知) 10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知) 11、畫差放的兩個(gè)輸入管。(凹凸) 12、畫出由運(yùn)放構(gòu)成加法、減法、微分、積分運(yùn)算的電路原理圖。并畫出一個(gè)晶體管級(jí)的運(yùn)放電路。(仕蘭微電子) 13、用運(yùn)算放大器組成一個(gè)10倍的放大器。(未知) 14、給出一個(gè)簡(jiǎn)單電路,讓你分析輸出電壓的特性(就是個(gè)積分電路),并求輸出端某 點(diǎn) 的 rise/fall時(shí)間。(Infineon筆試試題) 15、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電 壓,要求繪制這兩種電路輸入電壓的頻譜,判斷這兩種電
37、路何為高通濾波器,何為低通 濾 波器。當(dāng)RC<<T時(shí),給出輸入電壓波形圖,繪制兩種電路的輸出波形圖。(未知) 16、有源濾波器和無源濾波器的原理及區(qū)別?(新太硬件) 17、有一時(shí)域信號(hào)S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),當(dāng)其通過低通、 帶通、高通濾波器后的信號(hào)表示方式。(未知) 18、選擇電阻時(shí)要考慮什么?(東信筆試題) 19、在CMOS電路中,要有一個(gè)單管作為開關(guān)管精確傳遞模擬低電平,這個(gè)單管你會(huì)用P管 還是N管,為什么?(仕蘭微電子) 20、給出多個(gè)mos管組成的電路求5個(gè)點(diǎn)的電壓。(Infineon筆試試題) 21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請(qǐng)畫出你知道的線路結(jié)構(gòu),簡(jiǎn)單描 述 其優(yōu)缺點(diǎn)。(仕蘭微電子) 22、畫電流偏置的產(chǎn)生電路,并解釋。(凹凸) 23、史密斯特電路,求回差電壓。(華為面試題) 24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機(jī)的,12分之一周期.) (華為面試題) 25、LC正弦波振蕩器有哪幾種三點(diǎn)式振蕩電路,分別畫出其原理圖。(仕蘭微電子) 26、VCO是什么,什么參數(shù)(壓控振蕩器?) (華為面試題) 27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子) 28、鎖相環(huán)電路組成,振蕩
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年原乙酸三甲酯合作協(xié)議書
- 2025年高效余熱回收裝置合作協(xié)議書
- 農(nóng)業(yè)生產(chǎn)中精準(zhǔn)信息技術(shù)合作實(shí)施協(xié)議
- 智能農(nóng)業(yè)解決方案供應(yīng)與維護(hù)協(xié)議
- 制造業(yè)離職證明及再就業(yè)指南(7篇)
- 2025年哈密危運(yùn)資格證考試題
- 農(nóng)村耕地長(zhǎng)期流轉(zhuǎn)合同書
- 2025年碳酸甲乙酯合作協(xié)議書
- 農(nóng)業(yè)技術(shù)推廣合同
- 別墅建筑工程承包協(xié)議
- 蜱蟲預(yù)防卡通
- 股骨干骨折知識(shí)
- 非遺文化產(chǎn)業(yè)發(fā)展-深度研究
- 2024年認(rèn)證行業(yè)法律法規(guī)及認(rèn)證基礎(chǔ)知識(shí)答案
- 基于大數(shù)據(jù)的社區(qū)健康監(jiān)測(cè)-深度研究
- 丙酸鉻、淀粉酶對(duì)黃羽肉雞生長(zhǎng)性能、抗氧化和腸道健康的影響
- 光伏發(fā)電新能源課件
- 《無人機(jī)電力巡檢紅外圖像分析技術(shù)規(guī)范》
- 2025年廣東省高中學(xué)業(yè)水平考試綜合測(cè)評(píng)卷(二)政治試題(含解析)
- 老舊小區(qū)改造給排水施工方案
- 醫(yī)院?jiǎn)T工保密協(xié)議書模板2025年
評(píng)論
0/150
提交評(píng)論