數(shù)學(xué)建模論文----頻率計_第1頁
數(shù)學(xué)建模論文----頻率計_第2頁
數(shù)學(xué)建模論文----頻率計_第3頁
數(shù)學(xué)建模論文----頻率計_第4頁
數(shù)學(xué)建模論文----頻率計_第5頁
已閱讀5頁,還剩12頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、.數(shù)學(xué)建模論文-頻率計摘要:  本次試驗通過對數(shù)字頻率計原理的掌握,利用已有的數(shù)字電路設(shè)計知識,配合相應(yīng)的軟件,如ISE軟件的使用(設(shè)計輸入、仿真、實現(xiàn)),了解可編程邏輯器件(FPGA)的一般情況,通過 VHDL語言的描述來設(shè)計滿足要求的數(shù)字頻率計。并根據(jù)實驗結(jié)果對誤差的來源進(jìn)行分析和計算  數(shù)字頻率計是直接用十進(jìn)制數(shù)字來顯示被測信號頻率的一種測量裝置。它不僅可以測量正弦波、方波、三角波、尖脈沖信號和其他具有周期特性的信號的頻率,而且還可以測量它們的周期。經(jīng)過改裝,可以測量脈沖寬度,做成數(shù)字式脈寬測量儀;可以測量電容做成數(shù)字式電容測量儀;在電路中增加傳感器,還可以

2、做成數(shù)字脈搏儀、計價器等。因此數(shù)字頻率計在測量物理量方面應(yīng)用廣泛。  本實驗報告介紹了使用VHDL開發(fā)FPGA的一般流程和頻率計的基本原理和相應(yīng)的測量方案,采用了一種基于FPGA的數(shù)字頻率的實現(xiàn)方法。該設(shè)計的頻率計能準(zhǔn)確的測量頻率在1Hz到100MHz之間的信號。使用ModelSim仿真軟件對VHDL程序做了仿真,并完成了綜合布局布線,最終下載到芯片Spartan3A  and Spartan3AN上取得良好測試效果,圓滿完成實驗測試。 關(guān)鍵字:FPGA,VHDL,ISE,ModelSim軟件,頻率測量,數(shù)字頻率計。提出問題:頻率計是如何設(shè)計并

3、運行的正文:一利用數(shù)學(xué)公式進(jìn)行誤差分析1.直接測量法誤差  從公式(1-1)可知,上述測頻方法的測量誤差,一方面決定于閘門時間T準(zhǔn)不準(zhǔn),另一方面決定于計數(shù)器計得的數(shù)準(zhǔn)不準(zhǔn)。根據(jù)誤差合成方法,從公式(1-1)可得: 公式(4-2)中第一項是數(shù)字化儀器所特有的誤差,而第二項是閘門時間的相對誤差,這項誤差決定于石英振蕩器所提供的標(biāo)準(zhǔn)頻率的準(zhǔn)確度。現(xiàn)分述如下:2. ±1誤差  在測頻時,主門的開啟時刻與計數(shù)脈沖之間的時間關(guān)系是不相關(guān)的,所以它們在時間軸上的相對位置是隨機(jī)的。這樣,在相同的主門開啟時間內(nèi),計數(shù)器所計得的數(shù)卻不一定相同,當(dāng)主門開啟時間T接近甚至等于被

4、測信號周期Tx的整數(shù)倍N倍時,此項誤差為最大,圖 1-1 畫出的就是這種情況。計算公式式中T為閘門時間,fx為被測頻率。從公式(1-3)可知,不管計數(shù)值N多少,其最大誤差總是±1個計數(shù)單位,故稱“±1個字誤差”,簡稱“±1誤差”。而且fx一定時,增大閘門時間T,可減小±1誤差對測頻誤差的影響。當(dāng)T選定后,fx越低,則由±1誤差產(chǎn)生的測頻誤差越大。3. 誤差比較  與分析電子計數(shù)器測頻時的誤差類似,根據(jù)誤差傳遞公式,并結(jié)合圖 1-2可得: 根據(jù)圖 1-2 測周原理 

5、所以,公式(1-5)可寫成 從公式(1-6)可見,測量周期時的誤差表達(dá)式與測頻的表達(dá)式形式相似,很明顯Tx愈大(即被測頻率愈低),±1誤差對測周精確度的影響就愈小。二設(shè)計要求  目的:本次試驗通過對數(shù)字頻率計原理的掌握,利用已有的數(shù)字電路設(shè)計知識,配合相應(yīng)的軟件,如ISE軟件的使用(設(shè)計輸入、仿真、實現(xiàn)),了解可編程邏輯器件(FPGA)的一般情況,通過vhdl語言的描述來設(shè)計滿足要求的數(shù)字頻率計。并根據(jù)實驗結(jié)果對誤差的來源進(jìn)行分析和計算。以此提高自己的系統(tǒng)設(shè)計能力。 指標(biāo): 1.被測輸入信號:方波 2.測試頻率范圍為:10Hz100MHz

6、60;3.量程分為三檔:  第一檔:閘門時間為1S時,最大讀數(shù)為999.999KHz   第二檔:閘門時間為0.1S時,最大讀數(shù)為9999.99KHz  第三檔:閘門時間為0.01S時,最大讀數(shù)為99999.9KHz。 4.顯示工作方式: a、用六位BCD七段數(shù)碼管顯示讀數(shù)。 b、采用記憶顯示方法 c、實現(xiàn)對高位無意義零的消隱。1原理圖2單元電路設(shè)計 1.分頻模塊  VHDL程序:   library IEEE; use

7、60;IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL; use IEEE.STD_LOGIC_UNSIGNED.ALL; entity fenpinqi is Port ( clk : in  STD_LOGIC;            clk10 : out

8、  STD_LOGIC;           clk100 : out  STD_LOGIC;            clk1000 : out  STD_LOGIC);  end fenpinqi;architecture Behavio

9、ral of fenpinqi is  signal counter2:Integer range 1 to 2400000:=1; signal counter3:Integer range 1 to 240000:=1; signal counter4:Integer range 1 to 24000:=1;   signal clk

10、00:Std_Logic:='0' signal clk000:Std_Logic:='0' signal clk0000:Std_Logic:='0' begin PROCESS(clk)begin    IF clk'event and clk='1' THEN       IF Counter2=24

11、00000 then           counter2<=1;          clk00<=not clk00;         else         counter

12、2<=counter2+1;   end if;     end if; end process; PROCESS(clk)begin IF clk'event and clk='1' THEN       IF Counter3=240000 then    

13、;       counter3<=1;          clk000<=not clk000;         else         counter3<=counter3+1;   &

14、#160;   end if; end if; end process; PROCESS(clk)begin IF clk'event and clk='1' THEN          IF Counter4=24000 then       

15、    counter4<=1;          clk0000<=not clk0000;         else         counter4<=counter4+1;   end if; 

16、    end if; end process; clk10<=clk00; clk100<=clk000;clk1000<=clk0000; end Behavioral;生成符號:   本模塊采用的是元器件調(diào)用,先寫好fenpinqi 模塊然后在主程序中調(diào)用,把其中的變量改作2400000、240000和24000即可分成1kHZ、100HZ和10HZ等 的方波信號,其中1kHZ信號用做后面的顯示電路的掃描信號,分頻器模塊仿

17、真波形如下:2.閘門選擇器生成符號: 通過撥碼開關(guān)選擇需要100HZ、10HZ或者1HZ 的信號來測量被測頻率,當(dāng)撥動開關(guān)為“011"時表示選擇的是1HZ的測頻信號、 “101”時輸出為10HZ的測頻信號、“110”時輸出為100HZ的測頻信號。  仿真波形如下:3門控電路生成符號: 本模塊的作用是產(chǎn)生相應(yīng)的門控信號計數(shù)器使能信號gate、計數(shù)器清零信號reset和鎖存器鎖存信號latch以實現(xiàn)對后面計數(shù)器和鎖存器的控制。gate信號和reset信號以及l(fā)atch信號均用時序邏輯來產(chǎn)生。  仿真波形如下:4計數(shù)器 本模塊產(chǎn)生

18、的10進(jìn)制的計數(shù)器,通過級聯(lián)產(chǎn)生0至999999的計數(shù)器。計數(shù)器符號如下總體符號: 這樣產(chǎn)生的是同步計數(shù)器,使用同樣地時鐘、同樣地清零信號。前一級的輸出carry輸出至下一級的使能端上。輸出端的進(jìn)位作為溢出信號輸出,加D觸發(fā)器的目的是為了使溢出信號能夠保存至下一個清零信號有效。從而能有足夠的時間顯示溢出。   十進(jìn)制計數(shù)器仿真波形:5鎖存器  本模塊是鎖存器,用來存儲計數(shù)器輸出的數(shù)據(jù)和溢出信號,在latchin信號有效的時候開始鎖存輸入信號,同時前面鎖存的信號也就被更新掉。以此實現(xiàn)所需功能。   鎖存器仿真波形如下:6.數(shù)據(jù)

19、選擇器:生成符號:7.六進(jìn)制計數(shù)器: 生成符號:8.小數(shù)點控制器: 小數(shù)點控制器仿真波形:9.譯碼器: 生成符號:10.反相器,使能生成符號: 顯示控制電路,用1kHZ的信號產(chǎn)生6進(jìn)制的計數(shù)器來控制小數(shù)點顯示電路和數(shù)據(jù)選擇器。6進(jìn)制計數(shù)器送到3_8譯碼器輸入端來控制位選,譯碼器用來把選擇的數(shù)據(jù)譯成7段碼控制段選。三、設(shè)計實現(xiàn) 1 頂層設(shè)計 采用符號圖方法,通過線連接起來就形成了頂層圖。2管腳分配 管腳分配如下: NET "nCS" LOC = D7;   

20、       NET "DIG<0>" LOC = F8;NET "DIG<1>" LOC = D8;       NET "DIG<2>" LOC = E7;NET "SEG<0>" LOC

21、 = A11;      NET "SEG<1>" LOC = B12;NET "SEG<2>" LOC = A12;      NET "SEG<3>" LOC = C12; NET "SEG<4>&

22、quot; LOC = C13;      NET "SEG<5>" LOC = A13;NET "SEG<6>" LOC = B14;      NET "dp" LOC = C11;NET "clk48MHz" LOC = T8;   

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論