![MODELSIM資料集 modelsim自創(chuàng)_第1頁](http://file1.renrendoc.com/fileroot2/2020-1/15/5bd8bd5c-6194-49a5-970a-4241b91dfcd8/5bd8bd5c-6194-49a5-970a-4241b91dfcd81.gif)
![MODELSIM資料集 modelsim自創(chuàng)_第2頁](http://file1.renrendoc.com/fileroot2/2020-1/15/5bd8bd5c-6194-49a5-970a-4241b91dfcd8/5bd8bd5c-6194-49a5-970a-4241b91dfcd82.gif)
![MODELSIM資料集 modelsim自創(chuàng)_第3頁](http://file1.renrendoc.com/fileroot2/2020-1/15/5bd8bd5c-6194-49a5-970a-4241b91dfcd8/5bd8bd5c-6194-49a5-970a-4241b91dfcd83.gif)
![MODELSIM資料集 modelsim自創(chuàng)_第4頁](http://file1.renrendoc.com/fileroot2/2020-1/15/5bd8bd5c-6194-49a5-970a-4241b91dfcd8/5bd8bd5c-6194-49a5-970a-4241b91dfcd84.gif)
![MODELSIM資料集 modelsim自創(chuàng)_第5頁](http://file1.renrendoc.com/fileroot2/2020-1/15/5bd8bd5c-6194-49a5-970a-4241b91dfcd8/5bd8bd5c-6194-49a5-970a-4241b91dfcd85.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、1,Modelsim 6.0 使用教程 2006.12 qq:53579621,2,Modelsim簡介 Modelsim仿真工具是Model公司開發(fā)的。它支持Verilog、VHDL以及他們的混合仿真,它可以將整個程序分步執(zhí)行,使設(shè)計者直接看到他的程序下一步要執(zhí)行的語句,而且在程序執(zhí)行的任何步驟任何時刻都可以查看任意變量的當(dāng)前值,可以在Dataflow窗口查看某一單元或模塊的輸入輸出的連續(xù)變化等,比Quartus自帶的仿真器功能強大的多,是目前業(yè)界最通用的仿真器之一。 ModelSim分幾種不同的版本:SE、PE和OEM,其中集成在 Actel、Atmel、Altera、Xilinx以及La
2、ttice等FPGA廠商設(shè)計工具中的均是其OEM版本。比如為Altera提供的OEM版本是ModelSim-Altera,為Xilinx提供的版本為ModelSim XE. SE版本為最高級版本,在功能和性能方面比OEM版本強很多,比如仿真速度方面,還支持PC 、 UNIX 、 LIUNX混合平臺.,3,為什么要學(xué)Modelsim? 1.Modelsim是專業(yè)的HDL語言仿真器,比 Quartus自帶的仿真器功能強大的多. 2. Quartus simulator不支持Testbench ,只支持波形文件.vwf vwf文件全稱是矢量波形文件(Vector Waveform File),是Qu
3、artus II中仿真輸入、計算、輸出數(shù)據(jù)的載體。一般設(shè)計者建立波形文件時,需要自行建立復(fù)位、時鐘信號以及控制和輸入數(shù)據(jù)、輸出數(shù)據(jù)信號等。其中工作量最大的就是輸入數(shù)據(jù)的波形錄入。比如要仿真僅1KB的串行輸入數(shù)據(jù)量,則手工輸入信號的波形要畫8000個周期,不僅費時費力而且容易出錯 怎樣入門? 對于初學(xué)者,modelsim自帶的教程是一個很好的選擇,在Help-SE PDF Documentation-Tutorial里面.它從簡單到復(fù)雜、從低級到高級詳細(xì)地講述了modelsim的各項功能的使用,簡單易懂。,4,Modelsim的安裝 同許多其他軟件一樣,Modelsim SE同樣需要合法的Lic
4、ense,通常我們用Kengen產(chǎn)生license.dat。 解壓安裝工具包開始安裝,安裝時選擇Full product安裝。當(dāng)出現(xiàn)Install Hardware Security Key Driver時選擇否。當(dāng)出現(xiàn)Add Modelsim To Path選擇是。出現(xiàn)Modelsim License Wizard時選擇Close。 在C盤根目錄新建一個文件夾flexlm,用Keygen產(chǎn)生一個license.dat,然后復(fù)制到該文件夾下。 修改系統(tǒng)的環(huán)境變量。右鍵點擊桌面我的電腦圖標(biāo),屬性-高級-環(huán)境變量-(系統(tǒng)變量)新建。按下圖所示內(nèi)容填寫,變量值內(nèi)如果已經(jīng)有別的路徑了,請用“;”將其與
5、要填的路徑分開。LM_LICENSE_FILE = c:flexlmlicense.dat,5,6,7,使用Modelsim進行仿真 Modelsim運行方式有4種: 用戶圖形界面模式 交互式命令行模式 不顯示modelsim的可視化界面 ,僅通過命令控制臺輸入的命令完成所有工作 Tcl和宏模式 編寫可執(zhí)行擴展名為do或者tcl語法文件 批處理模式 其所有操作都在后臺進行,用戶看不到modelsim的界面,也不需要交互式輸入命令。當(dāng)工程很大,文件比較多時,用批處理比較方便。直接運行批處理文件,在后臺調(diào)用modelsim,執(zhí)行modelsim的腳本文件* .do,完成操作 注:,8,仿真 仿真分
6、為功能仿真,門級仿真,時序仿真 功能仿真(前仿真,代碼仿真) 主旨在于驗證電路的功能是否符合設(shè)計要求,其特點是不考慮電路門延遲與線延遲,主要是驗證電路與理想情況是否一致??删C合FPGA代碼是用RTL級代碼語言描述的,其輸入為RTL級代碼與Testbench.在設(shè)計的最初階段發(fā)現(xiàn)問題,可節(jié)省大量的精力 門級仿真和時序列仿真 (后仿真) 使用綜合軟件綜合后生成的門級網(wǎng)表進行仿真,不加入時延文件的仿真就是門級仿真.可以檢驗綜合后的功能是否滿足功能要求,其速度比功能仿真要慢,比時序仿真要快. 在門級仿真的基礎(chǔ)上加入時延文件(.sdf)的仿真就是時序仿真,比較真實地反映了邏輯的時延與功能.綜合考慮電路的
7、路徑延遲與門延遲的影響,驗證電路能否在一定時序條件下滿足設(shè)計構(gòu)想的過程,是否存在時序違規(guī),9,功能仿真,功能仿真需要的文件 1設(shè)計HDL源代碼:可以使VHDL語言或Verilog語言。 2測試激勵代碼:根據(jù)設(shè)計要求輸入/輸出的激勵程序 3仿真模型/庫:根據(jù)設(shè)計內(nèi)調(diào)用的器件供應(yīng)商提供的模塊而定,如:FIFO、ADD_SUB等 仿真步驟 以4 位計數(shù)器為例給出詳細(xì)步驟 1.啟動modelsim軟件 先在c盤建立文件夾count4,在modelsim中選擇File - Change Directory,在彈出的Choose folder對話框中設(shè)置目錄路徑為c:/count4 2.建立工程 在mod
8、elsim中建立project,選擇File -New -Project. 在Project Name欄中填寫你的項目名字,建議和你的頂層文件名字一致。Project Location是你的工作目錄,你可通過Brose按鈕來選擇或改變。Ddfault Library Name可以采用工具默認(rèn)的work。Workspace窗口的library中就會出現(xiàn)work庫.,10,11,3.為工程添加文件 工程建立后,選擇Add Exsiting File后,根據(jù)相應(yīng)提示將文件加到該Project中 這里是count4.v和其測試向量count_tp.v,源代碼如下:,12,13,4.編譯文件 編譯(包括
9、源代碼和庫文件的編譯)。編譯可點擊ComlileComlile All來完成。,5.裝載文件 (1)雙擊libray 中work中的count_tp裝載 (2)點擊simulate start simulation 按右圖設(shè)置,點擊ok,14,6.開始仿真 點擊workspace下的sim,點擊count_tp,選擇add add to wave 然后點run all,開始仿真,15,7.退出仿真 在仿真調(diào)試完成后退出仿真,在主窗口中選擇simulate end simulation,16,補充: (1)也可以不加testbench,仿真步驟跟前面相似, 裝載文件時雙擊count4 在sim中
10、點擊count4,add add to wave 對輸入信號clk,reset編輯測試波形,點擊run -all,17,(2)我們可以在modelsim內(nèi)直接編寫Testbench Modelsim提供了很多Testbench模板,我們直接拿過來用可以減少工作量。點View-Source-Show Language Templates然后會出現(xiàn)一個加載工程,接著你會發(fā)現(xiàn)在剛才的文檔編輯窗口左邊出現(xiàn)了一個Language Templates窗口,18,展開Verilog項,雙擊Creat Testbench會出現(xiàn)一個創(chuàng)建向?qū)нx擇Specify Design Unit工作庫下的目標(biāo)文件,點Next
11、 可以指定Testbench的名稱以及要編譯到的庫等,此處我們使用默認(rèn)設(shè)置直接點Finish。這時在Testbench內(nèi)會出現(xiàn)對目標(biāo)文件的各個端口的定義還有調(diào)用函數(shù) 接下來,設(shè)計者可以自己往Testbench內(nèi)添加內(nèi)容了,然后保存為.v格式即可。按照前面的方法把Testbench文件也編譯到工作庫中.,19,門級仿真和時序仿真 仿真需要的文件 1綜合布局布線生成的網(wǎng)表文件 2測試激勵 3元件庫 Altera仿真庫的位置為C:alteraquartus50edasim_lib 4時序仿真的話,還需要具有時延時延信息的反標(biāo)文件(sdf) 門級仿真有兩種方法 (1)工程編譯成功后自動啟動Models
12、im運行門級仿真 (2)先在quartus中生成網(wǎng)表文件和時延文件,然后調(diào)用modelsim進行仿真 工程編譯成功后自動啟動Modelsim運行門級仿真 1.Quartus中設(shè)置仿真工具 打開quartus,建立工程,選擇Assignments | EDA Tool Settings,選擇左欄的“Simulation”,設(shè)置如下:,20,21,然后,我們單擊下方的“More Settings”按鈕,彈出“More Settings”對話框.這種門級仿真的testbench有兩種方法生成 (1)自己手動編寫testbench count_tp.v more settings 中設(shè)置如下,然后點擊
13、quartus的start compilation ,開始編譯,我們會發(fā)現(xiàn)QuartusII 狀態(tài)欄多出兩項“EDA Netlist Writer”和“EDA Simulation Tool”,22,在modelsim中我們可以看到,modelsim自動把仿真所需要元件庫庫文件加了進來,不用我們手動加入,同時仿真結(jié)果也出來了. 退出ModelSim 后,QuartusII 才完成全部編譯,運行ModelSim 后會彈出“Finish Vsim”對話框,單擊“否”,23,24,(2)利用quartus II生成testbench文件 在quartus II界面選擇FileNew,新建一個波形文件
14、,編輯仿真信號的激勵源,最后保存帶有激勵信號的波形文件.,轉(zhuǎn)換: Quartus II提供了把.vwf文件轉(zhuǎn)換成.vt的功能,選擇主菜單File Export,可以保存為.vt或者.v文件,對仿真沒有影響,25,more settings 中設(shè)置如左圖 底下的testbenchmode name 是*vlg_vec_tst(對應(yīng)verilog,*是你的主程序名),用*_vhd_vec_tst對應(yīng)vhdl。 然后編譯,以后的同上,26,先在quartus中生成網(wǎng)表文件和時延文件,然后調(diào)用modelsim進行仿真 Quartus II 中設(shè)置仿真工具,more settings 也不用設(shè)置,27,
15、設(shè)置完后,成功編譯,quartus II會自動在當(dāng)前project目錄下生成一個simulation目錄,在該目錄下有一個Modelsim的文件夾,此文件夾下有仿真所需要的網(wǎng)表文件及延時反標(biāo)文件. 如果使用vhdl語言,則網(wǎng)表文件是.vho,反標(biāo)文件是.sdo;如果使用verilog語言,則網(wǎng)表文件是.vo,sdf文件也是.sdo.,這個時候的testbench最好是自己手動編寫的,這里是count_tp.v Modelsim后仿真主要步驟 建立庫并映射庫到物理目錄;編譯Testbench;執(zhí)行仿真。,28,建立庫 仿真庫是存儲已編譯設(shè)計單元的目錄,modelsim中有兩類仿真庫,一種是工作庫
16、,默認(rèn)的庫名為work,另一種是資源庫。Work庫下包含當(dāng)前工程下所有已經(jīng)編譯過的文件。所以編譯前一定要建一個work庫,而且只能建一個work庫。資源庫存放work庫中已經(jīng)編譯文件所要調(diào)用的資源,這樣的資源可能有很多,它們被放在不同的資源庫內(nèi). 映射庫用于將已經(jīng)預(yù)編譯好的文件所在的目錄映射為一個modelsim可識別的庫,庫內(nèi)的文件應(yīng)該是已經(jīng)編譯過的,在Workspace窗口內(nèi)展開該庫應(yīng)該能看見這些文件,如果是沒有編譯過的文件在庫內(nèi)是看不見的。 在Modelsim中加入Quartus的仿真庫有兩種方法: 1.自己新建一個庫,用來存放仿真需要調(diào)用的仿真文件 2.把Altera的器件加到了wor
17、k這個library里,29,利用方法1進行后仿真 1.在modelsim中建立project 與功能仿真相似,建立工程count4,并加入文件count4.vo,count_tp.v,庫文件cycloneii_atoms.v,此時就不需要源代碼文件了. 在成功建立Project后,Modelsim會 增加一個頁面,點擊Modelsim左下角 的Library 點擊FileNewLibrary。在在Library Name中輸入庫名,該名應(yīng)和Altera的庫名保持一致。這里取名為cycloneii,30,所需編譯的庫因所用HDL語言的不同而不同。假設(shè)用tratix器件,對Verilog語言,則
18、需編譯STRATIX_ATOMS.文件。對VHDL,所要編譯的庫文件為STRATIX_ATOMS.VHD和STRATIX_ATOMS_COMPONENTS.VHD; 2.編譯庫文件和網(wǎng)表,完成以上進程后,點擊workspace下方的project,選擇cycloneii_atoms.v,設(shè)置其屬性如下,然后對cycloneii_atoms.v單獨編譯,編譯后可看到cycloneii庫里有很很多文件,這些都是仿真是要用到的,31,32,然后分別編譯count4.vo,count_tp.v 3.仿真準(zhǔn)備 已經(jīng)準(zhǔn)備了仿真所需要的所有的文件.選擇simulatestart simulation. 單擊
19、libraries標(biāo)簽,單擊add按紐,將剛才建立的cycloneii加入,33,在design標(biāo)簽欄中做如下設(shè)置,34,如果是對時序仿真,還要加入sdf文件,單擊sdf,再單擊add,將生成的.sdo文件找到,加入.sdo文件后,做如下設(shè)置: 在Apply to Region框內(nèi)填入反標(biāo)文件所對應(yīng)的模塊。Count_tp為測試激勵程序,mycount為被仿真的模塊在激勵程序中的例化名字。單擊ok將sdf文件加入,然后單擊load,就可已開始仿真了。,35,36,利用方法2進行后仿真 把Altera的器件加到了work這個library里 把需要的altera仿真庫拷貝到你要編譯的文件所在的文
20、件夾里。先編譯這個文件,等于是把Altera的器件加到了work這個library里。然后再在library下編譯你要用的文件就可以了。這樣方便些,也不用建立新庫了.大家可以試一試,37,如何仿真altera中的megacore呢? 跟上面所講的仿真沒什么差別 仿真megacore在時,一般要用到altera仿真庫中的220model.v 和altera_mf.v 以fifo為例: 用MEGA生成一個FIFO.V并添加到modelsim工程中必須為FIFO.V添加支撐文件(這幾個問題建要比FIFO.V先編譯),位于 .alteraquartus50edasim_lib要添加的文件如下:220model.v altera_mf.vcycloneii_atoms.v (這個是根據(jù)你altera的Fpga器件決定 ) 詳細(xì)操作步驟可見文檔 PLL在MODELSIM SE中的仿真步驟,38,利用modelsim進行系統(tǒng)仿真 以LED 實驗為例 在quartus中建立工程,在sopc builder中建立系統(tǒng),如下:,39,點擊generate前設(shè)置modelsim路徑,然后generate 選擇“File | SOPC Builder Setup”選擇ModelSim 安裝目錄下的“Win32”文件,40,單擊“Run Nios II
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024年浙江公務(wù)員考試行測試題(A卷)
- 學(xué)習(xí)培訓(xùn)指導(dǎo)服務(wù)協(xié)議書(7篇)
- 2025年企業(yè)員工流動性協(xié)議書
- 2025年彩涂板(卷)項目申請報告模板
- 2025年促銷禮品租賃合同文本
- 2025年音頻切換臺項目立項申請報告模板
- 2025年汽車保養(yǎng)維修服務(wù)合同示例
- 2025年保險公司合作綜合協(xié)議
- 2025年共同投資申請諒解協(xié)議框架
- 2025年企業(yè)復(fù)蘇與和解協(xié)議大綱
- 銀行營銷術(shù)語演練
- 醫(yī)院培訓(xùn)課件:《成人住院患者靜脈血栓栓塞癥的預(yù)防護理》
- 學(xué)校食品安全教育學(xué)習(xí)活動食品安全講座課件
- 2024年河北省公務(wù)員考試《行測》真題及答案解析
- 綠色建筑項目造價咨詢服務(wù)方案
- 2024-2030年中國高油酸花生油市場供需趨勢與營銷推廣渠道分析研究報告
- GB/T 44717-2024民用無人機可靠性飛行試驗要求與方法
- 五年級上冊數(shù)學(xué)小數(shù)四則混合運算練習(xí)100道及答案
- 2024年廣東省中考地理試題(含解析)
- 西安經(jīng)濟技術(shù)開發(fā)區(qū)管委會招聘考試真題
- 冀教版小學(xué)英語六年級下冊全冊教案
評論
0/150
提交評論