AD詳細(xì)的設(shè)計(jì)規(guī)范_第1頁
AD詳細(xì)的設(shè)計(jì)規(guī)范_第2頁
AD詳細(xì)的設(shè)計(jì)規(guī)范_第3頁
AD詳細(xì)的設(shè)計(jì)規(guī)范_第4頁
AD詳細(xì)的設(shè)計(jì)規(guī)范_第5頁
已閱讀5頁,還剩11頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1/1AD詳細(xì)的設(shè)計(jì)規(guī)范AD詳細(xì)的設(shè)計(jì)規(guī)范DesignExplorer(DXP)平臺及設(shè)計(jì)環(huán)境各種用戶定制GUI的編輯器和瀏覽器具有全面設(shè)計(jì)錯(cuò)誤校驗(yàn)功能的設(shè)計(jì)編譯器支持SCC、CVS和SVN的標(biāo)準(zhǔn)版控制接口支持DelphiScript、語法感知編碼編輯器和形式設(shè)計(jì)器的腳本引擎SmartPDFforgenerationofPDFdocumentsthatcontaincomponent-andnet-navigableviewsofprojectPCBandschematics.原理圖瀏覽器打開瀏覽原理圖瀏覽任何對象/器件的屬性預(yù)覽/打印項(xiàng)目單個(gè)圖案/所有原理圖原理圖編輯所有原理圖瀏覽器功能,以及最大頁面尺寸:

64x64英寸Supportedmeasurementunits:Mils,Inches,DXPdefaultunits,mms,cms,ms每個(gè)項(xiàng)目最大頁面數(shù):

不限頁面級別:

深度不限支持的字體:

所有Windows支持的字體支持的輸出設(shè)備:

所有Windows輸出設(shè)備網(wǎng)絡(luò)表輸出格式:

:Protel;PCB的EDIF2.0;FPGA的EDIF2.0;CUPLPLD;MultiWire;Spice3F5;VHDL;P-CAD的PCB;每頁最大器件數(shù):

不限每個(gè)器件最大管腳數(shù):

不限每庫最大器件數(shù):

不限同時(shí)打開的最大庫數(shù):

不限電子制表工具:

總線;總線輸入;器件零件;接頭;電源端口;導(dǎo)線;網(wǎng)絡(luò)標(biāo)簽;端口;頁面符號、頁面條目設(shè)計(jì)指示:

沒有ERC;PCB規(guī)則非電子制表工具:

文本注釋;文本框;標(biāo)注;圓??;橢圓弧;橢圓;餅圖;直線;矩形;圓矩形;多邊形;4點(diǎn)貝賽爾曲線;圖形;橢圓、矩形和多邊形注釋可分配的器件管腳電子類型:

輸入;輸出;輸入/輸出;開放連接器;無源;高阻;發(fā)送器;電源;VHDL緩沖器;VHDL端口用戶可定義的器件參數(shù):

庫編輯器及原理圖頁均不限生成報(bào)告:

材料清單;項(xiàng)目等級;交叉索引導(dǎo)入文件格式:

所有的Protel原理圖格式;最高支持2000版本的AutoCADDXF/DWG;P-CAD原理圖ASCII(V15和V16);Orcad輸入(V7和V9)導(dǎo)出文件格式:

OrcadDOS版本格式原理圖;ProtelV4格式原理圖;ProtelASCII格式;ASCII和二進(jìn)制Protel原理圖模板數(shù)據(jù)庫鏈接:

原理圖器件與Windows操作系統(tǒng)支持的任一OLE數(shù)據(jù)源供應(yīng)商之間的在線連接,支持多重關(guān)鍵域支持多通道設(shè)計(jì)包含了所有多通道設(shè)計(jì)管理的功能,從而現(xiàn)在您一旦完成對單個(gè)通道的原理圖設(shè)計(jì),無須改變層次關(guān)系系統(tǒng)就可以維護(hù)原理圖的通道信息,允許用戶在任何時(shí)候均可更新設(shè)計(jì)或通道的數(shù)量。

混合信號電路仿真分析:

操作點(diǎn)分析;瞬態(tài)分析;傅立葉分析;AC小信號分析;直流掃描(2個(gè)變量);噪聲分析;傳遞函數(shù);溫度掃描(2個(gè)變量);參數(shù)掃描(2個(gè)變量);蒙特卡羅(MonteCarlo)分析模擬電路建模:

與Spice3f5兼容數(shù)字電路建模:

數(shù)字SimCode(與Xspice兼容)AC掃描類型:

線性;十進(jìn)制;八進(jìn)制蒙特卡羅分布:

一致性分布;高斯分布;最壞情況VHDL仿真VHDL功能仿真器步進(jìn)模式,通過測試向量代碼步進(jìn)運(yùn)行邏輯分析儀類似的仿真波形瀏覽器信號完整性(制版圖前)器件建模:

I/O緩沖宏模型分析:網(wǎng)絡(luò)篩選,反射集成方法:

梯形圖;換檔法(1階,2階或3階)終結(jié)仿真:

串行電阻仿真、電阻與VCC并行仿真;電阻與GND并行仿真;電阻與VCC和GND并行仿真;電容與VCC并行仿真;電容與GND并行仿真;并聯(lián)肖特基二極管激勵(lì)類型:

單脈沖;恒定電平;周期脈沖用戶可定義的上拉阻抗和路徑長度可編程FPGA的自動管腳模型選擇IBIS文件導(dǎo)入器信號完整性(制版圖后)(Protel)制版圖前的所有信號完整性功能,以及上拉阻抗計(jì)算器基于PCB定義的板分層和布線屬性串?dāng)_分析11條設(shè)計(jì)規(guī)則檢查,包括上升沿上沖和下降沿下沖,滑動時(shí)間和網(wǎng)絡(luò)特征阻抗支持部分布線板PCB瀏覽器打開并瀏覽PCB文件瀏覽任何對象/器件的屬性預(yù)覽/打印PCBPCB板定義和規(guī)則所有的PCB瀏覽器功能,以及測量單位:

公制和英制板的最大尺寸:

100x100英寸最大分辨率:

0.0001mil線性位移;0.001度角度旋轉(zhuǎn)多層設(shè)計(jì)層,包括:

16個(gè)機(jī)械層;2個(gè)防焊層;2個(gè)錫膏層;2個(gè)絲印層;2個(gè)鉆孔層(鉆孔引導(dǎo)和鉆孔沖壓);1個(gè)禁止層導(dǎo)入文件格式:

AutoCADDXF/DWGR14(在非電氣層上)支持的輸出設(shè)備:

所有Windows打印機(jī)生成報(bào)告:

板卡信息總結(jié),材料清單Full3-dimensionaldefinitionandmanagementofcomponentbodies,includingheightandstandoff,forreal-time3Dclearancechecking.PCB版圖(Protel)所有PCB板定義及規(guī)則功能,以及多層設(shè)計(jì)層,包括:

32個(gè)信號層,16個(gè)內(nèi)電層;1個(gè)多層(跨過所有信號層)導(dǎo)入文件格式:

網(wǎng)絡(luò)列表(Protel和Tango);所有ProtelPCB格式;AutoCADDXF/DWGR14版(用于電氣層);Gerber批量層和單層;P-CADPCBASCII(V15和V16);PADSPCBASCII(3.5版內(nèi)的所有版本);OrcadLayout(V7);SpecctraRTE導(dǎo)出文件格式:

AutoCADDXF/DWG;SpecctraDSN;HyperLynx;Protel網(wǎng)表;二進(jìn)制格式V3和V4、V5ASCII支持的輸出設(shè)備:

所有Windows打印機(jī)和繪圖驅(qū)動器生成報(bào)告:

信號完整性;從銅皮中創(chuàng)建網(wǎng)表焊盤風(fēng)格:

圓形;矩形;八邊形焊盤尺寸:

0.001到99999mils焊盤堆:

簡易(各層都一樣);上中下(上中下層可定義不同的形狀);完整焊盤堆(各層均獨(dú)立定義)過孔風(fēng)格:

對穿孔;盲孔和埋孔(層組);盲孔和埋孔(任一層)線寬:

0.001到99999mils線路位置模式:

任意角走線;45度角走線;45度角圓弧走線;90度角走線;90度角圓弧走線交互布線模式:

忽略障礙物;避免障礙物;擠推障礙物多邊形平面風(fēng)格:

90度陰影線;45度陰影線;垂直陰影線;水平陰影線;實(shí)心多邊形平面連接性:

可分配到任何網(wǎng)絡(luò)電源層平面:

所有層次都可分配給任一網(wǎng)絡(luò),所有平面層次都可以有多次分割每層板的最大器件數(shù)目:

不限制每個(gè)器件的最大管腳數(shù)目:

不限制每個(gè)庫的最大器件數(shù)目:

不限制最大網(wǎng)絡(luò)數(shù)目:

不限制同時(shí)打開庫的最大數(shù)目:

不限制生成輸出:

Gerber274X;ODB++;IPC-D356網(wǎng)表;NCDrill(Excellon二進(jìn)制及ASCII格式);測試點(diǎn)報(bào)告;裝配圖報(bào)告自動/手動FPGA管腳交換自動布線器(Protel)拓?fù)洳季€路徑映射(不局限于水平/垂直路徑)自動成本分析及布線策略選擇多重布線策略,包括:

存儲器、便箋表項(xiàng)、輸出、扣住、伸展、拉直、干線、多層干線、完整和層格局用戶可定義布線策略遵守所有電氣和布線設(shè)計(jì)規(guī)則支持分割電源平面自動SMD縮減CAM文件瀏覽器導(dǎo)入格式:

QuickLoad(同時(shí)裝載所有支持的文件類型);ODB++;Netlists(IPC-D356);Gerber數(shù)據(jù)(274D,274X,Fire9000);HPGL/2,NCDrill和Mill/Route;DWG/DXF(AutoCAD?);任意光圈文件(使用光圈引導(dǎo));光圈庫(*.LIB);CAMtastic?數(shù)據(jù)庫文件(*.CAM)查詢?nèi)我鈱ο髨?bào)告功能:

PCBRFQ(引用請求);狀態(tài)及X:Y坐標(biāo)打印功能:

完全支持Windows打??;打印區(qū);按比例打??;打印預(yù)覽;各層分頁打?。幻恳豁摮山M多重圖像CAM文件編輯器(Protel/CAMtastic)所有CAM瀏覽器功能,以及輸出格式:

ODB++;Netlists(IPC-D356);IPC-D350;Gerber數(shù)據(jù)(274D,274X,Fire9000);NCDrill及Mill/Route;DXF(與所有CAD系統(tǒng)兼容);光圈庫(*.LIB);CAMtastic?數(shù)據(jù)庫文件(*.CAM))驗(yàn)證和分析工具:

PCB設(shè)計(jì)校驗(yàn)/修復(fù)(18個(gè)不同的制造校驗(yàn));比較網(wǎng)絡(luò)列表;網(wǎng)絡(luò)列表抽象(支持盲孔/埋孔);測量(對象到對象,點(diǎn)到點(diǎn));非法多邊形查詢;計(jì)算銅區(qū)域和比較各層NC鉆孔及布線工具:

創(chuàng)建/修改鉆孔及布線路徑,添加鉆孔(點(diǎn)、圈、槽、文本);構(gòu)建鉆孔層(電鍍通孔);自動選路PCB邊界;片斷轉(zhuǎn)換為圓弧/圓圈;添加表格和溝槽邊界編輯和修改工具:

PCB面板化工具;組對象;膠片制作向?qū)В灰苿雍副P;灌銅;淚滴;擴(kuò)展/縮少;修整絲網(wǎng);清除;清理邊界;生成輪廓;步進(jìn)/重復(fù);旋轉(zhuǎn);鏡像;比例縮放(X:Y),加入;對準(zhǔn)層;創(chuàng)建器件和刪除。

位置功能:

Flash,文本,直線,折線,矩形,橢圓,多邊形,多邊形空間,圓弧,圓圈,維度報(bào)告功能:

PCBRFQ(引用請求);鉆孔,Dcode/層使用;DRC/DFM;Netlist;Rout/Mill;狀態(tài)和X:Y坐標(biāo)報(bào)告功能:

鉆孔,Dcode/層使用;DRC/DFM;Netlist;Rout/MillFPGA設(shè)計(jì)輸入語法加亮顯示的定制化VHDL編輯環(huán)境語法加亮顯示的定制化Verilog編輯環(huán)境FPGA綜合集合了原理圖-VHDL-Verilog的混合綜合高速VHDL/Verilog分析器和說明器支持Verilog95和2001標(biāo)準(zhǔn)支持IEEE1076-1987和1076-1993VHDL語言標(biāo)準(zhǔn)支持IEEE1164標(biāo)準(zhǔn)邏輯IEEE1076.3(綜合/數(shù)值)包IEEE1076.4(VITAL)庫Synopsys和其他綜合庫文本I/O功能,包括Synopsys擴(kuò)展FPGA虛擬儀器頻率發(fā)生器50%占空比從1Hz到200MHz的用戶定義頻率頻率計(jì)數(shù)器雙輸入計(jì)數(shù)器以頻率、周期或上升下降沿顯示結(jié)果數(shù)字I/O模塊8/16通道通用輸入+8/16通道通用輸出以二進(jìn)制或十六進(jìn)制讀/定義數(shù)值1個(gè)到4個(gè)輸入/輸出組的不同模塊邏輯分析儀具有1K、2K、4K內(nèi)存(用FPGA內(nèi)存資源)的不同8/16路輸入通道類型支持20位地址外存的8/16路通道類型外部(硬件)或內(nèi)部(軟件)觸發(fā)連續(xù)輸入模式以數(shù)值和波形顯示輸入結(jié)果模擬顯示模式(用戶定義的計(jì)數(shù)-電壓刻度)用戶可定義觸發(fā)和屏蔽延遲觸發(fā)功能N次匹配后再觸發(fā)功能以位或數(shù)值觸發(fā)的分隔8路通道模式FPGA通用器件內(nèi)核大量通用器件,包括:

加法器、緩沖器、分時(shí)器、比較器、計(jì)數(shù)器、解碼器、編碼器、鎖存器、簡單邏輯、復(fù)用器、乘法器、奇偶生成/校驗(yàn)器、上拉/下拉、移位寄存器和減法器器件右鍵點(diǎn)擊器件并選擇參照-內(nèi)核資源使用情況,可獲取資源使用信息關(guān)于FPGA通用庫指導(dǎo)中的全部詳情請查閱學(xué)習(xí)指導(dǎo)LearningGuides頁面FPGA外設(shè)內(nèi)核通過F1鍵或到Altiumdesigner文檔庫FPGA內(nèi)核參考一節(jié)中可以找到每個(gè)獨(dú)立器件的所有詳細(xì)信息器件右鍵點(diǎn)擊器件并選擇參照-內(nèi)核資源使用,可獲取資源使用統(tǒng)計(jì)數(shù)據(jù)情況CAN控制器并串接口,實(shí)現(xiàn)BOSCH?CAN2.0B數(shù)據(jù)鏈路層協(xié)議CAN_W/CANB_W符合CAN內(nèi)核的Wishbone版本EMAC8/EMAC8_MD以太網(wǎng)媒體接入控制內(nèi)核,通過支持IEEE802.3媒體無關(guān)接口(MII),用于在處理器和標(biāo)準(zhǔn)物理層設(shè)備(PHY)之間提供8位接口EMAC32符合Wishbone的32位以太網(wǎng)媒體接入控制器內(nèi)核,由32位處理器訪問EMAC8_W/EMAC9_MD_W符合Wishbone的EMAC8/EMAC8_MD內(nèi)核版本FPGA啟動8/16/32位用戶可定義電源啟動延遲,用于實(shí)現(xiàn)上電復(fù)位I2CM并串I2C主/從接口內(nèi)核,實(shí)現(xiàn)在串口側(cè)的Inter-IntegratedCircuit(I2C)2線串行總線I2CM_W符合Wishbone的I2CM內(nèi)核版本KEYPAD鍵盤控制器通過按鍵提供4x4鍵盤掃描。

可用于輪詢或中斷驅(qū)動系統(tǒng)KEYPADA_W符合Wishbone的KEYPADA內(nèi)核版本LCD16X2ALCD控制器,雙排的16個(gè)字符LCD模塊的總線型接口控制器PRT/O/IO端口擴(kuò)展單元,8位/32位輸出和輸入/輸出端口單元,可用于1、2、或4端口寬配置PS2并串接口,在主機(jī)MCU和PS/2設(shè)備(鍵盤或鼠標(biāo))間提供雙向同步的串口PS2_W符合Wishbone的PS2內(nèi)核版本SPI_W符合Wishbone的串行總線內(nèi)核版本,用于控制物理串行設(shè)備SEL0簡單并串接口,全雙工,單字節(jié)緩沖SEL0_W符合Wishbone的SEL0內(nèi)核版本TMR3雙路定時(shí)器內(nèi)核,用來增加微控制器的功能,可配置成6、13和8位時(shí)鐘/計(jì)數(shù)器模式TMR3_W符合Wishbone的定時(shí)器內(nèi)核版本VGAVGA控制器,以一種單調(diào)的地址空間表示視頻內(nèi)存。

支持VGA和SVGA分辨率以及BW、16和64位色彩。

輸出數(shù)字RGB和水平+垂直同步VGA32符合Wishbone的32位VGA內(nèi)核版本W(wǎng)B_DUALMASTER外部設(shè)備,為兩個(gè)主設(shè)備提供共享一個(gè)從屬設(shè)備的簡單方法WB_INTERCON外部設(shè)備,提供在單個(gè)Wishbone接口上訪問一個(gè)或多個(gè)Wishbone從設(shè)備的方法WB_LCDCTRL符合Wishbone的LCD控制器內(nèi)核版本W(wǎng)B_LCDCTRL_SRAM符合Wishbone的LCD控制器內(nèi)核版本,用于連接SRAM模塊WB_MEM_CTRL符合Wishbone的可配置內(nèi)存控制器,根據(jù)配置在32位處理器(如TSK3000A或PPC405A)和靜態(tài)StaticRAM或者32-bit寬區(qū)RAM(單口或雙口)之間提供簡單接口WB_PRTIOWB_PRTIO是符合Wishbone、可配置的并行接口單元,提供簡單的寄存器接口,用以存儲設(shè)計(jì)中設(shè)備間傳遞的數(shù)據(jù)WB_PWM8符合Wishbone的8位脈寬調(diào)制控制器WB_PWMXWB_PWM8內(nèi)核的增強(qiáng)版本W(wǎng)B_UART8符合Wishbone的帶8位緩沖的UART重要提示:

根據(jù)Altium端用戶許可證協(xié)議條款提供的這些軟件內(nèi)核并不表明或暗示著專利權(quán)的轉(zhuǎn)讓。

用戶應(yīng)當(dāng)注意在使用中涉及到這些專利權(quán)時(shí)需要提供許可證FPGA處理器內(nèi)核TSK165MCU語法感知編碼編輯器在芯片調(diào)試格式和標(biāo)準(zhǔn)格式中的所有變量與Microchip?165x家族指令集兼容的MCU31個(gè)單字節(jié)指令12位指令解碼器單周期指令執(zhí)行(雙周期支路指令除外)7個(gè)專用特殊功能寄存器(SFRs)8階深度的硬件堆棧數(shù)據(jù)和指令的直接、間接和相對尋址模式8位算數(shù)運(yùn)算8位邏輯運(yùn)算布爾操作器件復(fù)位定時(shí)器TSK165A變量:3、8位I/O端口;16+9字節(jié)讀/寫數(shù)據(jù)存儲器;512字節(jié)程序存儲器TSK165B變量:

3、8位I/O端口;64+9字節(jié)讀/寫數(shù)據(jù)存儲器;2KB程序存儲器TSK165C變量:

6、8位I/O端口;64+9字節(jié)讀/寫數(shù)據(jù)存儲器;2KB程序存儲器TSK51MCU符合8位ASM51并且與80C31指令集兼容的MCU支持片上和標(biāo)準(zhǔn)形式的兩種調(diào)試模式8位指令解碼器8位算數(shù)運(yùn)算8位邏輯運(yùn)算布爾操作8x8位乘法8/8位除法4個(gè)8位I/O端口2個(gè)16位定時(shí)器/計(jì)數(shù)器全雙工模式中的串行外設(shè)接口:

同步模式、固定波特率、8位UART模式、可變波特率、9位UART模式、固定波特率、9位UART模式、可變波特率中斷控制器:

兩個(gè)優(yōu)先級等級,五個(gè)中斷源內(nèi)部存儲器接口:

最大64KB的內(nèi)部程序存儲器尋址空間,256字節(jié)讀/寫數(shù)據(jù)存儲器外部存儲器接口:

最大64KB的外部程序存儲器尋址空間,64KB外部數(shù)據(jù)存儲器多達(dá)107個(gè)外部特殊功能寄存器TSK52MCU符合8位ASM51并且與80C31指令集兼容的MCU高度優(yōu)化的體系結(jié)構(gòu),提供12倍于TSK51的性能大多數(shù)指令在單時(shí)鐘周期內(nèi)執(zhí)行支持片上和標(biāo)準(zhǔn)形式的兩種調(diào)試模式符合Wishbone的片上和標(biāo)準(zhǔn)形式的調(diào)試模式可編程Wishbone接入超時(shí)寄存器8位指令解碼器8位算數(shù)運(yùn)算8位邏輯運(yùn)算布爾操作8x8位乘法8/8位除法4個(gè)8位I/O端口外部數(shù)據(jù)存儲器分頁寄存器:

256頁,每頁256字節(jié),總共64KB外部數(shù)據(jù)存儲器中斷控制器:

兩個(gè)優(yōu)先級等級,七個(gè)中斷源內(nèi)部存儲器接口:

256字節(jié)讀/寫數(shù)據(jù)存儲器外部存儲器接口:

最大64KB的外部程序存儲器,64KB外部數(shù)據(jù)存儲器多達(dá)109個(gè)外部特殊功能寄存器TSK80MCU與Z80?指令集兼容的8位MCU支持片上和標(biāo)準(zhǔn)形式的調(diào)試模式8位指令解碼器算數(shù)邏輯單元:

8位算數(shù)和邏輯運(yùn)算;16位算數(shù)運(yùn)算;布爾操作寄存器文件單元:

雙重通用和標(biāo)志寄存器;2個(gè)16位索引寄存器中斷控制器:

3種可屏蔽中斷模式;不可屏蔽中斷外部存儲器接口:

最大64KB的外部程序存儲器尋址空間,64KB外部數(shù)據(jù)存儲器,64KB外部I/O外設(shè);內(nèi)核動態(tài)存儲器刷新計(jì)數(shù)器TSK3000MCU32-bitRISCMCU(兼容MIPS3000)內(nèi)部采用哈佛體系結(jié)構(gòu)5階管道處理器64位有符號和無符號的可配置乘法器,32位單周期桶移位器32位算術(shù)邏輯單元ALU32位完全可配的中斷向量可配置的零等待內(nèi)部狀態(tài)存儲器:

尋址空間可達(dá)1MB可配置板級調(diào)試接口IO和外存的Wishbone接口4GB尋址空間Virtex-IIPro上的PPC405A在Virtex-IIPro上實(shí)現(xiàn)的硬32位RISCMCUIO和外存的Wishbone接口,用于連接現(xiàn)有外設(shè)集成調(diào)試作為JTAG軟件鏈的一部分集成到開發(fā)環(huán)境中,使其在各方面等同于軟內(nèi)核TSK3000設(shè)計(jì)移植性重要提示:

根據(jù)Altium端用戶許可證協(xié)議條款提供這些軟件內(nèi)核并不明示或暗示專利權(quán)的轉(zhuǎn)讓。

用戶應(yīng)當(dāng)注意:

在使用中涉及到這些專利權(quán)時(shí)需要提供許可證嵌入式軟件開發(fā)工具語法感知編碼編輯器,支持:

項(xiàng)目管理擴(kuò)展語法加亮顯示,包括功能識別代碼崩潰,表明不確定的功能內(nèi)嵌的代碼格式機(jī),以用戶可定義規(guī)范重新格式化現(xiàn)有代碼集成調(diào)試,從源代碼編輯器直接運(yùn)行代碼瀏覽器,可方便地瀏覽嵌入式項(xiàng)目彈出的提示,在不調(diào)試時(shí)顯示聲明,調(diào)試時(shí)顯示當(dāng)前值多內(nèi)核仿真器/調(diào)試器,支持:

以源代碼視圖和反匯編視圖下顯示斷點(diǎn)斷點(diǎn)條件跳過計(jì)數(shù)斷點(diǎn)在混合和純反匯編模式下查看源代碼和地址斷點(diǎn)寄存器面板觀察器面板局部面板堆棧調(diào)用面板存儲器空間面板調(diào)試控制臺TSK51實(shí)時(shí)、搶先式、多任務(wù)內(nèi)核RTOS,符合OSEK/VDX標(biāo)準(zhǔn)FPGA支持的器件AlteraCyclone:EP1C12,EP1C20,EP1C3,EP1C4,EP1C6MAX3000A:EPM3032A,EPM3064A,EPM3128A,EPM3256A,EPM3512AMAX7000AE:EPM7032AE,EPM7064AE,EPM7128AE,EPM7256AE,EPM7512AE,MAX7000B:EPM7032B,EPM7064B,EPM7128B,EPM7256B,EPM7512BMAX7000S:EPM7032S,EPM7064S,EPM7128S,EPM7160S,EPM7192S,EPM7256SMAXII:Stratix:EP1S10,EP1S20,EP1S25,EP1S30,EP1S40,EP1S60,EP1S80StratixGX:EP1SGX10C,EP1SGX10D,EP1SGX25C,EP1SGX25D,EP1SGX25F,EP1SGX40D,EP1SGX40GStratixII:EP2S15,EP2S30,EP2S60,EP2S90,EP2S130,EP2S180XilinxCoolRunner2:XC2C128,XC2C256,XC2C32,XC2C384,XC2C512,XC2C64CoolRunnerXPLA3:XCR3032XL,XCR3064XL,XCR3128XL,XCR3256XL,XCR3384XL,XCR3512XLSpartan-II:XC2S100,XC2S15,XC2S150,XC2S200,XC2S30,XC

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論