基于FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)和設(shè)計(jì)_第1頁
基于FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)和設(shè)計(jì)_第2頁
基于FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)和設(shè)計(jì)_第3頁
基于FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)和設(shè)計(jì)_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

基于FPGA+AD7609的數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)和設(shè)計(jì)1背景知識(shí)隨著信息技術(shù)的發(fā)展,特別是各種數(shù)字處理器處理速度的提高,人們對(duì)數(shù)據(jù)采集系統(tǒng)的要求越來越高,特別是在一些需要在極短時(shí)間內(nèi)完成大量數(shù)據(jù)采集的場(chǎng)合,對(duì)數(shù)據(jù)采集系統(tǒng)的速度提出了非常高的要求。為了實(shí)現(xiàn)高速、連續(xù)采樣的數(shù)據(jù)采集系統(tǒng),本文介紹了一種基于FPGA+AD7609的數(shù)據(jù)采集系統(tǒng)的構(gòu)成及技術(shù)實(shí)現(xiàn)。采用FPGA作為主模塊,AD7609為數(shù)據(jù)采集模塊,并設(shè)計(jì)了硬件實(shí)現(xiàn)電路。實(shí)驗(yàn)測(cè)試結(jié)果表明,系統(tǒng)結(jié)構(gòu)靈活,性價(jià)比高,數(shù)據(jù)采集能力強(qiáng),各項(xiàng)指標(biāo)均達(dá)到了設(shè)計(jì)要求,具有廣泛的實(shí)用性。2數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)2.1系統(tǒng)硬件設(shè)計(jì)2.1.1主控模塊FPGA在本設(shè)計(jì)中,F(xiàn)PGA主控模塊使用Xilinx公司的Spartan-6產(chǎn)品,型號(hào)為XC6SLX9-2FTG256C。設(shè)計(jì)中使用了該系列的黑金FPGA開發(fā)板,有效地提高了開發(fā)設(shè)計(jì)進(jìn)度。開發(fā)板系統(tǒng)結(jié)構(gòu)圖如下圖1所示。圖1開發(fā)板系統(tǒng)結(jié)構(gòu)圖FPGA模塊為整個(gè)系統(tǒng)的核心控制部分,使用硬件描述語言VerilogHDL對(duì)FPGA進(jìn)行程序設(shè)計(jì),以實(shí)現(xiàn)系統(tǒng)的整體功能要求。2.1.2數(shù)據(jù)采集模塊AD7609AD7609是一款18位、8通道、真差分、同步采樣模數(shù)數(shù)據(jù)采集系統(tǒng)(DAS),該器件內(nèi)置模擬輸入箝位保護(hù)、二階抗混疊濾波器、跟蹤保持放大器、18位電荷再分配逐次逼近型模數(shù)轉(zhuǎn)換器(ADC)、靈活的數(shù)字濾波器、2.5V基準(zhǔn)電壓源、基準(zhǔn)電壓緩沖以及高速串行和并行接口。其功能框圖如圖2所示。圖2AD7609功能框圖AD7609采用5V單電源供電,可以處理±10V和±5V真雙極性差分輸入信號(hào),同時(shí)所有通道均能以高達(dá)200kSPS的吞吐速率采樣。在此次設(shè)計(jì)中,將AD的工作方式設(shè)置為串行數(shù)據(jù)采集模式,采樣率設(shè)為最高速率200kSPS,參考電壓為內(nèi)部基準(zhǔn)模式,設(shè)計(jì)的電路原理圖如下圖3所示。圖3AD7609原理圖設(shè)計(jì)AD7609的控制端口,連接到FPGA控制模塊,通過Verilog程序進(jìn)行數(shù)據(jù)的采集和控制。2.1.3硬件電路的實(shí)現(xiàn)本設(shè)計(jì)中,使用Cadence軟件設(shè)計(jì)了AD采集電路,進(jìn)行了實(shí)物焊接和驗(yàn)證。其印制板PCB電路圖如下圖4所示。圖4印制板PCB電路圖焊接完成,并調(diào)試成功的實(shí)物圖如下圖5所示。圖5前端實(shí)物電路圖其中AD7609的控制引腳,通過排線與FPGA的IO口連接,被采集信號(hào),從右邊的CH1和2端口輸入。2.2系統(tǒng)程序設(shè)計(jì)2.2.1程序流程設(shè)計(jì)本設(shè)計(jì)中,將AD7609的工作方式配置為串行模式,采樣率200kSPS,對(duì)應(yīng)的串行模式采樣時(shí)序如下圖6所示。圖6串行模式的采樣時(shí)序圖通過FPGA設(shè)計(jì)AD采集轉(zhuǎn)換程序,根據(jù)AD7609采樣要求與工作特性,設(shè)計(jì)了如下圖7所示的AD采樣流程圖。圖7AD7609采樣流程圖2.2.2AD7609程序設(shè)計(jì)AD7609能同時(shí)滿足8通道的200kSPS采樣,在本設(shè)計(jì)中,對(duì)通道CH1和CH2進(jìn)行程序控制和設(shè)計(jì)。模塊接口源程序如下圖所示。圖8AD7609模塊接口程序AD7609采集控制流程源程序如下圖9所示。圖9AD7609采集控制流程程序綜合該模塊后的RTL電路圖如下圖10所示。圖10AD7609模塊的RTL圖2.2.3仿真驗(yàn)證采用ISE14.7內(nèi)部的仿真軟件進(jìn)行仿真驗(yàn)證,核心測(cè)試源程序如下圖11所示。圖11仿真測(cè)試源程序?qū)τ玫姆抡娼Y(jié)果如下圖12所示,可見完整地實(shí)現(xiàn)了對(duì)AD7609的功能控制。圖12程序仿真驗(yàn)證結(jié)果2.2.4實(shí)測(cè)驗(yàn)證首先在工作區(qū)中配置ChipScope在線調(diào)試軟件,添加需要觀測(cè)的數(shù)據(jù)。然后,通過該調(diào)試軟件,將程序下載到主控模塊的FPGA中。使用ChipScope在線調(diào)試軟件抓取實(shí)時(shí)數(shù)據(jù),驗(yàn)證硬件模塊的正確性,得到如下圖13所示的AD7609數(shù)據(jù)采樣結(jié)果。圖13實(shí)物數(shù)據(jù)采樣結(jié)果本設(shè)計(jì)中,AD7609的數(shù)值轉(zhuǎn)換的計(jì)算公式如下圖14所示。圖14AD7609數(shù)值轉(zhuǎn)換公式對(duì)應(yīng)圖13中的數(shù)據(jù)計(jì)算過程為:(6Af6)H=(27382)D,采樣得到的數(shù)值V=27382*10/131

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論