


下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
基于FPGA的模數(shù)轉(zhuǎn)換器的設(shè)計(jì)數(shù)字系統(tǒng)已經(jīng)越來越廣泛地應(yīng)用到現(xiàn)實(shí)世界的各個(gè)領(lǐng)域中,絕大多數(shù)數(shù)字系統(tǒng)無法直接處理現(xiàn)實(shí)世界中的信號,必須采用ADC器件把模擬信號轉(zhuǎn)換成數(shù)字信號后才能處理。FPGA和DSP處理器是數(shù)字信號處理的兩大主流技術(shù)。隨著技術(shù)的發(fā)展和進(jìn)步,一些FPGA器件集成了一些模擬電路以及混合信號處理模塊,比如集成溫度監(jiān)控二極管。Actel公司的混合FPGA系列已經(jīng)集成ADC、DAC、PGA(ProgrammableGainAmplifier)、電壓參考基準(zhǔn)源和RC(ResistanceCapacitance)振蕩器。Xilinx公司的V5系列FPGA集成電壓和溫度監(jiān)控ADC,用戶可以直接通過JTAG下載調(diào)試接口讀取電壓和溫度值。但這些單元物理位置固定,靈活性受限,僅限于特定的應(yīng)用。而采用FPGA的LVDS接收器來實(shí)現(xiàn)ADC,邏輯電路完全在FPGA內(nèi)部實(shí)現(xiàn),可重新配置,擴(kuò)展性好,需要的外圍器件少,使FPGA能直接進(jìn)行混合信號處理。1ΣΔADC原理ΣΔADC的核心是ΣΔ調(diào)制器和數(shù)字濾波器。ΣΔ調(diào)制原理在半個(gè)多世紀(jì)前已經(jīng)提出,但在20世紀(jì)90年代才廣泛應(yīng)用到ADC設(shè)計(jì)中。ΣΔADC的模型[1]如圖1所示。
圖1ΣΔADC模型從圖中可以看到,ΣΔ架構(gòu)的ADC主要由左邊方框內(nèi)模擬ΣΔ調(diào)制器和右邊的數(shù)字濾波器組成。ΣΔ調(diào)制器包含1個(gè)積分器、1個(gè)ADC和1個(gè)構(gòu)成反饋環(huán)路的DAC。其中積分器用離散時(shí)間表示,以方便采用Z變換分析。e(n)是AD量化器的量化噪聲。假設(shè)量化噪聲是加性噪聲,反饋環(huán)路中DAC是理想的,其傳輸函數(shù)是固定增益。采用線性系統(tǒng)分析方法,先令e(n)=0,考察積分器的差分方程:得出積分器的系統(tǒng)函數(shù)為:考察整個(gè)ΣΔ調(diào)制器的差分方程:由公式(1)和公式(2)推導(dǎo)出ΣΔ調(diào)制器對信號的系統(tǒng)傳遞函數(shù)為:再令x(n)=0,整個(gè)調(diào)制器對噪聲的差分方程為:因此其噪聲傳遞函數(shù)為:由公式(5)和(6),可以得到整個(gè)ΣΔ調(diào)制器的輸出為:由公式(7)可以看出,在Z變換域,調(diào)制器對信號只是延遲,而對噪聲進(jìn)行差分處理。因?yàn)椴罘制骶哂懈咄V波器特性,因此噪聲被高通濾波,調(diào)制器對應(yīng)的時(shí)域輸出為:
剩余的噪聲則由后續(xù)的數(shù)字濾波器濾除。2LVDS收發(fā)器標(biāo)準(zhǔn)及其原理LVDS是一種低壓低功耗的高速串行差分?jǐn)?shù)據(jù)傳輸標(biāo)準(zhǔn),在高速數(shù)據(jù)互聯(lián)和數(shù)據(jù)通信領(lǐng)域得到廣泛的應(yīng)用,主流的FPGA器件都集成了高速的LVDS收發(fā)器。LVDS收發(fā)傳輸框圖如圖2所示。
圖2LVDS收發(fā)器框圖在圖2中,LVDS發(fā)送端的4個(gè)開關(guān)管交叉控制3.5mA電流源在接收端的流向。電流在100Ω電阻上建立約350mV的電壓差,接收器通過比較電壓的極性來判決是邏輯“1”還是邏輯“0”。LVDS驅(qū)動(dòng)器是電流型,對電源波動(dòng)不敏感,功耗很低,1路LVDS傳輸功耗為35mA×350mV=1.2mW。由于采用差分傳輸方式,LVDS收發(fā)器可以很好地消除共模干擾,提高系統(tǒng)電磁兼容性能[2]。利用FPGA集成的LVDS接收器,配合少量外圍器件,即可在FPGA內(nèi)部實(shí)現(xiàn)ADC。3用FPGA集成的LVDS接收器實(shí)現(xiàn)ADC參考第2部分的ΣΔ架構(gòu)的ADC原理,在FPGA內(nèi)部實(shí)現(xiàn)ADC的框圖如圖3所示。
圖3FPGA內(nèi)部實(shí)現(xiàn)ADC框圖在圖3中,虛線框內(nèi)表示在FPGA內(nèi)部實(shí)現(xiàn)。外部僅需要1個(gè)1kΩ的電阻和1個(gè)1nF的電容作為模擬積分器,輸入信號和積分器輸出值在LVDS接收器進(jìn)行比較,比較結(jié)果被量化成數(shù)據(jù)比特流,經(jīng)過寄存器后輸出到CIC(CascadedIntegratedComb)濾波器[3]及其后續(xù)的數(shù)字濾波模塊,同時(shí)通過1個(gè)FPGA引腳作為1位的DAC,輸出到外部的積分器。在數(shù)字濾波模塊里面,CIC濾波器累加量化的比特流并恢復(fù)成18位數(shù)的量化值,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025至2030年中國古式桌子數(shù)據(jù)監(jiān)測研究報(bào)告
- 黑龍江省哈爾濱工大附中2024-2025學(xué)年九年級下學(xué)期化學(xué)寒假調(diào)研測試題(含答案)
- 2025年軍隊(duì)文職人員招聘之軍隊(duì)文職政治學(xué)練習(xí)題(一)及答案
- 2019-2025年消防設(shè)施操作員之消防設(shè)備中級技能通關(guān)提分題庫及完整答案
- 產(chǎn)品采購協(xié)議細(xì)節(jié)
- 房地產(chǎn)公司涉及的設(shè)計(jì)方面協(xié)議年
- 促銷活動(dòng)效果分析統(tǒng)計(jì)表
- 慢病相關(guān)知識培訓(xùn)課件
- 人力資源招聘與員工離職統(tǒng)計(jì)表
- 河南省駐馬店上蔡縣2024-2025學(xué)年七年級上學(xué)期期末生物學(xué)試題(含答案)
- 15建設(shè)美麗中國【中職專用】高一思想政治《中國特色社會主義》(高教版2023基礎(chǔ)模塊)
- 人教版(2024)六年級全一冊 第17課 設(shè)計(jì)我的種植園
- 尊師重教講義
- 辦公用品及耗材采購服務(wù)投標(biāo)方案(技術(shù)方案)
- 《十萬個(gè)為什么》整本閱讀指導(dǎo)(導(dǎo)讀)
- 2024年全國職業(yè)院校技能大賽高職組(智能節(jié)水系統(tǒng)設(shè)計(jì)與安裝賽項(xiàng))考試題庫-下(多選、判斷題)
- (212題)2024綜合基礎(chǔ)知識考試題庫及解析
- 信息技術(shù)興趣小組活動(dòng)記錄
- 第十二章目標(biāo)識別課件
- 農(nóng)民田間學(xué)校規(guī)章制度
- 施工電梯基礎(chǔ)驗(yàn)算
評論
0/150
提交評論