5MSI組合電路邏輯功能測試_第1頁
5MSI組合電路邏輯功能測試_第2頁
5MSI組合電路邏輯功能測試_第3頁
5MSI組合電路邏輯功能測試_第4頁
5MSI組合電路邏輯功能測試_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

實驗五MSI組合電路邏輯功能測試一、 實驗?zāi)康臅_測試全加器、編碼器、譯碼器、數(shù)據(jù)選擇器等組合邏輯功能模塊的邏輯功能,并能正確描述。了解組合邏輯功能模塊的工作特點。二、 實驗儀器與器材XST-5B數(shù)字電路實驗裝置、實驗?zāi)0寮呻娐?4LS148、74LS138、74LS151等。導(dǎo)線若干、+5V電源三、 預(yù)習(xí)要求預(yù)習(xí)半加器、全加器、編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)值比較器的邏輯功能。四、 實驗原理中規(guī)模的器件,如譯碼器、數(shù)據(jù)選擇器等,它們本身是為實現(xiàn)某種邏輯功能而設(shè)計的,但由于它們的一些特點,我們也可以用它們來實現(xiàn)任意邏輯函數(shù)。全加器全加器一一考慮低位進(jìn)位數(shù)的兩個一位二進(jìn)制數(shù)的加法運(yùn)算邏輯電路。二進(jìn)制全加器的輸入有加數(shù)Ai,被加數(shù)Bi,來自低位的進(jìn)位數(shù)Ci-1;輸出也有兩個,分別是和數(shù)Si和進(jìn)位數(shù)Ci。表5-1是全加器的真值表,其中A.,Bi表示兩個加數(shù),,1表示來自低位的進(jìn)位,9,c■表示相加后得到的和及進(jìn)位。S=A十B十cC=(A十B)CT+AQBlAllBll—1 lcl—1lSlcl000000011001010011011001010101編碼器編碼器是一種常用的組合邏輯電路,用于實現(xiàn)編碼操作。編碼操作就是將具體的事物或狀態(tài)表示成所需代碼的過程。按照所需編碼的不同特點和要求,編碼器主要分成二類:普通編碼器和優(yōu)先編碼器。普通編碼器:電路結(jié)構(gòu)簡單,一般用于產(chǎn)生二進(jìn)制編碼。包括:二進(jìn)制編碼器:如用門電路構(gòu)成的4—2線,8—3線編碼器等。二一"進(jìn)制編碼器:將十進(jìn)制的0?9編成BCD碼,優(yōu)先編碼器:當(dāng)有一個以上的輸入端同時輸入信號時,普通編碼器的輸出編碼會造成混亂。為解決這一問題,需采用優(yōu)先編碼器。如8線一3線集成二進(jìn)制優(yōu)先編碼器74LS148、10線一4線集成BCD碼優(yōu)先編碼器74LS147等。ST17A12Ah7-1駕鑫1XXXXXXXX111110111111111111000XXXXXXX00001010XXXXXX001010110XXXXX0100101110XXXX01101011110XXX100010111110XX1010101111110X110010111111111101表5-28線3線編碼,器功能表3.譯碼器譯碼器是一個多輸入、多輸出的組合邏輯電路。它的作用是把給定的代碼進(jìn)行“翻譯”,變成相應(yīng)的狀態(tài),使輸出通道中相應(yīng)的一路有信號輸出。譯碼器在數(shù)字系統(tǒng)中有廣泛的用途,不僅用于代碼的轉(zhuǎn)換、終端的數(shù)字顯示,還用于數(shù)據(jù)分配,存貯器尋址和組合控制信號等。不同的功能可選用不同種類的譯碼器。表5-3是3線/8線譯碼器74LS138的功能表。輸入輸出EEEABCYYYYYYYY123012345670XXXXX11111111101XXX1111111111XXXX111111111000000111111110000110111111100010110111111000111110111110010011110111100101111110111001101111110110011111111110表5-3數(shù)據(jù)選擇器數(shù)據(jù)選擇器(multiplexer)又稱為多路開關(guān),是一種重要的組合邏輯部件,它可以實現(xiàn)從多路數(shù)據(jù)傳輸中選擇任何一路信號輸

出,選擇的控制由專列的端口編碼決定,稱為地址碼,數(shù)據(jù)選擇器可以完成很多的邏輯功能,例如函數(shù)發(fā)生器、并串轉(zhuǎn)換器、波形產(chǎn)表5-4是4選1數(shù)據(jù)選擇器74LS153的功能表。選通端選擇端數(shù)據(jù)端輸出端ES1S0D3D2D1D0Y1XXXXXX0000XXX00000XXX11001XX0X0001XX1X1010X0XX0010X1XX10110XXX00111XXX1表5-4五、實驗內(nèi)容與步驟全加器邏輯功能測試將全加器的輸入端A,B,C分別接邏輯電平,輸出S,C接狀ii i-1 ii態(tài)顯示燈(LED),按表5-1所列A,B,C的狀態(tài),測試S,C的相ii i-1 ii應(yīng)狀態(tài),將測試結(jié)果與表5-1進(jìn)行比較。編碼器邏輯功能測試按表5-2中給定的輸入狀態(tài)。測試輸出,將測得的結(jié)果與表5-2進(jìn)行比較。譯碼器邏輯功能測試按表5-3中給定的輸入狀態(tài)。測試輸出,將測得的結(jié)果與表5-3進(jìn)行比較。數(shù)據(jù)選擇器邏輯功能測試按表5-4中給定的輸入狀態(tài)。測試輸出,將測得的結(jié)果與表5-4進(jìn)行比較。八選一數(shù)據(jù)選擇器74LS151功能測試(自己根據(jù)管腳排列和測試結(jié)果寫出功能表及函數(shù)表達(dá)式)六、實驗報告1、 完成實驗報告的數(shù)據(jù)測量,寫出實驗報告并對實驗結(jié)果進(jìn)行分析、討論。2、 寫出各芯片的函數(shù)表達(dá)式。3、 思考題:⑴組合邏輯電路的特點?⑵138譯碼器在正常工作狀態(tài)下,輸入ABC=011時對應(yīng)哪

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論