電子技術(shù)基礎(chǔ)(下)_第1頁(yè)
電子技術(shù)基礎(chǔ)(下)_第2頁(yè)
電子技術(shù)基礎(chǔ)(下)_第3頁(yè)
電子技術(shù)基礎(chǔ)(下)_第4頁(yè)
電子技術(shù)基礎(chǔ)(下)_第5頁(yè)
已閱讀5頁(yè),還剩12頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

17/17《電子技術(shù)基礎(chǔ)(1)下》綜合復(fù)習(xí)資料(答案解析附后)一、選擇題1、下列各數(shù)中,最小的數(shù)是()。A、(1101111)2B、(52)8C、(4A)16D、(01110110)8421BCD2、和函數(shù)不相等的表達(dá)式為()。3、函數(shù)的反函數(shù)()。4、圖示電路中均為CMOS門,輸出邏輯表達(dá)式為()。D、不能正常工作5、圖示各邏輯電路中,為一位二進(jìn)制計(jì)數(shù)器的是()。ABCD6、異步計(jì)數(shù)器如圖示,若觸發(fā)器當(dāng)前狀態(tài)為110,則計(jì)數(shù)器的下一狀態(tài)為()。A、101B、111C、011D、1007、CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比突出的優(yōu)點(diǎn)是()。A、高抗干擾能力B、電源范圍寬C、高速度D、微功耗8、對(duì)于D觸發(fā)器,若原態(tài)Qn=0,欲使新態(tài)Qn+1=1,應(yīng)使輸入D為()。A、0B、1C、QD、不確定9、單穩(wěn)態(tài)觸發(fā)器可作()。A、構(gòu)成JK觸發(fā)器B、構(gòu)成D觸發(fā)器C、延時(shí)D、產(chǎn)生正弦波10、有一組代碼需暫時(shí)存放,應(yīng)選用()。A、寄存器B、計(jì)數(shù)器C、觸發(fā)器D、編碼器11、將三角波變換為矩形波,需選用()。A、施密特觸發(fā)器B、多諧振蕩器C、雙穩(wěn)態(tài)觸發(fā)器D、單穩(wěn)態(tài)觸發(fā)器12、某同步時(shí)序電路的狀態(tài)轉(zhuǎn)換圖如圖所示,該時(shí)序電路是()。A、同步四進(jìn)制計(jì)數(shù)器B、同步六進(jìn)制計(jì)數(shù)器C、同步八進(jìn)制計(jì)數(shù)器D、同步五進(jìn)制計(jì)數(shù)器13、在()輸入情況下,“或非”運(yùn)算的結(jié)果是邏輯0。A、全部輸入是0B、全部輸入是1C、任一輸入為0,其他輸入為1D、任一輸入為114、電路如圖所示,門電路均為TTL門,則P1=(),P2=()。A、,B、A,C、,A

D、A,A15、OC門在使用時(shí)須在(

)之間接一電阻。A、輸出與地B、輸出與電源C、輸出與輸入D、輸入和電源16、用多個(gè)全加器實(shí)現(xiàn)多位數(shù)的加法運(yùn)算,其中最低位的全加器的CI端()。A、接高電平B、接地C、接電源D、懸空17、對(duì)于JK觸發(fā)器,若J=K,則可完成(

)觸發(fā)器的邏輯功能。A、D

B、RS

C、T

D、T’18、圖示為用4位加法器構(gòu)成的8421BCD碼監(jiān)視器,當(dāng)A3A2A1A0為1010~1111時(shí),其輸出F=()。A、0B、1C、XD、無(wú)輸出19、當(dāng)現(xiàn)態(tài)時(shí),具備時(shí)鐘條件后JK觸發(fā)器的次態(tài)為()。A、B、C、D、20、CMOS與非門多余輸入端的處理方法為()。A、懸空B、接地C、接高電平D、都可以21、觸發(fā)器正常工作時(shí),單穩(wěn)態(tài)觸發(fā)器輸出脈沖寬度的大小,與觸發(fā)脈沖寬度()。A、有關(guān)B、無(wú)關(guān)C、相同D、成比例22、圖示觸發(fā)器電路,正確的輸出波形是()。(設(shè)初態(tài)為0)A、Q1 B、Q2C、Q3D、Q423、有11位地址和8位字長(zhǎng)的存儲(chǔ)器,其存儲(chǔ)容量為().A、2048×8B、112×8C、11×8D、1024×824、下列說(shuō)法正確的是()。A、多諧振蕩器有兩個(gè)穩(wěn)態(tài)B、多諧振蕩器有一個(gè)穩(wěn)態(tài)和一個(gè)暫穩(wěn)態(tài)C、多諧振蕩器有兩個(gè)暫穩(wěn)態(tài)D、多諧振蕩器有兩個(gè)穩(wěn)態(tài)和一個(gè)暫穩(wěn)態(tài)25、(10010111)8421BCD的十進(jìn)制數(shù)為()。A、151B、97 C、150D、9826、下列表達(dá)式中正確的是()。A、1.0=1 B、1+0=0C、1+A=A D、1+1=127、與相等的表達(dá)式是()。A、 B、 C、AB+C D、28、要表示十進(jìn)制數(shù)的十個(gè)數(shù)碼,需要二進(jìn)制碼的位數(shù)至少是()。A、2位 B、3位 C、4位 D、5位29、TTL三態(tài)邏輯門的邏輯符號(hào)如下圖所示,E端為控制端,其正確的表達(dá)式為()。A、 B、C、 D、30、8路數(shù)據(jù)分配器可以由帶使能端的()構(gòu)成。A、4位數(shù)據(jù)比較器芯片74285B、3線-8線譯碼器74138芯片C、8線-3線編碼器74148芯片D、8選1數(shù)據(jù)選擇器74151芯片二、判斷題,正確的打√,錯(cuò)誤的打×()1、OC與非門的輸出端可以并聯(lián)運(yùn)行,實(shí)現(xiàn)“線與”關(guān)系,即L=L1﹒L2。()2、D觸發(fā)器的特性方程為Qn+1=D。()3.要改變觸發(fā)器的狀態(tài)必須有CP脈沖的配合。()4、即使電源關(guān)閉,移位寄存器中的內(nèi)容也可以保持下去。()5、ROM屬于組合邏輯電路,RAM屬于時(shí)序邏輯電路。()6、555定時(shí)器是僅用于產(chǎn)生定時(shí)脈沖的時(shí)序邏輯功能器件。()7、在二進(jìn)制與十六進(jìn)制的轉(zhuǎn)換中,有下列關(guān)系:(1001110111110001)B=(9DF1)H()8、ASICC碼和8421BCD碼都是四位二進(jìn)制代碼。()9、二進(jìn)制代碼1001和二進(jìn)制數(shù)1001都表示十進(jìn)制數(shù)9。()10、在邏輯運(yùn)算中,若1+A=B,則1+A+AB=B。()11、CMOS邏輯門多余輸入端可以懸空。()12、對(duì)于TTL邏輯門,4輸入與非門中多余輸入端應(yīng)當(dāng)接地處理。()13、若兩個(gè)邏輯函數(shù)具有不同的真值表,則兩個(gè)邏輯函數(shù)必然不相等。()14、引起組合邏輯電路競(jìng)爭(zhēng)冒險(xiǎn)的原因是有干擾信號(hào)進(jìn)入。()15、OC門和普通TTL門均可實(shí)現(xiàn)“線與”功能。()16、二進(jìn)制譯碼器相當(dāng)于是一個(gè)最小項(xiàng)發(fā)生器,便于實(shí)現(xiàn)組合邏輯電路。()17、當(dāng)選用共陽(yáng)極LED時(shí),應(yīng)配置輸出低電平有效的七段顯示譯碼器。()18、把一個(gè)5進(jìn)制計(jì)數(shù)器與一個(gè)10進(jìn)制計(jì)數(shù)器串聯(lián)可得到15進(jìn)制計(jì)數(shù)器。()19、由與非門組成的基本RS鎖存器,在,時(shí),鎖存器置1。()20、邏輯函數(shù)的與或表達(dá)式是Y=(A+B)(C+D)。()21、施密特觸發(fā)器可將輸入的三角波變換成輸出的矩形脈沖波。()22、D/A轉(zhuǎn)換器是將模擬量轉(zhuǎn)換為數(shù)字量的電路。()23、RAM的容量擴(kuò)展可以是位擴(kuò)展、字?jǐn)U展或字、位同時(shí)擴(kuò)展。()24、數(shù)字電路中最基本的算術(shù)運(yùn)算電路是半加器和全加器。()25、脈沖信號(hào)可以通過(guò)自激振蕩電路產(chǎn)生。()26、通常將二進(jìn)制計(jì)數(shù)器與五進(jìn)制計(jì)數(shù)器相連接,可以構(gòu)成十進(jìn)制計(jì)數(shù)器,若將十進(jìn)制計(jì)數(shù)器與六進(jìn)制計(jì)數(shù)器相連接,可得十六進(jìn)制計(jì)數(shù)器。()27、通用移位寄存器可用于將串行數(shù)據(jù)變?yōu)椴⑿袛?shù)據(jù)。()28、計(jì)數(shù)器的模是指對(duì)輸入的計(jì)數(shù)脈沖的個(gè)數(shù)。()29、環(huán)形計(jì)數(shù)器在每個(gè)時(shí)鐘脈沖CP作用時(shí),僅有一位觸發(fā)器發(fā)生狀態(tài)更新。()30、轉(zhuǎn)換精度和轉(zhuǎn)換速度是衡量A/D、D/A轉(zhuǎn)換器性能優(yōu)劣的主要指標(biāo)。三、電路分析與設(shè)計(jì)1、邏輯電路如圖,寫出輸出SI、CO的表達(dá)式并化簡(jiǎn)為最簡(jiǎn)表達(dá)式,說(shuō)明電路實(shí)現(xiàn)的邏輯功能。2、下圖為雙4選1數(shù)據(jù)選擇器構(gòu)成的組合邏輯電路,輸入量為A、B、C,試寫出輸出邏輯數(shù)F1和F2的標(biāo)準(zhǔn)與或表達(dá)式。3、用4選1數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù),寫出詳細(xì)步驟,畫出電路圖。4、試用雙4選1數(shù)據(jù)選擇器芯片CC14539實(shí)現(xiàn)組合邏輯函數(shù)5、設(shè)計(jì)一個(gè)1位數(shù)的全減器,設(shè)被減數(shù)和減數(shù)分別為變量A、B,低位向高位的借位信號(hào)為V;本位的差為D,本位向高位的借位為Y。按要求完成下列問(wèn)題:(1)試列出真值表,寫出輸出變量的最小項(xiàng)表達(dá)式。(2)用3/8譯碼器74HC138和必要門電路實(shí)現(xiàn),畫出電路連接圖。6、由3線-8線譯碼器74LS138和門電路連接的電路如圖所示,試寫出輸出的函數(shù)表達(dá)式,試說(shuō)出該電路所實(shí)現(xiàn)的邏輯功能。7、已知電路和脈沖波形如下圖所示,請(qǐng)畫出Q端的波形,設(shè)電路的初始狀態(tài)為0。8、設(shè)正邊沿D觸發(fā)器的初態(tài)為0,信號(hào)如圖所示,試畫出Q端的波形。9、設(shè)正邊沿D觸發(fā)器的初態(tài)為0,輸入信號(hào)如下圖所示,試畫出Q端的波形。10、電路如圖所示,按要求回答下列,(1)寫出特性方程;(2)寫出激勵(lì)方程;(3)求解狀態(tài)方程;(4)畫出完整的狀態(tài)轉(zhuǎn)換圖并檢查自啟動(dòng);(5)說(shuō)明電路的邏輯功能。11、電路如圖所示,按要求回答下列,(1)寫出特性方程;(2)寫出激勵(lì)方程;(3)求解狀態(tài)方程;(4)畫出完整的狀態(tài)轉(zhuǎn)換圖并檢查自啟動(dòng)能力;(5)說(shuō)明電路的邏輯功能。12、電路如圖所示,按要求回答下列,(1)寫出特性方程;(2)寫出激勵(lì)方程;(3)求解狀態(tài)方程;(4)畫出完整的狀態(tài)轉(zhuǎn)換圖并檢查自啟動(dòng);(5)說(shuō)明電路實(shí)現(xiàn)的邏輯功能。13、4位二進(jìn)制計(jì)數(shù)器74160構(gòu)成的??勺冇?jì)數(shù)器和功能表如下所示,試分析當(dāng)控制信號(hào)M=0和M=1時(shí)計(jì)數(shù)器的進(jìn)制。.14、指出下列電路構(gòu)成的是幾進(jìn)制計(jì)數(shù)器?畫出電路的狀態(tài)轉(zhuǎn)換圖。15、電路如下圖所示,分析電路實(shí)現(xiàn)幾進(jìn)制?并畫出電路的狀態(tài)轉(zhuǎn)換圖。

電子技術(shù)模擬題解答一、單項(xiàng)選擇題1-6:B,D,A,D,A、A。7-12:、D、B,C,A,A,B。13-18:D,A,B,B,C;B。19-24:D、C,B,B,A,C。25-30:B,D,C,C,A;B。二、判斷題,正確的打√,錯(cuò)誤的打×1-6:√,√,×,×,√,×。7-12:√,×,×,√,×;×13-18:√,×,×,√,√;×19-24:√,×,√,×,√,√。25-30:√,×,√,√,×,√。三、電路分析與設(shè)計(jì)1、解:由電路圖寫表達(dá)式:,根據(jù)輸入和輸出進(jìn)行歸納總結(jié),實(shí)現(xiàn)A、B、C三個(gè)二進(jìn)數(shù)相加的全加器,其中SI為輸出和,CO為進(jìn)位輸出信號(hào)。其真值表如表所示。2、解:根據(jù)數(shù)據(jù)選擇器的輸出函數(shù)表達(dá)式有,。3、解:用4選1數(shù)據(jù)選擇器實(shí)現(xiàn),首先把輸入變量AB和4選1數(shù)據(jù)選擇器的地址碼一一相連,使能端。由式子變換有:則4選1的數(shù)據(jù)端。電路連接圖如下所示:4、解:由4選1數(shù)據(jù)選擇器的表達(dá)式有:而待實(shí)現(xiàn)的組合邏輯電路有:。在電路連接中,變量AB接,則實(shí)現(xiàn)的電路連接圖如下圖所示:5、解:真值表如下所示。表達(dá)式:,。ABVDY00000001110101101101100101010011000111116、解:由電路圖可得:該電路實(shí)現(xiàn)三位二進(jìn)制相加的加法器,其中A、B、C為三個(gè)二進(jìn)制數(shù),為本位的和,為向高位的進(jìn)位信號(hào)。7、觸發(fā)器的觸發(fā)方式:下降沿觸發(fā),觸發(fā)器的特性方程:;把代入特性方程中,得到狀態(tài)方程為,所以,每出現(xiàn)1個(gè)CP的下降沿,波形如下:8、觸發(fā)器的觸發(fā)方式:上升沿觸發(fā),觸發(fā)器的特性方程:;每出現(xiàn)1個(gè)CP的上升沿按照相應(yīng)邏輯功能變化。在CP其它時(shí)間段處于保持功能。波形如下:9、D觸發(fā)器的特性方程:,當(dāng)D=0時(shí),波形如圖所示。10、解:如圖均為JK觸發(fā)器,(1)特性方程如下:(2)激勵(lì)方程如下:(3)求解狀態(tài)方程如下:

輸出方程:狀態(tài)轉(zhuǎn)換真值表:狀態(tài)圖如下:狀態(tài)變量說(shuō)明:(4)由上圖可知狀態(tài)000和100均能經(jīng)過(guò)一個(gè)時(shí)鐘脈沖后進(jìn)入有效循環(huán),電路能夠自啟動(dòng)。上述狀態(tài)圖即為完整狀態(tài)圖。(5)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論