任意進(jìn)制計(jì)數(shù)器_第1頁
任意進(jìn)制計(jì)數(shù)器_第2頁
任意進(jìn)制計(jì)數(shù)器_第3頁
任意進(jìn)制計(jì)數(shù)器_第4頁
任意進(jìn)制計(jì)數(shù)器_第5頁
已閱讀5頁,還剩27頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

任意進(jìn)制計(jì)數(shù)器(1)異步清零法異步清零法適用于具有異步清零端的集成計(jì)數(shù)器。例:用集成計(jì)數(shù)器74160和與非門組成的6進(jìn)制計(jì)數(shù)器。Q0Q0000Q00010100001100102100101100101100010111Q3QDQ1∧074160Q32Q3DETQ10Q211CPLD31DQEPQ計(jì)數(shù)脈沖RCO20DRD&8421BCD碼同步加法計(jì)數(shù)器741603Q2QETCP0D1D2D3DRCO1Q0Q74160∧EPRDDL(2)同步清零法同步清零法適用于具有同步清零端的集成計(jì)數(shù)器。例:用集成計(jì)數(shù)器74163和與非門組成的6進(jìn)制計(jì)數(shù)器。3Q0010000000011Q0001Q1Q010020101QDR∧ETEP74163DRCO33QD211QL010QDCPDD1計(jì)數(shù)脈沖2&0132QQQQ(3)異步預(yù)置數(shù)法異步預(yù)置數(shù)法適用于具有異步預(yù)置端的集成計(jì)數(shù)器。例:用集成計(jì)數(shù)器74191和與非門組成的余3碼10進(jìn)制計(jì)數(shù)器。011001101001101002Q11011QQQ3010101111001011010001010LD3Q2QD/UENCP0D1D2D3DRCOMAX/MIN1Q0Q74191∧00計(jì)數(shù)脈沖&Q30QQ21Q11000101(4)同步預(yù)置數(shù)法同步預(yù)置數(shù)法適用于具有同步預(yù)置端的集成計(jì)數(shù)器。例:用集成計(jì)數(shù)器74160和與非門組成的7進(jìn)制計(jì)數(shù)器。3Q000110111Q0100Q1Q10002100101100101QDR∧ETEP74160DRCO33QD211QL010QDCPDD1計(jì)數(shù)脈沖200111Q30QQ21Q(1)同步級(jí)聯(lián)例:用兩片4位二進(jìn)制加法計(jì)數(shù)器74161采用同步級(jí)聯(lián)方式構(gòu)成的8位二進(jìn)制同步加法計(jì)數(shù)器,模為16×16=256。計(jì)數(shù)器的級(jí)聯(lián)3Q2QETCP0D1D2D3DRCO1Q0Q74161(1)∧EPRDDLD13DD3DCPQQ0∧0RCO74161(2)L21ETQDQR2DEP111計(jì)數(shù)脈沖清零脈沖0132QQQQ4576QQQQ(2)異步級(jí)聯(lián)例:用兩片74191采用異步級(jí)聯(lián)方式構(gòu)成8位二進(jìn)制異步可逆計(jì)數(shù)器。LD3Q2QD/UENCP0D1D2D3DRCOMAX/MIN1Q0Q74191(2)∧LD3Q2QD/UENCP0D1D2D3DRCOMAX/MIN1Q0Q74191(1)∧計(jì)數(shù)脈沖D/UENL0132QQQQQ6Q7Q4Q5D(3)用計(jì)數(shù)器的輸出端作進(jìn)位/借位端有的集成計(jì)數(shù)器沒有進(jìn)位/借位輸出端,這時(shí)可根據(jù)具體情況,用計(jì)數(shù)器的輸出信號(hào)Q3、Q2、Q1、Q0產(chǎn)生一個(gè)進(jìn)位/借位。例:如用兩片74290采用異步級(jí)聯(lián)方式組成的二位8421BCD碼十進(jìn)制加法計(jì)數(shù)器。模為10×10=1003Q2Q1Q0Q74290(1)∧∧CP1CP2R0(2)R0(1)R9(1)9(2)RQ0∧Q12QQ374290(2)∧CP1CP20(2)RR0(1)9(1)RR9(2)計(jì)數(shù)脈沖置數(shù)脈沖清零脈沖個(gè)位輸出十位輸出01Q2QQ3Q01Q2QQ3Q例:

用74160組成48進(jìn)制計(jì)數(shù)器。先將兩芯片采用同步級(jí)聯(lián)方式連接成100進(jìn)制計(jì)數(shù)器,然后再用異步清零法組成了48進(jìn)制計(jì)數(shù)器。解:因?yàn)镹=48,而74160為模10計(jì)數(shù)器,所以要用兩片74160構(gòu)成此計(jì)數(shù)器。3Q2QETCP0D1D2D3DRCO1Q0Q74160(1)∧EPRDDLD13DD3DCPQQ0∧0RCO74160(2)L21ETQDQR2DEP1計(jì)數(shù)脈沖&11結(jié)論:

用中規(guī)模集成計(jì)數(shù)器能很方便地構(gòu)成N

進(jìn)制(任意)計(jì)數(shù)器。主要方法有兩種:1.用同步置0端或置數(shù)端歸零獲得N

進(jìn)制計(jì)數(shù)器根據(jù)N

-1對(duì)應(yīng)的二進(jìn)制代碼寫反饋歸零函數(shù)。2.用異步置0端或置數(shù)端歸零獲得N

進(jìn)制計(jì)數(shù)器根據(jù)N

對(duì)應(yīng)的二進(jìn)制代碼寫反饋歸零函數(shù)。

當(dāng)需要擴(kuò)大計(jì)數(shù)器的容量時(shí),可將多片集成計(jì)數(shù)器進(jìn)行級(jí)聯(lián)。如兩片16進(jìn)制集成計(jì)數(shù)器16╳16進(jìn)制計(jì)數(shù)器兩片10進(jìn)制集成計(jì)數(shù)器10╳10進(jìn)制計(jì)數(shù)器練習(xí):給定3線-8線譯碼器74138,4位二進(jìn)制同步加法計(jì)數(shù)器74161及與非門。要求組成8節(jié)拍順序脈沖發(fā)生器(脈沖分配器)。脈沖分配器74161DD32DDLQQRDQ01301CPCP∧1ET2EPD1RCOQ1000Y22BA2AY1G1YA474138YYGGY0Y315YA7612Y60Y235YY14YYY7Y本章小結(jié)1.時(shí)序邏輯電路的特點(diǎn):任一時(shí)刻輸出狀態(tài)不僅取決于當(dāng)時(shí)的輸入信號(hào),還與電路的原狀態(tài)有關(guān)。因此時(shí)序電路中必須含有觸發(fā)器。2.描述時(shí)序邏輯電路邏輯功能的方法有狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖和時(shí)序圖等。3.時(shí)序邏輯電路的分析步驟一般為:邏輯圖→時(shí)鐘方程(異步)、驅(qū)動(dòng)方程、輸出方程→狀態(tài)方程→狀態(tài)轉(zhuǎn)換表→狀態(tài)轉(zhuǎn)換圖和時(shí)序圖→邏輯功能。5.計(jì)數(shù)器是一種簡(jiǎn)單而又最常用的時(shí)序邏輯器件。計(jì)數(shù)器不僅能用于統(tǒng)計(jì)輸入脈沖的個(gè)數(shù),還常用于分頻、定時(shí)、產(chǎn)生節(jié)拍脈沖等。4.寄存器是一種常用的時(shí)序邏輯器件。寄存器分為數(shù)碼寄存器和移位寄存器兩種。6.用已有的M進(jìn)制集成計(jì)數(shù)器產(chǎn)品可以構(gòu)成N(任意)進(jìn)制的計(jì)數(shù)器。題4-5-11:用74160構(gòu)成24進(jìn)制計(jì)數(shù)器,要求采用兩種不同的方法。解(1)將兩芯片采用同步級(jí)聯(lián)方式連接成100進(jìn)制計(jì)數(shù)器。(2)用異步清零法構(gòu)成24進(jìn)制計(jì)數(shù)器。3Q2QETCP0D1D2D3DRCO1Q0Q74160∧EPRDDL(3)用同步置數(shù)法構(gòu)成24進(jìn)制計(jì)數(shù)器。6.1單穩(wěn)態(tài)觸發(fā)器6.2多諧振蕩器6.4555定時(shí)器6.3施密特觸發(fā)器6脈沖信號(hào)的產(chǎn)生與整形New!6.1單穩(wěn)態(tài)觸發(fā)器特點(diǎn)1.只有兩種狀態(tài):穩(wěn)態(tài)和暫穩(wěn)態(tài);2.外來觸發(fā)脈沖使:穩(wěn)態(tài)暫穩(wěn)態(tài)穩(wěn)態(tài);3.暫穩(wěn)態(tài)持續(xù)時(shí)間僅取決于電路參數(shù),

與觸發(fā)脈沖無關(guān)。用途定時(shí):產(chǎn)生一定寬度的方波。延時(shí):將輸入信號(hào)延遲一定時(shí)間后輸出。整形:把不規(guī)則波形變?yōu)閷挾?、幅度都相等的脈沖。1、

微分型單穩(wěn)態(tài)觸發(fā)器

基礎(chǔ)知識(shí)CMOS門構(gòu)成(1)沒有觸發(fā)信號(hào)時(shí)電路工作在穩(wěn)態(tài)

uo1=1,uo2=0(2)外加觸發(fā)信號(hào)使電路由穩(wěn)態(tài)翻轉(zhuǎn)到暫穩(wěn)態(tài)

uo1=0,uo2=1(3)電容充電使電路由暫穩(wěn)態(tài)自動(dòng)返回到穩(wěn)態(tài)

uo1=1,uo2=0脈沖寬度:tp=0.7RC2、

集成單穩(wěn)態(tài)觸發(fā)器應(yīng)用基礎(chǔ)常用集成單穩(wěn)態(tài)觸發(fā)器:54/74121,54/74221,54/74HC123,CD4098,CD4538等。

集成單穩(wěn)態(tài)觸發(fā)器(1)非重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器74121非重復(fù)觸發(fā)—只能在穩(wěn)態(tài)接受輸入信號(hào)。

圖形符號(hào)1>1&TR–ATR–BTR+RintCextRICXRX/CXRext

/

Cext表示不屬于邏輯狀態(tài)連接下降沿觸發(fā)輸入上升沿觸發(fā)輸入非重復(fù)觸發(fā)外接定時(shí)電阻、電容VCC內(nèi)部定時(shí)電阻引出端功能表輸入輸出注TR–ATR–BTR+QQLH

LHLHHLHLHLHLH保持穩(wěn)態(tài)HH

HHH下降沿觸發(fā)L

L上升沿觸發(fā)主要參數(shù)輸出脈寬

tw:輸入觸發(fā)脈沖最小周期

Tmin

:(2)可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器74122可重復(fù)觸發(fā)—在暫穩(wěn)態(tài)期間,能夠接受新的觸發(fā)信號(hào)。

圖形符號(hào)1TR–ATR–BTR+ARintCextRICXRX/CXRext

/

Cext&RTR+BRD直接復(fù)位可重復(fù)觸發(fā)功能表輸入輸出注RDTR–ATR–BTR+ATR+BQQL

HHLLLHLHLHLH復(fù)位保持穩(wěn)態(tài)HLHHL

H

HLHLHL

HH

LHH上升沿觸發(fā)HHHHHHHH

HHH下降沿觸發(fā)當(dāng)定時(shí)電容C>1000pF時(shí):集成單穩(wěn)態(tài)觸發(fā)器74121的外部元件連接方法:(b)使用內(nèi)部電阻Rint且電路為上升沿觸發(fā)的連接方式。(a)使用外部電阻Rext且電路為下降沿觸發(fā)的連接方式。工程應(yīng)用3、單穩(wěn)態(tài)觸發(fā)器應(yīng)用(1)延時(shí)1uI

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論