1位二進制全加器的VHDL設(shè)計_第1頁
1位二進制全加器的VHDL設(shè)計_第2頁
1位二進制全加器的VHDL設(shè)計_第3頁
1位二進制全加器的VHDL設(shè)計_第4頁
1位二進制全加器的VHDL設(shè)計_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、1位二進制全加器的VHDL設(shè)計EDA技術(shù)實用教程 1位二進制全加器的VHDL設(shè)計 圖4-10 半加器h_adder電路圖 圖4-11 全加器f_adder電路圖 1位二進制全加器的VHDL設(shè)計 1.1 半加器描述和CASE語句 表4-1 半加器h_adder邏輯功能真值表absoco0000011010101101 1位二進制全加器的VHDL設(shè)計 1.1 半加器描述和CASE語句 1. CASE語句 CASE ISWhen = ; . ; ;When = ; . ; ;.END CASE ; 1位二進制全加器的VHDL設(shè)計 1.1 半加器描述和CASE語句 2. 標準邏輯矢量數(shù)據(jù)類型STD_L

2、OGIC_VECTOR 在使用STD_LOGIC_VECTOR中,必須注明其數(shù)組寬度,即位寬,如: B : OUT STD_LOGIC_VECTOR(7 DOWNTO 0) ; 或 SIGNAL A :STD_LOGIC_VECTOR(1 TO 4) B = 01100010 ; - B(7)為 0 B(4 DOWNTO 1) = 1101 ; - B(4)為 1 B(7 DOWNTO 4) = A ; - B(6)等于 A(2) 1位二進制全加器的VHDL設(shè)計 1.1 半加器描述和CASE語句 3. 并置操作符 以下是一些并置操作示例:SIGNAL a : STD_LOGIC_VECTOR

3、(3 DOWNTO 0) ;SIGNAL d : STD_LOGIC_VECTOR (1 DOWNTO 0) ;.a = 10d(1)1 ; - 元素與元素并置,并置后的數(shù)組長度為4.IF a d = 101011 THEN .- 在IF條件句中可以使用并置符 3. 并置操作符 【例4-18】 LIBRARY IEEE ; -或門邏輯描述 USE IEEE.STD_LOGIC_1164.ALL; ENTITY or2a IS PORT (a, b :IN STD_LOGIC; c : OUT STD_LOGIC ); END ENTITY or2a; ARCHITECTURE one OF o

4、r2a IS BEGIN c = a OR b ; END ARCHITECTURE one; 3. 并置操作符 【例4-19】LIBRARY IEEE; -半加器描述(1)USE IEEE.STD_LOGIC_1164.ALL; ENTITY h_adder IS PORT (a, b : IN STD_LOGIC; co, so : OUT STD_LOGIC); END ENTITY h_adder; ARCHITECTURE fh1 OF adder is BEGIN so = NOT(a XOR (NOT b) ; co = a AND b ; END ARCHITECTURE fh

5、1; 【例4-20】LIBRARY IEEE; -半加器描述(2)USE IEEE.STD_LOGIC_1164.ALL; ENTITY h_adder IS PORT (a, b : IN STD_LOGIC; co, so : OUT STD_LOGIC); END ENTITY h_adder; ARCHITECTURE fh1 OF h_adder is SIGNAL abc : STD_LOGIC_VECTOR(1 DOWNTO 0) ;BEGIN abc so=0; co so=1; co so=1; co so=0; co NULL ; END CASE; END PROCESS

6、; END ARCHITECTURE fh1 ; 【例4-21】. -半加器描述(3) SIGNAL abc,cso : STD_LOGIC_VECTOR(1 DOWNTO 0 ); BEGIN abc = a & b ; co = cso(1) ; so cso cso cso csoain,b=bin,co=d,so=e); u2 : h_adder PORT MAP(a=e, b=cin, co=f,so=sum); u3 : or2a PORT MAP(a=d, b=f, c=cout); END ARCHITECTURE fd1; 1位二進制全加器的VHDL設(shè)計 1.2 全加器描述和

7、例化語句 COMPONENT 元件名 IS PORT (端口名表) ;END COMPONENT 文件名 ; COMPONENT h_adder PORT ( c,d : IN STD_LOGIC; e,f : OUT STD_LOGIC); 例化名 : 元件名 PORT MAP( 端口名 = 連接端口名,.); 1位二進制全加器的VHDL設(shè)計 1.3 VHDL設(shè)計基本概念和語言現(xiàn)象小節(jié) VHDL庫: LIBRARY語句打開VHDL庫:IEEE庫、標準庫STD、工作庫WORK . . . 程序包: USE語句聲明使用程序包:STD_LOGIC_1164程序包、STANDARD標準包 1位二進制

8、全加器的VHDL設(shè)計 1.3 VHDL設(shè)計基本概念和語言現(xiàn)象小節(jié) 數(shù)據(jù)類型: 標準邏輯位數(shù)據(jù)類型Std_logic,定義值有9種:0、1、Z、X. 數(shù)據(jù)對象: 信號:SIGNAL,變量:VERIABLE,常數(shù):CONSTANT 信號屬性: 信號屬性函數(shù)EVENT、LAST_VALUE。 1位二進制全加器的VHDL設(shè)計 1.3 VHDL設(shè)計基本概念和語言現(xiàn)象小節(jié) 時鐘檢測: 時鐘檢測上升沿檢測表式:CLKEVENT AND CLK=1、RISING_EDGE()。 時序電路: 不完整條件語句產(chǎn)生時序電路:IF THEN END IF,IF THEN ELSIF THEN END IF 1位二進制全加器的VHDL設(shè)計 1.3 VHDL設(shè)計基本概念和語言現(xiàn)象小節(jié) 異步時序: 好的異步時序應(yīng)該用多個時鐘進程實現(xiàn)。 真值表表達: 表達方法之一是用CASE_WHEN語句,但要注意OTHERS的應(yīng)用。 標準邏輯矢量: STD_LOGIC_VECTOR類型可用于定義總線或數(shù)組的數(shù)據(jù)類型。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論