版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、 計算機組成(z chn)原理課程設計報告書題目(tm): 設計邏輯電路控制器CPU(含至少(zhsho)3條指令) 院 系: 計算機科學與工程學院 專業(yè)班級: 物聯(lián)網(wǎng)工程13-1班 學 號: 學生姓名: 指導教師: 詹 林 2015年 12 月 15 日安徽理工大學課程設計(論文(lnwn))任務書計算機科學與技術(jsh)工程 學院(xuyun) 物聯(lián)網(wǎng) 系學 號學生姓名專業(yè) (班級)物聯(lián)網(wǎng)13-1設計題目 設計邏輯電路控制器CPU(含至少3條指令)設計技術參數(shù)通過試驗箱系統(tǒng)連接設計取數(shù)據(jù)、存數(shù)據(jù)、加指令。畫出電路圖實現(xiàn)相關的功能。設計要求設計要求:在maxplus設計取數(shù)據(jù)、存數(shù)據(jù)、加指
2、令的CPU程序。工作量課程設計說明書2500字;畫出流程圖,編寫微指令代碼和程序;編寫出試驗過程、試驗結(jié)果。工作計劃第一天 學習微程序控制器,了界實驗箱中的各結(jié)構。第二天 分析題目,查閱資料,畫出流程圖,設計出微指令。第三天 第四天 按實驗要求連線,編寫程序在實驗箱上運行第五天 寫課程設計報告參考資料1 白中英 著, HYPERLINK /rd.asp?id=9146528&clsid=01.54.02.00&key=%bc%c6%cb%e3%bb%fa%d7%e9%b3%c9%d4%ad%c0%ed t _blank 計算機組成原理。2 張功萱 著, HYPERLINK /rd.asp?id
3、=9146528&clsid=01.54.02.00&key=%bc%c6%cb%e3%bb%fa%d7%e9%b3%c9%d4%ad%c0%ed t _blank 計算機組成原理 ,清華大學出版社,2005年09月3王誠 著,計算機組成原理實驗指導書,清華大學出版社,20024 楊小龍.計算機組成原理與系統(tǒng)結(jié)構實驗教程. 西安:西安電子科技大學出版社,2004指導教師簽字 系主任簽字 2015年 12月 11 日指導教師評語:成績: 指導教師: 年 月 日安徽理工大學課程設計(論文(lnwn))成績評定表 摘 要本次計算機組成原理課程設計(shj)課題是邏輯電路控制器CPU的設計。利用max
4、plus來實現(xiàn)計算機組成原理課程及實驗中所學到的實驗原理和編程思想,硬件設備自擬,設計控制器CPU的邏輯電路圖,用邏輯電路圖實現(xiàn)了一系列的指令功能,最終達到將理論與實踐相聯(lián)系。本次設計在maxplus中完成存數(shù)據(jù)、取數(shù)據(jù)、加指令的CPU程序,用電路圖實現(xiàn)了相關功能,設計maxplus的指令系統(tǒng)(包括存數(shù)據(jù)、取數(shù)據(jù)、加指令的CPU程序),形成具有一定功能的完整的電路圖。關鍵詞:maxplus、全加器、寄存器、邏輯電路(lu j din l)圖目 錄TOC o 1-3 h u HYPERLINK l _Toc11615 1. 實驗(shyn)軟件maxplus PAGEREF _Toc11615
5、6 HYPERLINK l _Toc4526 1.1Maxplus簡介(jin ji) PAGEREF _Toc4526 6 HYPERLINK l _Toc24871 1.2 maxplus的使用(shyng)說明 PAGEREF _Toc24871 6 HYPERLINK l _Toc5502 2.設計目標 PAGEREF _Toc5502 9 HYPERLINK l _Toc2151 3.系統(tǒng)設計 PAGEREF _Toc2151 9 HYPERLINK l _Toc22352 3.1 四位二進制加法器 PAGEREF _Toc22352 9 HYPERLINK l _Toc11611
6、3.2 寄存器 PAGEREF _Toc11611 10 HYPERLINK l _Toc30163 3.3計數(shù)器 PAGEREF _Toc30163 10 HYPERLINK l _Toc17364 3.4 微指令集電路圖設計 PAGEREF _Toc17364 11 HYPERLINK l _Toc3593 3.5微指令集設計 PAGEREF _Toc3593 12 HYPERLINK l _Toc21359 3.6 CPU程序設計流程圖 PAGEREF _Toc21359 13 HYPERLINK l _Toc5400 4.程序?qū)崿F(xiàn) PAGEREF _Toc5400 13 HYPERLI
7、NK l _Toc24762 4.1 仿真電路圖 PAGEREF _Toc24762 13 HYPERLINK l _Toc14703 4.2 仿真結(jié)果 PAGEREF _Toc14703 14 HYPERLINK l _Toc29747 總結(jié)與體會 PAGEREF _Toc29747 16 HYPERLINK l _Toc20018 參考文獻 PAGEREF _Toc20018 17實驗(shyn)軟件maxplus1.1Maxplus簡介(jin ji)Altera公司(n s)的MAX+PLUS的全稱是Multiply Array matrix and Programmable Logi
8、c User System。MAX+PLUS支持所有的CPLD和25萬門以內(nèi)的FLEX和ACEX系列FPGA。它集設計輸入、編譯、仿真、綜合、編程(配置)于一體,帶有豐富的設計庫,并有詳細的聯(lián)機幫助功能,且許多操作與Windows下的操作方法完全一樣,是一個集成化的、易學易用的PLD開發(fā)平臺。用MAX+PLUS進行設計的一般過程,設計輸入、編譯、功能仿真、設計實現(xiàn)、時序仿真、下載、硬件檢查,在對上述過程中有錯誤的進行設計修改。1.2 maxplus的使用說明邏輯設計的輸入:指定項目名稱,在“File”菜單中選擇ProjectName打開“Project Name”對話框;選擇適當?shù)尿?qū)動器和目錄
9、,然后鍵入項目名;點擊“OK”。建立原理圖設計文件,第一步打開原理圖編輯器,在管理器窗口的“File”菜單中選擇“New”;選擇“Graphic Editor File”和“.gdf”項;點擊“OK”。第二步輸入元件和模塊,原理圖編輯窗口空白處雙擊鼠標左鍵或者在“Symbol”菜單中選擇“Enter Symbol”,便打開了“Enter Symbol”對話框;選擇適當?shù)膸旒八璧钠骷K);點擊“確定”。第三步放置輸入、輸出引腳,在“Symbol Name”框中鍵入input或output。第四步連線,將電路圖中的兩個端口相連,將鼠標指向一個端口,鼠標箭頭會自動變成“+”;一直按住鼠標左鍵拖
10、至另一個端口;放開左鍵,則會在兩個端口間產(chǎn)生一根連線。輸入/輸出引腳和內(nèi)部連線命名,輸入/輸出引腳命名的方法是在引腳的“PIN-NAME”位置雙擊鼠標左鍵,然后鍵入信號名。內(nèi)部連線的命名方法是:選中連線,然后鍵入信號名。第六步保存文件,在“File”菜單中選擇“Save As”(若該文件已有,則選“Save”)或在工具欄點擊按鈕,如是第一次保存,需輸入文件名。建立一個默認的符號文件,在層次化設計中,如果當前編輯的文件不是頂層文件,則往往需要為其產(chǎn)生一個符號,將其打包成一個模塊,以便在上層電路設計時加以引用。建立一個符號文件的方法是,在“File”菜單中選擇“Create Default Sym
11、bol”項即可。編譯(biny)網(wǎng)表提?。篗AX+PLUS的編譯器包括兩大功能:編譯和設計實現(xiàn)(shxin)。編譯的作用是檢查設計輸入中有無描述性錯誤,若無描述性錯誤,則提取出電路網(wǎng)表(Netlist);若有描述性錯誤,則給出出錯信息(包括出錯位置、錯誤性質(zhì)),并有聯(lián)機幫助功能幫助用戶改正錯誤。運行編譯器的方法是,在“MAX+PLUS”菜單(ci dn)中選“Compiler”選項或直接在工具欄中點擊按鈕。啟動編譯器后首先進行“編譯與電路網(wǎng)表提取”工作。做完這一工作后編譯器便停下來等待用戶的指示。如果編譯中未發(fā)現(xiàn)錯誤,則可以接著做“設計實現(xiàn)”的工作。設計實現(xiàn)包括數(shù)據(jù)庫生成器(Database
12、Builder)、邏輯綜合器(Logic Synthesizer)、邏輯劃分器(Partitioner)、設配器(Fitter)、時序仿真網(wǎng)表文件提取器(Timing SNF Extractor)和編程數(shù)據(jù)匯編器(Assembler)等步驟。選項設置,編譯器有很多選項設置,但并不是每一項都需要用戶去設置,有些設置編譯器可自動選擇(如器件選擇、引腳分配等),而其他的設置往往有默認值。在“Assign”菜單中選“Device”項,然后選擇器件的系列和型號,型號可設為“Auto”,編譯器自動選擇;器件引腳分配,在原理圖編輯窗口中,選中某個輸入或輸出信號,按鼠標右鍵,在彈出菜單中選“Pin/Locat
13、ion/Chip”,然后選引腳號。運行“設計實現(xiàn)”,按上述方法做好必要的設置后,在編譯器窗口中按“Start”就可以連續(xù)執(zhí)行后續(xù)的設計步驟,產(chǎn)生的數(shù)據(jù)文件的擴展名會出現(xiàn)在各個執(zhí)行框的下方。仿真驗證:仿真分功能仿真和時序仿真兩種,兩種仿真的做法是一樣的,由編譯時生成的仿真網(wǎng)表文件類型決定仿真的類型。仿真過程分三步,首先要建立波形文件,確定需要觀察的信號,設計輸入波形,設定一些時間和顯示參數(shù)。其次才是運行仿真程序。最后是根據(jù)仿真結(jié)果(波形)分析電路功能正確與否。建立波形文件,第一步打開原理圖編輯器,在管理器窗口的“File”菜單中選擇“New”或直接在工具欄上點擊按鈕,打開“New”列表框;選擇“
14、Waveform Editor File”和“.scf”項,按“OK”。第二步設定時間參數(shù),從“File”菜單中選擇“End Time”項,鍵入仿真結(jié)束時間,按“OK”;在“Options”菜單中選擇“Grid Time”項,鍵入時間顯示網(wǎng)格間距,按“OK”。第三步確定需觀察的信號,在“Node”菜單中或在波形圖編輯窗口空白處單擊鼠標右鍵選擇“Enter Nodes From SNF”(SNF指仿真網(wǎng)表文件)項,打開“Enter Nodes From SNF”對話框;在“Type”框中選擇信號類別,最常用的是“Input”和“Output”(輸入、輸出);點“List”按鈕,將所選類別的所有信
15、號均列于“Available Nodes & Groups”框;從“Available Nodes & Groups”框中選擇信號,然后按“=”箭頭,使所選信號名進入“Selected Nodes & Groups”框;選擇“OK”,所選信號將出現(xiàn)在波形圖編輯窗口中;根據(jù)需要編輯輸入波形,編輯窗口左側(cè)一列按鈕非常有用;在“File”菜單中選擇“Save As”或在工具欄點擊按鈕,如是第一次保存,需輸入文件名。運行仿真程序,在“MAX+PLUS”菜單中選“Simulator”選項或直接在工具欄中點擊按鈕,出現(xiàn)仿真對話框;按“Start”開始仿真;仿真結(jié)果后,按“Open SCF”,在波形編輯窗口
16、中將顯示出仿真結(jié)果(波形)。仿真結(jié)果分析。底層圖編輯:通過底層圖編輯器可以觀察和控制底層(物理)設計的細節(jié),細節(jié)包括兩個內(nèi)容:引腳分配和邏輯(lu j)單元分配,打開底層圖編輯器的方法是,在“MAX+PLUS”菜單(ci dn)中選“Floorplan Editor”選項或直接(zhji)在工具欄中點擊按鈕。器件外觀視圖,在底層圖編輯界面下,從“Layout”菜單中選擇“Device View”就可以顯示出器件的所有引腳及其功能。如果在“Lauout”菜單中選擇“Last Compilation Floorplan”或點擊底層圖編輯窗口左側(cè)的相應按鈕,則顯示最新一次經(jīng)過編譯的引腳分配情況。已分
17、配過的引腳呈彩色,未分配過的引腳呈白色。如果在“Layout”菜單中選擇“Current Assignment Floorplan”或點擊底層圖編輯窗口左側(cè)的相應按鈕,就可以重新進行引腳分配。但是,重新分配的結(jié)果必須經(jīng)過編譯才能生效。器件內(nèi)部視圖,在底層圖編輯界面下,從“Layout”菜單中選擇“LAB View”就可以顯示出器件的所有邏輯單元和引腳。如果在“Layout”菜單中選擇“Last Compilation Floorplan”或點擊底層圖編輯窗口左側(cè)的相應按鈕,則顯示最新一次經(jīng)過編譯的邏輯單元和引腳分配情況。已分配過的單元及引腳呈彩色,未分配過的單元及引腳呈白色。如果在“Layou
18、t”菜單中選擇“Current Assignments Floorplan”或點擊底層圖編輯窗口左側(cè)的相應按鈕,就可以對邏輯單元和引腳進行重新分配。但是,重新分配的結(jié)果必須經(jīng)過編譯才能生效。下載:經(jīng)過編譯和設計實現(xiàn)后生成3個不同用途的編程文件:*.POF、*.SOF、*.JED。*.POF文件用于Classic與MAX系列(xli)CPLD的編程。*.SOF文件用于對FLEX系列FPGA進行直接配置。打開(d ki)編程窗口,在“MAX+PLUS”菜單(ci dn)中選“Programmer”選項或直接在工具欄中點擊按鈕。硬件連接,在編程界面下,從“Options”菜單中選擇“Hardware
19、 Setup”;在“Hardware Setup”對話框中選擇“ByteBlaster”或“BitBlaster”;用下載電纜將PC機并口(若選“ByteBlaster”)或串口(若選“BitBlaster”)與電路板上的PLD連接起來(通過接插件)。請注意:這一步工作最好在關斷PC機和電路板電源的情況下進行,可以在開機前預先接好。選擇編程文件,缺省情況下,編程文件已根據(jù)當前項目名選好,并顯示在編程窗口的右上角。如果發(fā)現(xiàn)文件名不對,可在“File”菜單中點“Select Programming File”項進行選擇。下載,在編程窗口中按“Program”(對CPLD或配置用EPROM,此時文件
20、為*.POF)或“Configure”(對FPGA,此時文件為*.SOF)。2.設計目標 本課程設計要求實現(xiàn)機器指令要求實現(xiàn)指令:LD(取數(shù)),ST(存數(shù)),ADD(算術加法);利用maxplus對于設計的微指令集用電路圖進行實現(xiàn),并分析結(jié)果是否正確,3.系統(tǒng)(xtng)設計3.1 四位(s wi)二進制加法器全加器是用門電路實現(xiàn)兩個二進制數(shù)相加并求出和的組成和電路的數(shù)字電路。除本位兩個數(shù)相加外,還要加上從低位來的進位數(shù)。被加數(shù)Ai加數(shù)Bi從低位向本位進位Ci-1作為電路的輸入,全加和Si與向高位的進位Ci作為電路的輸出。能實現(xiàn)全加運算功能的電路稱為全加電路。全加器的邏輯功能表如表1所列。本次
21、(bn c)課程設計中的四位二進制加法器是由四個全加器組成,一位加法器邏輯電路圖如圖1所示。信號輸入端信號輸出端AiBiCiSiC00000000110010101001001101101011100111111表1 全加器的邏輯功能表 圖1 74183一位全加器 3.2 寄存器寄存器是CPU的組成部分,寄存器是有限存儲容量的高速存儲部件,它們可用來暫存指令、數(shù)據(jù)和地址。在CPU的控制部件中,包含的寄存器有指令寄存器(IR)和程序計數(shù)器(PC)。在CPU的算術(sunsh)及邏輯部件中,包含的寄存器有累加器(ACC)。本次設計(shj)采用的74373M寄存器邏輯電路(lu j din l)圖
22、如圖2所示。圖2 74373M寄存器3.3計數(shù)器計數(shù)是一種最簡單基本的運算,計數(shù)器就是實現(xiàn)這種運算的邏輯電路,計數(shù)器在數(shù)字系統(tǒng)中主要是對脈沖個數(shù)進行計數(shù),以實現(xiàn)測量、計數(shù)、和控制的功能,同時兼有分頻功能,計數(shù)器是由基本的計數(shù)單元和一些控制門所組成,計數(shù)單元則由一系列具有存儲信息功能的各類觸發(fā)器構成,這些觸發(fā)器有RS觸發(fā)器、T觸發(fā)器、D觸發(fā)器及JK觸發(fā)器等。計數(shù)器在數(shù)字系統(tǒng)中應用廣泛,如在電子計算機的控制器中對指令地址進行計數(shù),以便順序取出下一條指令,在運算器中作乘法、除法運算時記下加法、減法次數(shù),又如在數(shù)字儀器中對脈沖的計數(shù)等等。本次設計將兩個計數(shù)器組合成一個控制器,采用兩個D觸發(fā)器構成一個二
23、位二進制計數(shù)器,寄存器邏輯電路圖連接如下圖3 所示,k為時鐘輸入端,Q1、Q2為兩位的二進制輸出。圖3 7474計數(shù)器3.4 微指令集電路圖設計(shj)微指令電路圖由一個74183四位全加器,12個74373M寄存器,一個7474計數(shù)器,4個控制(kngzh)加減法的異或門組成。b0、b1、b2、b3為四位(s wi)被減數(shù)由低到高的四個輸入端,a0、a1、a2、a3為減數(shù)的四個輸入端,s0、s1、s2、s3為四個輸出端。m為加減法控制端,分別與減數(shù)的四個輸入端進行異或操作并分別輸入到四個全加器的輸入端A,k為計數(shù)器的時鐘輸入端。 四位被減數(shù)輸入端的四個寄存器的存數(shù)據(jù)控制端G端連接到計數(shù)器的
24、Q1輸出端,四位減數(shù)輸入端的四個寄存器的存數(shù)據(jù)控制端G和四位差的輸出端的四個寄存器的村數(shù)據(jù)控制端G串聯(lián)連接到計數(shù)器的Q2端口。寄存器的OEN端均接地。實現(xiàn)控制器CPU邏輯電路圖如圖4 所示。圖4 指令集電路圖3.5微指令集設計(shj) 本次實驗能實現(xiàn)簡單(jindn)的四位二進制剪發(fā)算術運算 S=B + A,本次試驗采用了一個三位微指令,如下表 2所示M Q0 Q1指令功能0 0 0取指周期0 0 1取數(shù)據(jù)Bx端到加法器0 1 0取數(shù)據(jù)Ax端到加法器并進行運算0 1 1輸出運算結(jié)果S 表2 三位微指令表3.6 CPU程序設計(chn x sh j)流程圖開始設計程序指令集設計取數(shù),存數(shù),算數(shù)
25、加法畫出電路圖Maxplus進行仿真結(jié)束編譯建立工程圖5 CPU程序設計(chn x sh j)流程圖 4.程序?qū)崿F(xiàn)4.1 仿真(fn zhn)電路圖 按照系統(tǒng)分析中得到的指令集,在maxplus實驗軟件中新建指令系統(tǒng),生成.gdf文件。在maxplus實驗軟件中新建.gdf文件,畫出電路圖,進行“Compiler”編譯,進行仿真操作如圖6所示。 圖6 對電路圖進行(jnxng)仿真4.2 仿真(fn zhn)結(jié)果編譯(biny)過后進行仿真Simulator,設置m為持續(xù)高電平0,k端為時鐘信號clock。B、A端設置了三組四位二進制數(shù)據(jù)。(1) S=B+A=0001 + 0010=0011圖7 仿真(fn zhn)結(jié)果(1)運算(yn sun)仿真結(jié)果如上圖7所示。(2)S=B+A=0001+0011 =0100運算仿真結(jié)果(ji gu)如下圖8所示。圖8 仿真結(jié)果(2)(3)S=B+A =0111+0110= 1101 運算仿真結(jié)果如下圖9所示。 圖9 仿真結(jié)果(3)通過maxplus的“Simula
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2023年轉(zhuǎn)向系統(tǒng):齒輪投資申請報告
- 2023年潔廁劑資金申請報告
- 2024年智能電能表及配件項目資金需求報告代可行性研究報告
- 一年級數(shù)學計算題專項練習集錦
- 國慶節(jié)放假前校長安全教育講話稿
- 方艙項目可行性研究報告
- 2024年育兒嫂全天候服務勞動協(xié)議
- 2024年企業(yè)勞動派遣協(xié)議
- 2024年化博物館建設協(xié)議樣本
- 2024年度封山育林工程承包協(xié)議樣本
- 20世紀時尚流行文化智慧樹知到期末考試答案章節(jié)答案2024年浙江理工大學
- (高清版)JTGT 3331-04-2023 多年凍土地區(qū)公路設計與施工技術規(guī)范
- 六年級語文上冊06.第六單元教學導讀
- 「」初中人教版七年級英語常用方位介詞和短語鞏固練習
- 機器人學課程教學大綱
- 基于PLC的谷物烘干機控制系統(tǒng)設計--程序代碼-附 錄
- 社區(qū)治安巡邏隊工作方案
- GHTF—質(zhì)量管理體系--過程驗證指南中文版
- 信用社(銀行)借新還舊申請書(精編版)
- (完整版)蘇教版五年級數(shù)學上冊知識點歸納總結(jié)
- lampsite LTE 站點配置指導v1.1
評論
0/150
提交評論