數(shù)字邏輯電路總復(fù)習(xí)_第1頁
數(shù)字邏輯電路總復(fù)習(xí)_第2頁
數(shù)字邏輯電路總復(fù)習(xí)_第3頁
數(shù)字邏輯電路總復(fù)習(xí)_第4頁
數(shù)字邏輯電路總復(fù)習(xí)_第5頁
已閱讀5頁,還剩29頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、第一章第一章 小小 結(jié)結(jié)1. 數(shù)制:數(shù)制:計(jì)數(shù)方法或計(jì)數(shù)體制(由基數(shù)和位權(quán)組成)計(jì)數(shù)方法或計(jì)數(shù)體制(由基數(shù)和位權(quán)組成)種種 類類基基 數(shù)數(shù)位位 權(quán)權(quán)應(yīng)應(yīng) 用用備備 注注十進(jìn)制十進(jìn)制0 910i日常日常二進(jìn)制二進(jìn)制0 ,12i數(shù)字電路數(shù)字電路2 = 21八進(jìn)制八進(jìn)制0 78i計(jì)算機(jī)程序計(jì)算機(jī)程序8 = 23十六進(jìn)制十六進(jìn)制0 9,A F16i計(jì)算機(jī)程序計(jì)算機(jī)程序16 = 24 各種數(shù)制之間的相互轉(zhuǎn)換,特別是各種數(shù)制之間的相互轉(zhuǎn)換,特別是十進(jìn)制十進(jìn)制二進(jìn)制二進(jìn)制的轉(zhuǎn)換,的轉(zhuǎn)換,要求熟練掌握。要求熟練掌握。2. 碼制:碼制:常用的常用的 BCD 碼有碼有 8421 碼、碼、2421 碼、碼、5421

2、 碼、余碼、余 3 碼等,其中以碼等,其中以 8421 碼碼使用最廣泛。使用最廣泛。1.十進(jìn)制數(shù)到十進(jìn)制數(shù)到N進(jìn)制數(shù)的轉(zhuǎn)換進(jìn)制數(shù)的轉(zhuǎn)換 整數(shù)部分:整數(shù)部分:除以除以N看余數(shù)看余數(shù)小數(shù)部分:小數(shù)部分:乘以乘以N看向整數(shù)的進(jìn)位看向整數(shù)的進(jìn)位2. N進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù)進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù):方法:按權(quán)展開方法:按權(quán)展開3.基本邏輯和復(fù)合邏輯基本邏輯和復(fù)合邏輯:(1)異或邏輯異或邏輯:特點(diǎn):相同為特點(diǎn):相同為0、相異為、相異為1邏輯函數(shù)表達(dá)式:邏輯函數(shù)表達(dá)式:P = A BAB+AB (2)同或邏輯同或邏輯:特點(diǎn):相同為特點(diǎn):相同為1、相異為、相異為0邏輯函數(shù)表達(dá)式:邏輯函數(shù)表達(dá)式:P = A B A

3、B+AB異或邏輯與同或邏輯是互非關(guān)系:異或邏輯與同或邏輯是互非關(guān)系: 練習(xí)練習(xí) 完成下列數(shù)制和碼制之間的相互轉(zhuǎn)換完成下列數(shù)制和碼制之間的相互轉(zhuǎn)換161028) () () () 35 ( . 2 1 1 0 1 0 18421BCD210) () () 151 ( . 4 128 16 4 2 10001 0101 000110216) () () DE2 ( . 3 BD8421BCD) () () 1 0 0 1 0 1 ( . 5 0 1 1 1 1 0 1 1 0 11 0 1 1 192512 128 64 16 8 4 21 1 1 0 1 0 0 132 8 2 14316821

4、0) () () () 37 ( . 1 1 0 1 0 0 1 32 4 145252B73416 8 4 11. 三種基本邏輯運(yùn)算:三種基本邏輯運(yùn)算:與與 、或、非、或、非2. 四種復(fù)合邏輯運(yùn)算:四種復(fù)合邏輯運(yùn)算: 與非與非 、或非、與或非、異或、或非、與或非、異或 是推演、變換和化簡邏輯函數(shù)的依據(jù),有些與普通代數(shù)相同,是推演、變換和化簡邏輯函數(shù)的依據(jù),有些與普通代數(shù)相同,有些則完全不同,要認(rèn)真加以區(qū)別。這些定理中,有些則完全不同,要認(rèn)真加以區(qū)別。這些定理中,摩根定理摩根定理最為最為常用。常用。真值表真值表 函數(shù)式函數(shù)式 邏輯符號邏輯符號學(xué)會計(jì)算函數(shù)的反函數(shù)和對偶式學(xué)會計(jì)算函數(shù)的反函數(shù)和對

5、偶式 4. 如何列出如何列出邏輯函數(shù)表達(dá)式:邏輯函數(shù)表達(dá)式:(1)最小項(xiàng)推導(dǎo)法最小項(xiàng)推導(dǎo)法最小項(xiàng)表達(dá)式最小項(xiàng)表達(dá)式 使輸出為使輸出為1的輸入組合寫成的輸入組合寫成乘積項(xiàng)乘積項(xiàng)的形式,其中的形式,其中取值為取值為1的輸入用的輸入用原變量原變量表示,取值為表示,取值為0的輸入用的輸入用反變量反變量表示,然后把這些乘積項(xiàng)表示,然后把這些乘積項(xiàng)加起來加起來。(2)最大項(xiàng)推導(dǎo)法)最大項(xiàng)推導(dǎo)法最大項(xiàng)表達(dá)式最大項(xiàng)表達(dá)式 把使輸出為把使輸出為0的輸入組合寫成的輸入組合寫成和項(xiàng)和項(xiàng)的形式,其中的形式,其中取值為取值為0的輸入用的輸入用原變量原變量表示,取值為表示,取值為1的輸入用的輸入用反變量表示,然后把這些和

6、項(xiàng)反變量表示,然后把這些和項(xiàng)乘起來乘起來。 ACABCBA)()(CABABCA(5)(5)分配律:分配律:邏輯代數(shù)的基本公式邏輯代數(shù)的基本公式1. 1. 關(guān)于常量與變量關(guān)系公式關(guān)于常量與變量關(guān)系公式 AA 0AA111 A00 A(1)(1)(2)(2)2. 若干定律若干定律 ABBAABBA(3)(3)交換律:交換律:)()(CBACBA)()(CBACBA(4)(4)結(jié)合律:結(jié)合律:0 AA1 AA(6)(6)互補(bǔ)律:互補(bǔ)律:AAAAAA(7)(7)重疊律:重疊律:反演律:反演律:BABABABA(8)(8)德德摩根定律:積之反等于反之和;和之反摩根定律:積之反等于反之和;和之反對于反之

7、積。對于反之積。長變短,加變乘,乘變加。長變短,加變乘,乘變加。 化簡的目的是為了獲得最簡邏輯函數(shù)式,從而使邏輯電路化簡的目的是為了獲得最簡邏輯函數(shù)式,從而使邏輯電路簡單、成本低、可靠性高?;喌姆椒ㄖ饕泻唵巍⒊杀镜?、可靠性高?;喌姆椒ㄖ饕泄交喎ü交喎ê秃蛨D圖形化簡法形化簡法兩種。兩種。1. 公式化簡法:公式化簡法:可化簡任何復(fù)雜的邏輯函數(shù),但要求能熟可化簡任何復(fù)雜的邏輯函數(shù),但要求能熟練和靈活運(yùn)用邏輯代數(shù)的各種公式和定理,練和靈活運(yùn)用邏輯代數(shù)的各種公式和定理,并要求具有一定的運(yùn)算技巧和經(jīng)驗(yàn)。并要求具有一定的運(yùn)算技巧和經(jīng)驗(yàn)。2. 圖形化簡法:圖形化簡法:簡單、直觀,不易出錯,有一

8、定的步驟和簡單、直觀,不易出錯,有一定的步驟和方法可循。但是,當(dāng)函數(shù)的變量個數(shù)多于方法可循。但是,當(dāng)函數(shù)的變量個數(shù)多于六個時,就失去了優(yōu)點(diǎn),六個時,就失去了優(yōu)點(diǎn),沒有實(shí)用價值沒有實(shí)用價值。B) DA(DEBEABDBCAY )1(BDADEEADCAB 1 練習(xí)練習(xí) 用公式法將下列函數(shù)化簡為最簡與或式。用公式法將下列函數(shù)化簡為最簡與或式。DEBADBCACBADCDBCBACY )( (2)DEBACBADCDBCBAC DCDBCBA DBCBA DEBAADCDBCBAC 真值表、卡諾圖、函數(shù)式、邏輯圖和波形圖。真值表、卡諾圖、函數(shù)式、邏輯圖和波形圖。 它們各有特點(diǎn),但本質(zhì)相同,可以相互轉(zhuǎn)

9、換。尤它們各有特點(diǎn),但本質(zhì)相同,可以相互轉(zhuǎn)換。尤其是由其是由真值表真值表 邏輯圖邏輯圖 和和 邏輯圖邏輯圖 真值表真值表, 在邏在邏輯電路的分析和設(shè)計(jì)中經(jīng)常用到,必須熟練掌握。輯電路的分析和設(shè)計(jì)中經(jīng)常用到,必須熟練掌握。 組合邏輯電路是由各種門電路組成的組合邏輯電路是由各種門電路組成的沒有記憶功沒有記憶功能能的電路。它的特點(diǎn)是任一時刻的輸出信號只取決于的電路。它的特點(diǎn)是任一時刻的輸出信號只取決于該時刻的輸入信號,而與電路原來所處的狀態(tài)無關(guān)。該時刻的輸入信號,而與電路原來所處的狀態(tài)無關(guān)。邏輯圖邏輯圖邏輯表達(dá)式邏輯表達(dá)式化簡化簡真值表真值表說明功能說明功能邏輯抽象邏輯抽象列真值表列真值表寫表達(dá)式寫

10、表達(dá)式化簡或變換化簡或變換畫邏輯圖畫邏輯圖 練習(xí)練習(xí) 寫出圖中所示電路的邏輯表達(dá)式,說明其功能寫出圖中所示電路的邏輯表達(dá)式,說明其功能ABY1111 解解 1. 逐級寫出輸出邏輯表達(dá)式逐級寫出輸出邏輯表達(dá)式BA BAA BAB BABBAAY 2. 化簡化簡)(BABBAAY BAAB 3. 列真值表列真值表BA Y0 00 11 01 110014. 功能功能 輸入信號相同時輸入信號相同時輸出為輸出為1,否則為,否則為0 同或同或。1. 加法器:加法器:實(shí)現(xiàn)兩組多位二進(jìn)制數(shù)相加的電路。實(shí)現(xiàn)兩組多位二進(jìn)制數(shù)相加的電路。根據(jù)進(jìn)位方式不同,可分為串行進(jìn)位加法根據(jù)進(jìn)位方式不同,可分為串行進(jìn)位加法器和

11、超前進(jìn)位加法器。器和超前進(jìn)位加法器。2. 數(shù)值比較器:數(shù)值比較器: 比較兩組多位二進(jìn)制數(shù)大小的電路。比較兩組多位二進(jìn)制數(shù)大小的電路。集成芯片:集成芯片:74LS183(TTL)、)、C661(CMOS) 雙全加器雙全加器兩片雙全加器(如兩片雙全加器(如74LS183) 四位串行進(jìn)位加法器四位串行進(jìn)位加法器74283、74LS283(TTL)CC4008(CMOS) 四位二進(jìn)制超前進(jìn)位加法器四位二進(jìn)制超前進(jìn)位加法器集成芯片:集成芯片:7485、74L 85(TTL)CC14585、C663(CMOS) 四位數(shù)值比較器四位數(shù)值比較器3. 編碼器:編碼器:將輸入的電平信號編成二進(jìn)制代碼的電路。將輸入

12、的電平信號編成二進(jìn)制代碼的電路。主要包括二進(jìn)制編碼器、二主要包括二進(jìn)制編碼器、二 十進(jìn)制編碼十進(jìn)制編碼器和優(yōu)先編碼器等。器和優(yōu)先編碼器等。4. 譯碼器:譯碼器:將輸入的二進(jìn)制代碼譯成相應(yīng)的電平信號。將輸入的二進(jìn)制代碼譯成相應(yīng)的電平信號。主要包括二進(jìn)制譯碼器、二主要包括二進(jìn)制譯碼器、二 十進(jìn)制譯碼十進(jìn)制譯碼器和顯示譯碼器等。器和顯示譯碼器等。集成芯片:集成芯片:74148、74LS148、74LS348(TTL) 8 線線 3 線優(yōu)先編碼器線優(yōu)先編碼器74147、74LS147(TTL) 10 線線 4 線優(yōu)先編碼器線優(yōu)先編碼器集成芯片:集成芯片:74LS138(TTL) 3線線 8線譯碼器(二

13、進(jìn)制譯碼器)線譯碼器(二進(jìn)制譯碼器)7442、74LS42(TTL) 4線線 10線譯碼器線譯碼器74247、74LS247(TTL) 共陽極顯示譯碼器共陽極顯示譯碼器7448、74248、7449、74249等(等(TTL) 共陰極顯示譯碼器共陰極顯示譯碼器5. 數(shù)據(jù)選擇器:數(shù)據(jù)選擇器:在地址碼的控制下,在同一時間內(nèi)從在地址碼的控制下,在同一時間內(nèi)從多路輸入信號中選擇相應(yīng)的一路信號多路輸入信號中選擇相應(yīng)的一路信號輸出的電路。常用于數(shù)據(jù)傳輸中的并輸出的電路。常用于數(shù)據(jù)傳輸中的并-串轉(zhuǎn)換。串轉(zhuǎn)換。集成芯片:集成芯片:74151、74LS15174251、74LS251(TTL) 8 選選 1 數(shù)

14、據(jù)選擇器數(shù)據(jù)選擇器6. 數(shù)據(jù)分配器:數(shù)據(jù)分配器:在地址碼的控制下,將一路輸入信號在地址碼的控制下,將一路輸入信號傳送到多個輸出端的任何一個輸出端傳送到多個輸出端的任何一個輸出端的電路。常用于數(shù)據(jù)傳輸中的串的電路。常用于數(shù)據(jù)傳輸中的串-并轉(zhuǎn)并轉(zhuǎn)換。換。集成芯片:集成芯片: 無專用芯片,可用二進(jìn)制集成譯碼器實(shí)現(xiàn)。無專用芯片,可用二進(jìn)制集成譯碼器實(shí)現(xiàn)。1. 數(shù)據(jù)選擇器:數(shù)據(jù)選擇器:為多輸入單輸出的組合邏輯電路,為多輸入單輸出的組合邏輯電路,在輸入數(shù)據(jù)都為在輸入數(shù)據(jù)都為 1 時,它的輸出表時,它的輸出表達(dá)式為地址變量的全部最小項(xiàng)之和,達(dá)式為地址變量的全部最小項(xiàng)之和,適用于實(shí)現(xiàn)單輸出組合邏輯函數(shù)。適用于

15、實(shí)現(xiàn)單輸出組合邏輯函數(shù)。2. 二進(jìn)制譯碼器:二進(jìn)制譯碼器:輸出端提供了輸入變量的全部最輸出端提供了輸入變量的全部最小項(xiàng),而且每一個輸出端對應(yīng)一小項(xiàng),而且每一個輸出端對應(yīng)一個最小項(xiàng),因此,二進(jìn)制譯碼器個最小項(xiàng),因此,二進(jìn)制譯碼器輔以門電路(與非門)后,適合輔以門電路(與非門)后,適合用于實(shí)現(xiàn)單輸出或多輸出的組合用于實(shí)現(xiàn)單輸出或多輸出的組合邏輯函數(shù)。邏輯函數(shù)。 一、觸發(fā)器一、觸發(fā)器1. 有兩個穩(wěn)定的狀態(tài)有兩個穩(wěn)定的狀態(tài)(0 狀態(tài)和狀態(tài)和 1 狀態(tài))。狀態(tài))。 2. 在外信號作用下,兩個穩(wěn)定狀態(tài)可相互轉(zhuǎn)換;沒在外信號作用下,兩個穩(wěn)定狀態(tài)可相互轉(zhuǎn)換;沒有外信號作用時,保持原狀態(tài)不變。有外信號作用時,保

16、持原狀態(tài)不變。因此,觸發(fā)器具有記憶功能,常用來保存二進(jìn)制信息。因此,觸發(fā)器具有記憶功能,常用來保存二進(jìn)制信息。二、觸發(fā)器的邏輯功能二、觸發(fā)器的邏輯功能 指觸發(fā)器輸出的次態(tài)指觸發(fā)器輸出的次態(tài) Qn+1 與輸出的現(xiàn)態(tài)與輸出的現(xiàn)態(tài) Qn 及輸入及輸入信號之間的邏輯關(guān)系。觸發(fā)器邏輯功能的描述方法主要信號之間的邏輯關(guān)系。觸發(fā)器邏輯功能的描述方法主要有有特性表、卡諾圖、特性方程、狀態(tài)轉(zhuǎn)換圖和波形圖特性表、卡諾圖、特性方程、狀態(tài)轉(zhuǎn)換圖和波形圖(時序圖)。(時序圖)。二、觸發(fā)器的分類二、觸發(fā)器的分類1. 根據(jù)電路結(jié)構(gòu)不同,觸發(fā)器可分為根據(jù)電路結(jié)構(gòu)不同,觸發(fā)器可分為(1)基本觸發(fā)器:輸入信號電平直接控制。)基本

17、觸發(fā)器:輸入信號電平直接控制。特性方程特性方程0 RSnnQRSQ 1(2)同步觸發(fā)器:時鐘電平直接控制。)同步觸發(fā)器:時鐘電平直接控制。特性方程特性方程0 RSnnQRSQ 1同步同步 RS 觸發(fā)器觸發(fā)器CP = 1(或(或 0)時有效)時有效DQn 1同步同步 D 觸發(fā)器觸發(fā)器(約束條件)(約束條件)1. 根據(jù)根據(jù)電路結(jié)構(gòu)電路結(jié)構(gòu)不同,觸發(fā)器可分為不同,觸發(fā)器可分為(3)主從觸發(fā)器:主從控制脈沖觸發(fā)。)主從觸發(fā)器:主從控制脈沖觸發(fā)。CP 下降沿(或上升沿)到來時有效下降沿(或上升沿)到來時有效特性方程特性方程0 RSnnQRSQ 1主從主從 RS 觸發(fā)器觸發(fā)器nnnQKQJQ 1主從主從

18、JK 觸發(fā)器觸發(fā)器(4)邊沿觸發(fā)器:時鐘邊沿控制。)邊沿觸發(fā)器:時鐘邊沿控制。CP上升沿(或下降沿)時刻有效上升沿(或下降沿)時刻有效特性方程特性方程邊沿邊沿 D 觸發(fā)器觸發(fā)器nnnQKQJQ 1邊沿邊沿 JK 觸發(fā)器觸發(fā)器DQn 12. 根據(jù)根據(jù)邏輯功能邏輯功能不同,時鐘觸發(fā)器可分為不同,時鐘觸發(fā)器可分為(1)RS 觸發(fā)器觸發(fā)器0 RSnnQRSQ 1(約束條件)(約束條件)nnnQKQJQ 1(3)D 觸發(fā)器觸發(fā)器DQn 1(4)T 觸發(fā)器觸發(fā)器nnnQTQTQ 1(5)T 觸發(fā)器觸發(fā)器nnQQ 1 利用特性方程可實(shí)現(xiàn)不同功能觸發(fā)器間邏輯功能的利用特性方程可實(shí)現(xiàn)不同功能觸發(fā)器間邏輯功能的相

19、互轉(zhuǎn)換。相互轉(zhuǎn)換。(2)JK 觸發(fā)器觸發(fā)器 練習(xí)練習(xí) 在圖中所示的在圖中所示的 CC4013 邊沿邊沿 D 觸發(fā)器中,觸發(fā)器中,CP、D、SD、RD的波形見圖,試畫出的波形見圖,試畫出 Q、Q 的波形。的波形。解解QQCPC11D S R SD、RD 異步置位(置異步置位(置1)、復(fù)位(置)、復(fù)位(置0)端。)端。CP 上升沿觸發(fā)。上升沿觸發(fā)。CPDSDRDQQ一、時序邏輯電路的特點(diǎn)一、時序邏輯電路的特點(diǎn)數(shù)字?jǐn)?shù)字電路電路邏輯邏輯功能功能組合邏輯電路組合邏輯電路時序邏輯電路時序邏輯電路(基本構(gòu)成單元(基本構(gòu)成單元 門電路)門電路)(基本構(gòu)成單元(基本構(gòu)成單元 觸發(fā)器)觸發(fā)器)任何時刻電路的輸出,

20、不僅和該時刻的輸入任何時刻電路的輸出,不僅和該時刻的輸入信號有關(guān),而且還取決于電路原來的狀態(tài)。信號有關(guān),而且還取決于電路原來的狀態(tài)。1. 邏輯功能:邏輯功能:2. 電路組成:電路組成:與時間因素與時間因素( CP )有關(guān);有關(guān);含有記憶性的元件含有記憶性的元件( 觸發(fā)器觸發(fā)器 )。二、時序電路邏輯功能的表示方法二、時序電路邏輯功能的表示方法邏輯圖、邏輯表達(dá)式、狀態(tài)表、卡諾圖、邏輯圖、邏輯表達(dá)式、狀態(tài)表、卡諾圖、狀態(tài)轉(zhuǎn)換圖(簡稱狀態(tài)圖)和時序圖狀態(tài)轉(zhuǎn)換圖(簡稱狀態(tài)圖)和時序圖三、時序電路的基本分析方法三、時序電路的基本分析方法實(shí)質(zhì):實(shí)質(zhì): 邏輯圖邏輯圖狀態(tài)圖狀態(tài)圖關(guān)鍵:關(guān)鍵: 求出狀態(tài)方程,列出

21、狀態(tài)表,根據(jù)狀態(tài)表畫求出狀態(tài)方程,列出狀態(tài)表,根據(jù)狀態(tài)表畫出狀態(tài)圖和時序圖,由此可分析出時序邏輯出狀態(tài)圖和時序圖,由此可分析出時序邏輯電路的功能。電路的功能。四、時序電路的基本分設(shè)計(jì)方法四、時序電路的基本分設(shè)計(jì)方法實(shí)質(zhì):實(shí)質(zhì): 狀態(tài)圖狀態(tài)圖邏輯圖邏輯圖關(guān)鍵:關(guān)鍵: 根據(jù)設(shè)計(jì)要求求出最簡狀態(tài)表(圖),再通根據(jù)設(shè)計(jì)要求求出最簡狀態(tài)表(圖),再通過卡諾圖求出狀態(tài)方程和驅(qū)動方程,由此畫過卡諾圖求出狀態(tài)方程和驅(qū)動方程,由此畫出邏輯圖。出邏輯圖。五、計(jì)數(shù)器五、計(jì)數(shù)器1. 按計(jì)數(shù)進(jìn)制分:按計(jì)數(shù)進(jìn)制分:二進(jìn)制計(jì)數(shù)器、十進(jìn)制計(jì)數(shù)器和二進(jìn)制計(jì)數(shù)器、十進(jìn)制計(jì)數(shù)器和任意進(jìn)制計(jì)數(shù)器任意進(jìn)制計(jì)數(shù)器2. 按計(jì)數(shù)增減分:按計(jì)

22、數(shù)增減分:加法計(jì)數(shù)器、減法計(jì)數(shù)器和可逆(加加法計(jì)數(shù)器、減法計(jì)數(shù)器和可逆(加/減)計(jì)數(shù)器減)計(jì)數(shù)器3. 按觸發(fā)器翻轉(zhuǎn)是否同步分:按觸發(fā)器翻轉(zhuǎn)是否同步分:同步計(jì)數(shù)器和異步計(jì)數(shù)器同步計(jì)數(shù)器和異步計(jì)數(shù)器 記錄輸入脈沖記錄輸入脈沖 CP 個數(shù)的電路,是極具典型性和代個數(shù)的電路,是極具典型性和代表性的表性的時序邏輯電路時序邏輯電路。六、中規(guī)模集成計(jì)數(shù)器六、中規(guī)模集成計(jì)數(shù)器 功能完善、使用方便靈活,能很方便地構(gòu)成功能完善、使用方便靈活,能很方便地構(gòu)成 N 進(jìn)制進(jìn)制(任意)(任意)計(jì)數(shù)器計(jì)數(shù)器。主要方法有兩種:。主要方法有兩種:1. 用用同步同步置置 0 端或置數(shù)端歸零獲得端或置數(shù)端歸零獲得 N 進(jìn)制計(jì)數(shù)器進(jìn)

23、制計(jì)數(shù)器根據(jù)根據(jù) N - - 1 對應(yīng)的二進(jìn)制代碼寫反饋歸零函數(shù)。對應(yīng)的二進(jìn)制代碼寫反饋歸零函數(shù)。2. 用用異步異步置置 0 端或置數(shù)端歸零獲得端或置數(shù)端歸零獲得 N 進(jìn)制計(jì)數(shù)器進(jìn)制計(jì)數(shù)器根據(jù)根據(jù) N 對應(yīng)的二進(jìn)制代碼寫反饋歸零函數(shù)。對應(yīng)的二進(jìn)制代碼寫反饋歸零函數(shù)。 當(dāng)需要擴(kuò)大計(jì)數(shù)器的容量時,可將多片集成計(jì)數(shù)器當(dāng)需要擴(kuò)大計(jì)數(shù)器的容量時,可將多片集成計(jì)數(shù)器進(jìn)行級聯(lián)。如進(jìn)行級聯(lián)。如兩片兩片16 進(jìn)制集成計(jì)數(shù)器進(jìn)制集成計(jì)數(shù)器16 16 進(jìn)制計(jì)數(shù)器進(jìn)制計(jì)數(shù)器兩片兩片10 進(jìn)制集成計(jì)數(shù)器進(jìn)制集成計(jì)數(shù)器10 10 進(jìn)制計(jì)數(shù)器進(jìn)制計(jì)數(shù)器七、其它時序邏輯電路七、其它時序邏輯電路1. 寄存器和移位寄存器寄存器和

24、移位寄存器寄存器寄存器 存儲二進(jìn)制數(shù)據(jù)或者代碼。存儲二進(jìn)制數(shù)據(jù)或者代碼。移位寄存器移位寄存器 不但可存放數(shù)碼,還能對數(shù)據(jù)進(jìn)行移不但可存放數(shù)碼,還能對數(shù)據(jù)進(jìn)行移 位操作。位操作。移位寄存器移位寄存器有單向移位寄存器和雙向移位寄存器。有單向移位寄存器和雙向移位寄存器。 用移位寄存器可方便地組成用移位寄存器可方便地組成環(huán)形計(jì)數(shù)器環(huán)形計(jì)數(shù)器、扭環(huán)形計(jì)扭環(huán)形計(jì)數(shù)器數(shù)器和和順序脈沖發(fā)生器順序脈沖發(fā)生器。集成移位寄存器集成移位寄存器使用方便、功能全、輸入輸出方式使用方便、功能全、輸入輸出方式 靈活。靈活。2. 讀讀/寫存儲器寫存儲器 RAM(隨機(jī)存取存儲器)(隨機(jī)存取存儲器)組成組成 :主要由地址譯碼器、讀

25、主要由地址譯碼器、讀/寫控制電路和存儲矩寫控制電路和存儲矩 陣三部分組成。陣三部分組成。功能功能 :可以隨時讀出數(shù)據(jù)或改寫存儲的數(shù)據(jù),并且可以隨時讀出數(shù)據(jù)或改寫存儲的數(shù)據(jù),并且 讀、寫數(shù)據(jù)的速度很快。讀、寫數(shù)據(jù)的速度很快。種類種類 :分為靜態(tài)分為靜態(tài) RAM 和動態(tài)和動態(tài) RAM 。應(yīng)用應(yīng)用 :多用于經(jīng)常更換數(shù)據(jù)的場合,最典型的應(yīng)用多用于經(jīng)常更換數(shù)據(jù)的場合,最典型的應(yīng)用 就是計(jì)算機(jī)中的內(nèi)存。就是計(jì)算機(jī)中的內(nèi)存。 3. 順序脈沖發(fā)生器、三態(tài)邏輯與微機(jī)總線接口、可順序脈沖發(fā)生器、三態(tài)邏輯與微機(jī)總線接口、可編程邏輯器件編程邏輯器件等也都是比較典型、應(yīng)用很廣的時序電路。等也都是比較典型、應(yīng)用很廣的時序

26、電路。特點(diǎn):特點(diǎn):斷電后,數(shù)據(jù)將全部丟失。斷電后,數(shù)據(jù)將全部丟失。一、一、555 定時器定時器 是一種多用途的集成電路。只需外接少量阻容元是一種多用途的集成電路。只需外接少量阻容元件便可構(gòu)成各種脈沖產(chǎn)生、整形電路,如件便可構(gòu)成各種脈沖產(chǎn)生、整形電路,如施密特觸發(fā)施密特觸發(fā)器器、單穩(wěn)態(tài)觸發(fā)器單穩(wěn)態(tài)觸發(fā)器和和多諧振蕩器多諧振蕩器等。等。12348765GNDTROUTDRCOTHCCVDIS雙極型雙極型 (TTL)電源電源: 4.5 16 V單極型單極型 (CMOS)電源電源: 3 18 V帶負(fù)載能力強(qiáng)帶負(fù)載能力強(qiáng)62784153555R1C+ +R2C1+VCCuO二、多諧振蕩器二、多諧振蕩器

27、是一種自激振蕩電路,不需要外加輸入信號,就是一種自激振蕩電路,不需要外加輸入信號,就可以自動地產(chǎn)生出矩形脈沖。可以自動地產(chǎn)生出矩形脈沖。 多諧振蕩器多諧振蕩器沒有穩(wěn)定狀態(tài),沒有穩(wěn)定狀態(tài),只有兩個暫穩(wěn)態(tài)。暫穩(wěn)態(tài)間的相只有兩個暫穩(wěn)態(tài)。暫穩(wěn)態(tài)間的相互轉(zhuǎn)換完全靠電路本身電容的充互轉(zhuǎn)換完全靠電路本身電容的充電和放電自動完成。電和放電自動完成。 改變改變 R、C 定時元件數(shù)值的定時元件數(shù)值的大小,可調(diào)節(jié)振蕩頻率。大小,可調(diào)節(jié)振蕩頻率。 在振蕩頻率穩(wěn)定度要求很高的情況下,可采用在振蕩頻率穩(wěn)定度要求很高的情況下,可采用石英晶石英晶體振蕩器體振蕩器。CRRTf)(2127 . 011 三、施密特觸發(fā)器三、施密特

28、觸發(fā)器 是一種是一種脈沖整形電路脈沖整形電路,雖然不能自動產(chǎn)生矩形脈,雖然不能自動產(chǎn)生矩形脈沖,卻可將輸入的周期性信號整形成所要求的同周期沖,卻可將輸入的周期性信號整形成所要求的同周期的矩形脈沖輸出,還可用來進(jìn)行的矩形脈沖輸出,還可用來進(jìn)行幅度鑒別幅度鑒別、構(gòu)成單穩(wěn)構(gòu)成單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器等。態(tài)觸發(fā)器和多諧振蕩器等。62784153555+VCCuO2uIUCOuO1+VDDR 施密特觸發(fā)器施密特觸發(fā)器有有兩個兩個穩(wěn)定狀態(tài),穩(wěn)定狀態(tài),有兩個不同的觸發(fā)電平,因此具有有兩個不同的觸發(fā)電平,因此具有回差特性回差特性。它的兩個穩(wěn)定狀態(tài)是靠。它的兩個穩(wěn)定狀態(tài)是靠兩個不同的電平來維持的,輸出脈兩個不同

29、的電平來維持的,輸出脈沖的寬度由輸入信號的波形決定。沖的寬度由輸入信號的波形決定。此外,調(diào)節(jié)回差電壓的大小,也可此外,調(diào)節(jié)回差電壓的大小,也可改變輸出脈沖的寬度。改變輸出脈沖的寬度。外接電壓外接電壓調(diào)節(jié)回差調(diào)節(jié)回差 施密特觸發(fā)器施密特觸發(fā)器可由可由 555 定時器構(gòu)定時器構(gòu)成,也可用專門的集成電路實(shí)現(xiàn)。成,也可用專門的集成電路實(shí)現(xiàn)。四、單穩(wěn)態(tài)觸發(fā)器四、單穩(wěn)態(tài)觸發(fā)器 也屬于也屬于脈沖整形電路脈沖整形電路,可將輸入的觸發(fā)脈沖變換,可將輸入的觸發(fā)脈沖變換為寬度和幅度都符合要求的矩形脈沖,還常用于脈沖為寬度和幅度都符合要求的矩形脈沖,還常用于脈沖的定時、整形、展寬(延時)等。的定時、整形、展寬(延時)

30、等。62784153555RC+ +C1+VCCuO0.01 FuI 單穩(wěn)態(tài)觸發(fā)器單穩(wěn)態(tài)觸發(fā)器有一個穩(wěn)定有一個穩(wěn)定狀態(tài)和一個暫穩(wěn)態(tài)。其輸出脈狀態(tài)和一個暫穩(wěn)態(tài)。其輸出脈沖的寬度只取決于電路本身沖的寬度只取決于電路本身 R、C 定時元件的數(shù)值,與輸入信定時元件的數(shù)值,與輸入信號無關(guān)。輸入信號只起到觸發(fā)號無關(guān)。輸入信號只起到觸發(fā)電路進(jìn)入暫穩(wěn)態(tài)的作用。電路進(jìn)入暫穩(wěn)態(tài)的作用。 改變改變 R、C 定時元件的數(shù)定時元件的數(shù)值可調(diào)節(jié)輸出脈沖的寬度。值可調(diào)節(jié)輸出脈沖的寬度。RCRCt1 . 13lnW 單穩(wěn)態(tài)觸發(fā)器單穩(wěn)態(tài)觸發(fā)器可由可由 555 定時器構(gòu)成,也可用集成的單穩(wěn)定時器構(gòu)成,也可用集成的單穩(wěn)態(tài)觸發(fā)器實(shí)現(xiàn)。態(tài)觸發(fā)器實(shí)現(xiàn)。一、一、D/A 轉(zhuǎn)換器轉(zhuǎn)換器1. 功能:

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論