實(shí)驗(yàn)五MSI組合邏輯功能部件的應(yīng)用與測(cè)試_第1頁
實(shí)驗(yàn)五MSI組合邏輯功能部件的應(yīng)用與測(cè)試_第2頁
實(shí)驗(yàn)五MSI組合邏輯功能部件的應(yīng)用與測(cè)試_第3頁
實(shí)驗(yàn)五MSI組合邏輯功能部件的應(yīng)用與測(cè)試_第4頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、 實(shí)驗(yàn)五實(shí)驗(yàn)五 MSI組合邏輯功組合邏輯功 能部件的應(yīng)用與測(cè)試能部件的應(yīng)用與測(cè)試n一一.實(shí)驗(yàn)?zāi)康膶?shí)驗(yàn)?zāi)康膎1.掌握掌握MSI組合邏輯部件譯碼器組合邏輯部件譯碼器74LS138的的邏輯功能和使用方法邏輯功能和使用方法n2.掌握掌握MSI組合邏輯部件數(shù)據(jù)選擇器組合邏輯部件數(shù)據(jù)選擇器74LS151的邏輯功能和使用方法的邏輯功能和使用方法n3.用用MSI組合邏輯部件實(shí)現(xiàn)組合邏輯電路組合邏輯部件實(shí)現(xiàn)組合邏輯電路二二.實(shí)驗(yàn)原理實(shí)驗(yàn)原理 1. 74LS138的功能與應(yīng)用的功能與應(yīng)用 (1) 74LS138的邏輯符號(hào)及引腳排列如圖(的邏輯符號(hào)及引腳排列如圖(a)、()、(b)12345768910111213

2、141516A0A1A2S2S3S1Y7GNDY6Y5Y4Y3Y2Y1Y0VCC3線線8線譯碼器線譯碼器Y0A0A1A2S1S2S3Y1Y2Y3Y4Y5Y6Y774LS138(a)(b) (2) 74LS138的功能的功能 2. 74LS151的功能與應(yīng)用的功能與應(yīng)用 (1)74LS138的邏輯符號(hào)及引腳排列如圖(的邏輯符號(hào)及引腳排列如圖(a)、()、(b)D3D2D1D0YYSGND12345678910111213141516A2A1A0D7D6D5D4VCC八選一八選一數(shù)據(jù)選擇器數(shù)據(jù)選擇器YA2A1A0D0D1D2D3D4D5D6D7S74LS151(a)(b)74LS20圖中,圖中,A

3、0、A1、A2為地址輸入端,為地址輸入端,S1、S2、S3為使能端。當(dāng)為使能端。當(dāng)S1=1, S2+S3=0時(shí),譯碼器工作。地址碼所指定的輸出端有時(shí),譯碼器工作。地址碼所指定的輸出端有有用信號(hào)(有用信號(hào)(0)輸出,其它所有輸出端均為無用信號(hào)()輸出,其它所有輸出端均為無用信號(hào)(1)輸)輸出。出。74LS138實(shí)際上是一個(gè)最大項(xiàng)產(chǎn)生器。即:實(shí)際上是一個(gè)最大項(xiàng)產(chǎn)生器。即: Y0=A2+A1+A0 Y1=A2+A1+A0 Y2=A2+A1+A0 Y3=A2+A1+A0 Y4=A2+A1+A0 Y5=A2+A1+A0 Y6=A2+A1+A0 Y7=A2+A1+A0 (3)74LS138的應(yīng)用的應(yīng)用 7

4、4LS138可用作數(shù)據(jù)分配器,還可以方便的實(shí)現(xiàn)組合邏可用作數(shù)據(jù)分配器,還可以方便的實(shí)現(xiàn)組合邏輯函數(shù)。輯函數(shù)。(2)74LS151的功能的功能 S為使能端,低有效。為使能端,低有效。A2、A1、A0為地址碼。為地址碼。 S=1時(shí),不論時(shí),不論A2A0狀態(tài)如何,均無輸出(狀態(tài)如何,均無輸出(Y=0)。)。 S=0時(shí),根據(jù)地址碼時(shí),根據(jù)地址碼A2、A1、A0的狀態(tài)選擇的狀態(tài)選擇D0D7中的某中的某一個(gè)通道的數(shù)據(jù)輸送到輸出端一個(gè)通道的數(shù)據(jù)輸送到輸出端Y。即有:即有: Y=A2A1A0D0+ A2A1A0D1+ A2A1A0D2+ A2A1A0D3 + A2A1A0D4+ A2A1A0D5+ A2A1A

5、0D6+ A2A1A0D7 由上式可見;由上式可見;74LS151輸出端的表達(dá)式實(shí)際上是地址碼的輸出端的表達(dá)式實(shí)際上是地址碼的全部最小項(xiàng)與之對(duì)應(yīng)的數(shù)據(jù)輸入信號(hào)(全部最小項(xiàng)與之對(duì)應(yīng)的數(shù)據(jù)輸入信號(hào)(Di)的乘積之和。的乘積之和。(3) 74LS151的應(yīng)用的應(yīng)用 74LS151可用做多通道傳輸,數(shù)碼比較以及實(shí)現(xiàn)組合邏輯可用做多通道傳輸,數(shù)碼比較以及實(shí)現(xiàn)組合邏輯函數(shù)等。函數(shù)等。三三.實(shí)驗(yàn)內(nèi)容實(shí)驗(yàn)內(nèi)容 1. 74LS138譯碼器邏輯功能測(cè)試譯碼器邏輯功能測(cè)試 將將74LS138使能端及地址端分別接至邏輯電平開關(guān)輸出口,使能端及地址端分別接至邏輯電平開關(guān)輸出口,8個(gè)輸出端依次連接到邏輯電平顯示器輸入口上,然后撥動(dòng)開個(gè)輸出端依次連接到邏輯電平顯示器輸入口上,然后撥動(dòng)開關(guān),逐項(xiàng)測(cè)試關(guān),逐項(xiàng)測(cè)試74LS138的的邏輯功能。邏輯功能。 2. 用用74LS138和和適當(dāng)?shù)倪壿嬮T設(shè)計(jì)一個(gè)全加器,連接電路適當(dāng)?shù)倪壿嬮T設(shè)計(jì)一個(gè)全加器,連接電路并驗(yàn)證結(jié)果。并驗(yàn)證結(jié)果。 3. 74LS151數(shù)據(jù)選擇器邏輯功能測(cè)試數(shù)據(jù)選擇器邏輯功能測(cè)試 將將74LS151地址端、數(shù)據(jù)端、使能端接邏輯開關(guān),輸出端地址端、數(shù)據(jù)端、使能端接邏輯開關(guān),輸出端接邏輯電平顯示器

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論