計(jì)算機(jī)電路基礎(chǔ)1平時(shí)作業(yè)14_第1頁(yè)
計(jì)算機(jī)電路基礎(chǔ)1平時(shí)作業(yè)14_第2頁(yè)
計(jì)算機(jī)電路基礎(chǔ)1平時(shí)作業(yè)14_第3頁(yè)
計(jì)算機(jī)電路基礎(chǔ)1平時(shí)作業(yè)14_第4頁(yè)
計(jì)算機(jī)電路基礎(chǔ)1平時(shí)作業(yè)14_第5頁(yè)
已閱讀5頁(yè),還剩10頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、計(jì)算機(jī)電路基礎(chǔ)(1)平時(shí)作業(yè)第1次(第1、2章)一填空題(每空2分,共40分)1、某電路中,已知點(diǎn)電位Ua= - 3v,點(diǎn)Ub=12v,則電位差Uab=_。2、電路中某元件的電壓及電流取非關(guān)聯(lián)參考方向,且已知-3.5v,I=-5.5A,則該元件吸收的功率_(注:應(yīng)計(jì)算出值并注明是“吸收”還是“產(chǎn)生”功率)。3、把結(jié)外加正向電壓時(shí)導(dǎo)通、外加反向電壓時(shí)截止的特性叫做_。4、當(dāng)結(jié)外加正向電壓時(shí),結(jié)內(nèi)多子_形成較大的正向電流。5、晶體三極管作開(kāi)關(guān)應(yīng)用時(shí)一般工作在輸出特性曲線的_。6、若某元件上,且、取非關(guān)聯(lián)參考方向,則其吸收的功率_,是吸收還是產(chǎn)生功率_。7、 在計(jì)算簡(jiǎn)單電路的過(guò)渡過(guò)程中,電容上電壓u

2、c(t)的表達(dá)式為uc(t)=_.8、型半導(dǎo)體中的多數(shù)載流子是_。9、在型硅三極管輸出特性曲線上,截止區(qū):uBE _,IB=_,Ic=_,在飽和區(qū):ube=0.7V, UCES其值約為_(kāi),IBS>_,UC_UB.10、在直流電路中,電感相當(dāng)于一個(gè)電阻值為R_的元件。電容可視為_(kāi) 。11、用戴維南定理求內(nèi)阻R0時(shí),電路內(nèi)部的獨(dú)立電壓源等效為_(kāi)路。12、硅二極管具有_導(dǎo)電性,其導(dǎo)通電壓UON為_(kāi)V。二單項(xiàng)選擇題(每小題4分,共20分)1、在電路分析中,對(duì)電流的參考方向進(jìn)行任意假設(shè)是否會(huì)影響計(jì)算結(jié)果的正確性( )。A是 B 否2、KVL與電路中原件的特性(伏安關(guān)系)是否有關(guān)( )A是 B 否3

3、、對(duì)于電容元件而言,其正確的伏安關(guān)系是_.A. uc(t)=dic(t)/dt B.Ic(t)= C. uc(t)=4、計(jì)算三個(gè)電阻,并聯(lián)之后的等效電阻,應(yīng)選用公式。 R= 5、在二極管的伏安特性中,當(dāng)u< U(BR)時(shí),二極管發(fā)生電擊穿,利用這一特性,可以用來(lái)作_管。 、放大 、穩(wěn)壓 、開(kāi)關(guān)三簡(jiǎn)答題(每小題5分,共10分)1 迭加定理和戴維南定理只能用于那種類(lèi)型的電路?2 二端網(wǎng)絡(luò)的等效概念是什么?四計(jì)算題(共80分)1.(10分)求圖示電路中的電流I 2. (10分)圖示電路中,求U1、U2及電阻上吸收的功率。 3. (10分)圖示電路,選為參考節(jié)點(diǎn),求電位Ub、Uc和電壓Ucb 4

4、(10分)求圖示電路中電壓的值。5. (10分)求圖示電路中電壓的值。6. (15分)電路如圖41所示,試計(jì)算I1、I2、I3值解:首先應(yīng)熟悉分流公式:如右圖,有:利用分流公式: 利用KCL:還可以用其它方法7. (15分)如圖示電路,若已知.問(wèn)uI的高電平UIH為何值,才能使管子達(dá)到飽和狀態(tài)。 計(jì)算機(jī)電路基礎(chǔ)(1)第2次(第3章、第4章)平時(shí)作業(yè)一填空題(每空2分,共42分)1、在數(shù)字電路中,邏輯變量的值只有_個(gè)。2、在邏輯函數(shù)的化簡(jiǎn)中,合并最小項(xiàng)的個(gè)數(shù)必須是_。3、寫(xiě)出圖電路的輸出函數(shù)表達(dá)式。_,Y2= _.4、二進(jìn)制數(shù)計(jì)算:1011+1101=_, 0.101+0.110=_;1101-

5、111=_.5、完成下面進(jìn)制轉(zhuǎn)換:(1). (0.6875=(_(2). (3AB.7E) =(_(3). (1011101.0101101= ( _6、二進(jìn)制的基數(shù)是_,有_和_兩種數(shù)字。7、邏輯代數(shù)有_、_和_三種基本運(yùn)算。8 、門(mén)電路的高電位為_(kāi)伏,低電位為_(kāi)伏,閾值電壓為_(kāi),噪聲容限約為電源的_。9、三態(tài)門(mén)的第三態(tài)是_態(tài)。二單項(xiàng)選擇題(每小題3分,共30分)1. 在邏輯函數(shù)的卡諾圖化簡(jiǎn)中,若被合并的最小項(xiàng)數(shù)越多(畫(huà)的圈越大),則說(shuō)明化簡(jiǎn)后。 .乘積項(xiàng)個(gè)數(shù)越少 .實(shí)現(xiàn)該功能的門(mén)電路少 .該乘積項(xiàng)含因子少2在邏輯函數(shù)的卡諾圖化簡(jiǎn)中,合并相鄰項(xiàng)(畫(huà)圈)的方法必須畫(huà)成_形狀。A. 三角形 、矩

6、形 、任意3·()的對(duì)偶式是。 4、的最小項(xiàng)之和的形式是_.A、5、 下列一數(shù)中,是等值的 、( 、( 、(167 、(06A. B. .7、電路的輸入電流始終為零。 . 電路 . 電路 . 三極管反相器8、在下列一組數(shù)中,最大數(shù)是_.A. (258 B.(100000001 C. (103 D. (001001010111 9、與非門(mén)多余輸入端應(yīng)該_.接地 接電源電壓 懸空10、邏輯函數(shù)中的最小項(xiàng)_。A、任何兩個(gè)不同的最小項(xiàng)乘積為1. B、任何兩個(gè)不同的最小項(xiàng)乘積為0C、任何兩個(gè)不同的最小項(xiàng)乘積為1或0.三簡(jiǎn)答題(每小題5分,共10分)1 什么是邏輯函數(shù)的代入規(guī)則?反演規(guī)則?對(duì)偶規(guī)

7、則?2 說(shuō)明用TTL與非門(mén)、或非門(mén)及異或門(mén)實(shí)現(xiàn)反相器功能,其多余端的處理方法?四計(jì)算題(共68分)1.(10分)用卡諾圖簡(jiǎn)化具有隨意條件的邏輯函數(shù)F。 2.(10分)將下列邏輯函數(shù)化簡(jiǎn)為最簡(jiǎn)與或表達(dá)式3.(10分)將下列邏輯函數(shù)化簡(jiǎn)為最簡(jiǎn)與或表達(dá)式 4. (18分)請(qǐng)畫(huà)出實(shí)現(xiàn)如下函數(shù)的邏輯圖。假設(shè)輸入變量的原碼和反碼均可得到,并注意利用每個(gè)函數(shù)F的隨意條件。(1)用兩個(gè)或非門(mén)實(shí)現(xiàn)(2)用三個(gè)與非門(mén)實(shí)現(xiàn) (3)用四個(gè)與非門(mén)實(shí)現(xiàn) 5、(10分)TTL電路如圖示,寫(xiě)出輸出F的邏輯表達(dá)式,并根據(jù)A、B的波形,畫(huà)出輸出F1F4的波形。 6(10分). 試用四輸入與非門(mén)實(shí)現(xiàn)功能。畫(huà)出實(shí)驗(yàn)連線圖,的外部線排

8、列見(jiàn)圖示(允許反變量輸入)。計(jì)算機(jī)電路基礎(chǔ)(1)第3次平時(shí)作業(yè)(第5章)一填空題(每空2分,共30分)1、數(shù)據(jù)選擇器是指能按需要從_中選擇一個(gè)送到輸出端的電路。2、數(shù)值比較器是指能判斷兩個(gè)或多個(gè)二進(jìn)制數(shù)_或是否_的電路。3、組合邏輯電路的輸出僅與_有關(guān)。組合邏輯電路沒(méi)有_功能,每其電路中沒(méi)有_回路。 4、組合邏輯電路設(shè)計(jì)過(guò)程中最重要的一步是_,它是目前計(jì)算機(jī)輔助設(shè)計(jì)工具無(wú)法實(shí)現(xiàn)。5、個(gè)輸入的編碼器,按二進(jìn)制碼,其輸出的編碼有_位。6、個(gè)輸入的譯碼器,最多可譯碼出_路的輸出。7、全加器有_、_和_三個(gè)輸入信號(hào),以及_和_兩個(gè)輸出信號(hào)8、一個(gè)全加器電路,若輸入端為An,Bn 和Cn-1,則其向高位

9、的進(jìn)位端Cn邏輯表達(dá)式為:Cn=_ .二單項(xiàng)選擇題(每小題4分,共20分)1、在以下各種電路中,屬于組合電路的有。.編碼器 .觸發(fā)器 .寄存器 .數(shù)據(jù)選擇器2、編碼電路和譯碼電路中,_電路的輸出是二進(jìn)制代碼。A. 編碼 、譯碼 、編 碼和譯碼3、8線3線優(yōu)先編碼器T4148的優(yōu)先權(quán)順序是,輸出,輸入、輸出均為低電平有效,當(dāng)輸入為10000100時(shí),輸出為_(kāi)。 A、001 B、110 C、1014、組合邏輯電路的設(shè)計(jì)是指_。 A、已知邏輯要求,求解邏輯表達(dá)式并畫(huà)邏輯圖的過(guò)程。 B、已知邏輯要求,列真值表的過(guò)程。 C、已知邏輯圖,求解邏輯功能的過(guò)程。5、組合邏輯電路中的競(jìng)爭(zhēng)險(xiǎn)象_。 A、一般可通過(guò)

10、增加邏輯函數(shù)中的冗余項(xiàng)來(lái)消除。 B、“非臨界競(jìng)爭(zhēng)”會(huì)造成錯(cuò)誤邏輯輸出結(jié)果。 C、靜態(tài)險(xiǎn)象會(huì)影響輸出的穩(wěn)態(tài)值。三簡(jiǎn)答題(每小題10分,共20分)1 簡(jiǎn)述組合邏輯電路分析與設(shè)計(jì)的步驟。2什么是組合邏輯電路?它們?cè)谶壿嬓袨樯虾徒Y(jié)構(gòu)上有什么特點(diǎn)?四計(jì)算題(共80分)1(10分)(1). 用四選一數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù) (,)m(2,3,5,6) (2). 試用一個(gè)雙四選一數(shù)據(jù)選擇器,實(shí)現(xiàn)函數(shù) F1= F2= (3).用八選一數(shù)據(jù)選擇器實(shí)現(xiàn): 2、(10分)利用二片3線8線譯碼器和其他門(mén)的組合實(shí)現(xiàn)4線16線譯碼器。3、(10)用兩片八選一多路選擇器和其他門(mén)組成十六選一的多路選擇器。4、(10)利用四選一多路

11、選擇器實(shí)現(xiàn)函數(shù) 5、(10分)3線8線譯碼器T4138邏輯功能表達(dá)式為 即輸出端為低電平有效 試寫(xiě)出Z1和Z2的表達(dá)式。 6(10分)八選一數(shù)據(jù)選擇器CT4151組成的電路如圖所示,分析電路功能,寫(xiě)出輸出Y的表達(dá)式。CT4151的功能見(jiàn)下式,正常工作時(shí)0。 7、(10分)四選一數(shù)據(jù)選擇器CT4253組成的電路如圖42所示,分析電路功能,寫(xiě)出輸出Y的表達(dá)式;若用CT4253實(shí)現(xiàn)Y(A,B,C)m(1,4,6,7)功能,芯片應(yīng)如何連接,畫(huà)出電路連接圖。表42為CT4253的功能表。8、(10分)分析圖示電路,寫(xiě)出輸出的表達(dá)式,說(shuō)明電路功能。 計(jì)算機(jī)電路基礎(chǔ)(1)第4次平時(shí)作業(yè)(第6、7章)一填空題

12、(每小題2分,共32分)1、型觸發(fā)器的特性方程n+1=_ .2、組成計(jì)數(shù)器的各個(gè)觸發(fā)器的狀態(tài),能在時(shí)鐘信號(hào)到達(dá)時(shí)同時(shí)翻轉(zhuǎn),它屬于_計(jì)數(shù)器.3、寄存器用來(lái)暫存二進(jìn)制代碼,在時(shí)鐘脈沖作用下,能完成對(duì)數(shù)據(jù)的清除、接收、_和輸出(或移位)。4、圖1電路是用門(mén)電路組成的_觸發(fā)器,該電路的傳輸特性具有_特性。5、圖2 是用門(mén)電路組成的_觸發(fā)器,該電路的主要參數(shù)脈沖寬度tW_。6、個(gè)輸入的譯碼器,最多可譯碼出_路的輸出。7、觸發(fā)器具有_和_功能。8、施密特觸發(fā)器是一種脈沖_電路,用于脈沖波形_和_。9、單穩(wěn)態(tài)觸發(fā)器是一種脈沖_電路,多用于脈沖波形_、_和_。10、多諧振蕩器器是一種脈沖_電路,它有兩個(gè)_,暫

13、穩(wěn)態(tài)時(shí)間的長(zhǎng)短取決于定時(shí)元件的_時(shí)間,它的主要參數(shù)是_。11、地址碼為位的存儲(chǔ)器中存儲(chǔ)_個(gè)字。12、8192字32位存儲(chǔ)器的地址碼是_位,它有_個(gè)存儲(chǔ)單元。13、是_陣可編,_陣不可編;是_陣可編,_陣不可編。14、一個(gè)數(shù)字系統(tǒng)可包括_、_、_、_和_部分。15 、中央處理單元()由_和_組成。二單項(xiàng)選擇題(每小題3分,共21分)1觸發(fā)器的特性方程n+1=_.A. JQn+ B. C. 2. 在以下各種電路中,屬于時(shí)序電路的有_。 反相器 編碼器 寄存器 數(shù)據(jù)選擇器3. 編碼電路和譯碼電路中,_電路的輸出是二進(jìn)制代碼。A. 編碼 、譯碼 、編 碼和譯碼4. 觸發(fā)器當(dāng)時(shí),n+1=_. A. 0

14、B. 1 C. Qn D. 5. 輸出狀態(tài)和輸入信號(hào)相同的觸發(fā)器叫_觸發(fā)器。 A. RS B. D C. T D. JK6. 從電路結(jié)構(gòu)上講,幾乎所有的都含有存儲(chǔ)矩陣、地址譯碼器和_.A.輸出緩沖器 B.編碼器 C.數(shù)據(jù)選擇器7. 只能讀出不能寫(xiě)入但信號(hào)可永久保存的存儲(chǔ)器是_.A. ROM B. RAM DEPROM三簡(jiǎn)答題(每小題5分,共20分)1 說(shuō)明按結(jié)構(gòu)可以將觸發(fā)器分為哪四種?它們各自的轉(zhuǎn)換的動(dòng)作特點(diǎn)?2 簡(jiǎn)述同步時(shí)序電路的一般分析方法。 3. 說(shuō)明多諧振蕩器的工作特點(diǎn),并說(shuō)明該電路的主要用途。4.試說(shuō)明時(shí)序電路與組合邏輯電路的特性。四計(jì)算題(共78分)1. (8分) 觸發(fā)器電路如圖示,根據(jù)給定輸入波形對(duì)應(yīng)畫(huà)出輸出的波形。設(shè)觸發(fā)器的初始狀態(tài)為。2. (9分)觸發(fā)器電路如圖示,根據(jù)給定輸入波形對(duì)應(yīng)畫(huà)出輸出的波形。設(shè)觸發(fā)器的初始狀態(tài)為。3. (10分)四位二進(jìn)制加法計(jì)數(shù)器4161組成的電路如圖示,分析該電路是幾進(jìn)制計(jì)數(shù)器,畫(huà)出狀態(tài)轉(zhuǎn)換圖。4161的功能見(jiàn)下表。工作狀態(tài)0清 零10預(yù)置數(shù)1101保 持110保 持1111計(jì) 數(shù) 4. (10分)在圖(a)示所示的單穩(wěn)態(tài)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論