《數(shù)字電子技術(shù)》模擬試題一和答案_第1頁(yè)
《數(shù)字電子技術(shù)》模擬試題一和答案_第2頁(yè)
《數(shù)字電子技術(shù)》模擬試題一和答案_第3頁(yè)
《數(shù)字電子技術(shù)》模擬試題一和答案_第4頁(yè)
《數(shù)字電子技術(shù)》模擬試題一和答案_第5頁(yè)
已閱讀5頁(yè),還剩4頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電子技術(shù)模擬試題一一、單項(xiàng)選擇題(本題共10小題每小題2分,20分)1.下列四個(gè)數(shù)中,與十進(jìn)制數(shù)(163)D不相等的是( )。A、(A3)H B、(10100011)B C、(000101100011)8421BCD D、(203)O2.函數(shù) 的標(biāo)準(zhǔn)與或表達(dá)式是( )。A、F=m(0,2,3,5) B、F=m(1,4,5,6,7) C、F=m(0,2,3) D、F=m(0,1,5,7)3.下列說(shuō)法不正確的是( )。A、當(dāng)高電平表示邏輯0、低電平表示邏輯1時(shí)稱為正邏輯B、三態(tài)門(mén)輸出端有可能出現(xiàn)三種狀態(tài)(高阻態(tài)、高電平、低電平)C、OC門(mén)輸出端直接連接可以實(shí)現(xiàn)正邏

2、輯的線與運(yùn)算D、集電極開(kāi)路的門(mén)稱為OC門(mén)4.引起組合邏輯電路競(jìng)爭(zhēng)與冒險(xiǎn)的原因是( )。A、邏輯關(guān)系錯(cuò) B、干擾信號(hào) C、電路延時(shí) D、電源不穩(wěn)定5.為實(shí)現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)使( )。6.74390為集成異步十進(jìn)制加計(jì)數(shù)器芯片,其初始狀態(tài)為Q3Q2Q1Q0=1001,經(jīng)過(guò)6個(gè)CP脈沖后,計(jì)數(shù)器的狀態(tài)為( )。A、0000 B、0011 C、0100 D、01017.一片64k×8存儲(chǔ)容量的只讀存儲(chǔ)器(ROM),有( )。A、64條地址線和8條數(shù)據(jù)線 B、64條地址線和16條數(shù)據(jù)線C、16條地址線和8條數(shù)據(jù)線 D、16條地址線和16條數(shù)據(jù)線8.對(duì)電壓、頻率、電流等模擬量進(jìn)行數(shù)

3、字處理之前,必須將其進(jìn)行( )。A、直接輸入 B、隨意 C、D/A轉(zhuǎn)換 D、A/D轉(zhuǎn)換9.石英晶體多諧振蕩器的突出優(yōu)點(diǎn)是( )。A、振蕩頻率穩(wěn)定 B、電路簡(jiǎn)單 C、速度高 D、輸出波形邊沿陡峭10.用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器,其輸出脈寬為( )。A、0.7RC B、1.1RC C、1.4RC D、1.8RC二、判斷題(本題共10小題,每題2分,共20分)( )1. 在二進(jìn)制與十六進(jìn)制的轉(zhuǎn)換中,有下列關(guān)系:(1001110111110001)B=(9DF1)H( )2. 8421碼和8421BCD碼都是四位二進(jìn)制代碼。( )3. 二進(jìn)制數(shù)1001和二進(jìn)制代碼1001都表示十進(jìn)制數(shù)9。( )4

4、. 如果邏輯等式A+C=B+C成立,那么一定有B=C。( )5. TTL門(mén)電路的速度快,CMOS門(mén)電路的功耗小。( )6. OC與非門(mén)的輸出端可以并聯(lián)運(yùn)行,實(shí)現(xiàn)“線與”關(guān)系,即L=L1·L2( )7. 無(wú)論是TTL門(mén)電路驅(qū)動(dòng)CMOS門(mén)電路,還是CMOS門(mén)電路驅(qū)動(dòng)TTL門(mén)電路,都應(yīng)加接口電路。( )8. 集成譯碼器芯片不僅可以完成譯碼的功能,還可以實(shí)現(xiàn)邏輯函數(shù)產(chǎn)生器和數(shù)據(jù)分配器使用。( )9. 數(shù)字電路中最基本的運(yùn)算電路是加法器。( )10. 要改變觸發(fā)器的狀態(tài),必須有CP脈沖的配合。三、邏輯函數(shù)式的化簡(jiǎn)(共2小題,1小題4分,2小題6分,共10分)四、組合邏輯電路分析設(shè)計(jì)(共2小題,

5、1小題10分,2小題15分,共25分)1. 邏輯電路如圖所示,寫(xiě)出邏輯表達(dá)式,并化簡(jiǎn)為最簡(jiǎn)與或表達(dá)式,說(shuō)明電路的邏輯功能。2. 設(shè)有組合邏輯部件,不知內(nèi)部結(jié)構(gòu),測(cè)得其輸入波形A,B,C與輸出波形L如圖所示,1) 試列寫(xiě)出真值表,寫(xiě)出最小項(xiàng)表達(dá)式;2) 畫(huà)出由74138譯碼器和門(mén)電路構(gòu)成邏輯圖;3) 畫(huà)出由74151數(shù)據(jù)選擇器構(gòu)成邏輯圖。五、時(shí)序邏輯電路的分析和設(shè)計(jì)(1小題8分,2小題7分,3小題10分,共25分)1. 設(shè)負(fù)邊沿JK觸發(fā)器的初始狀態(tài)為0,CP、J、K信號(hào)如圖所示,試畫(huà)出Q端的波形。2. 請(qǐng)把D觸發(fā)器轉(zhuǎn)換為T(mén)觸發(fā)器,寫(xiě)出步驟,畫(huà)出電路圖。3. 試用集成計(jì)數(shù)器74390和集成計(jì)數(shù)器74LS161設(shè)計(jì)8進(jìn)制計(jì)數(shù)器。數(shù)字電子技術(shù)模擬試題一參考答案一、單項(xiàng)選擇題(本題共10小題每小題2分,20分)1.D2.C3.A4.C5.B6.D7.C8.D9.A10.B二、判斷題(本題共10小題,每題2分,共20分)1.2.×3.×4.×5.6.7.×8.9.10.×三、邏輯函數(shù)式的化簡(jiǎn)(共2小題,1小題4分

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論