計數(shù)計時器的VHDL設(shè)計課件_第1頁
計數(shù)計時器的VHDL設(shè)計課件_第2頁
計數(shù)計時器的VHDL設(shè)計課件_第3頁
計數(shù)計時器的VHDL設(shè)計課件_第4頁
計數(shù)計時器的VHDL設(shè)計課件_第5頁
已閱讀5頁,還剩26頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、/VHDL設(shè)計本課要解決的問題:n一般計時器的VHDL描述;n六十進制計數(shù)器和計時器的VHDL設(shè)計;n二十四進制計時器的VHDL設(shè)計;n數(shù)字鐘的VHDL設(shè)計。一、 計數(shù)器的作用n在時鐘的驅(qū)動下,對輸入脈沖進行計數(shù);如果輸入的脈沖為時鐘脈沖,就成為計時器。n當(dāng)計數(shù)值達到一定數(shù)值,計數(shù)器產(chǎn)生進位輸出,并復(fù)位。 二、計數(shù)器的設(shè)計(P63-67)n簡單計時器的設(shè)計;n六十進制計數(shù)器和計時器的設(shè)計;n二十四進制計時器的設(shè)計;n數(shù)字鐘的設(shè)計。n最簡單的計時器ENTITY CNT4 IS PORT ( CLK : IN BIT ; Q : BUFFER INTEGER RANGE 15 DOWNTO 0 )

2、 ; END ; ARCHITECTURE bhv OF CNT4 IS BEGIN PROCESS (CLK) BEGIN IF CLKEVENT AND CLK = 1 THEN Q = Q + 1 ; END IF; END PROCESS ;END bhv; BUFFER模式才可以讀取在時鐘CLK信號的驅(qū)動下Q對時鐘信號CLK進行計數(shù);由于Q為BUFFER模式,所以可以讀取Q的值【例3-19】表式表式Q = Q + 1Q = Q + 1的右項與左項并非處于相同的時刻內(nèi),對于時序電的右項與左項并非處于相同的時刻內(nèi),對于時序電路,除了傳輸延時外,前者的結(jié)果出現(xiàn)于當(dāng)前時鐘周期;后者,即路,除

3、了傳輸延時外,前者的結(jié)果出現(xiàn)于當(dāng)前時鐘周期;后者,即左項要獲得當(dāng)前的左項要獲得當(dāng)前的Q + 1Q + 1,需等待下一個時鐘周期。,需等待下一個時鐘周期。 時鐘信號到來?時鐘信號到來?Q計數(shù)加計數(shù)加1結(jié)束結(jié)束 LIBRARY IEEE ; USE IEEE.STD_LOGIC_1164.ALL ; USE IEEE.STD_LOGIC_UNSIGNED.ALL ; ENTITY CNT4 IS PORT ( CLK : IN STD_LOGIC ; Q : OUT STD_LOGIC_VECTOR(3 DOWNTO 0) ) ; END ; ARCHITECTURE bhv OF CNT4 IS

4、SIGNAL Q1 : STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN PROCESS (CLK) BEGIN IF CLKEVENT AND CLK = 1 THEN Q1 = Q1 + 1 ; END IF; END PROCESS ; Q 0) ; ELSIF CLKEVENT AND CLK=1 THEN IF EN = 1 THEN IF CQI 0); END IF; END IF; END IF; IF CQI = 9 THEN COUT = 1; ELSE COUT = 0; END IF; CQ 0) 為省略賦值方式,對CQI清零檢測是否允許計數(shù)允許計

5、數(shù)允許計數(shù), 檢測是否小于檢測是否小于9大于大于9,計數(shù)值清零,計數(shù)值清零計數(shù)大于等于9,輸出進位信號將計數(shù)值向端口輸出LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_unsigned.ALL;ENTITY bcd60count ISPORT(clk, bcd1wr, bcd10wr, cin: IN STD_LOGIC; co: OUT STD_LOGIC; datain: IN STD_LOGIC_VECTOR(3 DOWNTO 0); bcd10n: BUFFER STD_LOGIC_VECTOR(2 DOWNTO

6、0); bcd1n: BUFFER STD_LOGIC_VECTOR(3 DOWNTO 0);END bcd60count;【六十進制計數(shù)器】|實體n 六十進制計數(shù)器的設(shè)計clk: 時鐘端;bcd1wr, bcd10wr: 計數(shù)初值的個位和十位允許寫入端;datain: 計數(shù)初值輸入端;bcd1n, bcd10n: 計數(shù)值的個位輸出和十位輸出;co: 計數(shù)值進位輸出。|結(jié)構(gòu)體ARCHITECTURE behave OF bcd60count ISBEGINEND behave;PROCESS(clk, bcd1wr)BEGINIF(bcd1wr=1) THEN bcd1n=datain;ELS

7、IF(clkEVENT AND clk=1) THEN IF(cin=1) THEN IF(bcd1n=“1001”) THEN bcd1n=0000; ELSE bcd1n=bcd1n+1; END IF; END IF;END IF;END PROCESS;PROCESS (bcd10n, bcd1n, cin)BEGINIF(cin=1 AND bcd1n=“1001” AND bcd10n=“101”) THEN co=1;ELSE co=0;END IF;END PROCESS;PROCESS(clk, bcd10wr)BEGINIF(bcd10wr=1) THEN bcd10n=d

8、atain(2 DOWNTO 0);ELSIF(clkEVENT AND clk=1) THEN IF(cin=1 AND bcd1n=“1001”) THEN IF(bcd10n=“101”) THEN bcd10n=000; ELSE bcd10n=bcd10n+1; END IF; END IF;END IF;END PROCESS;PROCESS(clk, bcd1wr)BEGINIF(bcd1wr=1) THEN bcd1n=datain;ELSIF(clkEVENT AND clk=1) THEN IF(cin=1) THEN IF(bcd1n=“1001”) THEN bcd1n

9、=0000; ELSE bcd1n=bcd1n+1; END IF; END IF;END IF;END PROCESS;進程處理個位計數(shù)bcd1wr為1時,對個位bcd1n進行置位在時鐘信號驅(qū)動下,當(dāng)進位輸入cin為1時,若bcd1n為9則歸零;否則bcd1n加1計數(shù)PROCESS(clk, bcd10wr)BEGINIF(bcd10wr=1) THEN bcd10n=datain(2 DOWNTO 0);ELSIF(clkEVENT AND clk=1) THEN IF(cin=1 AND bcd1n=“1001”) THEN IF(bcd10n=“101”) THEN bcd10n=00

10、0; ELSE bcd10n=bcd10n+1; END IF; END IF;END IF;END PROCESS;進程處理十位計數(shù)bcd10wr為1時,對十位bcd10n進行置位在時鐘信號驅(qū)動下,當(dāng)進位輸入cin為1時, 個位bcd1n為9,若十位bcd10n為5, 則bcd10n歸零;否則bcd1n加1計數(shù)PROCESS (bcd10n, bcd1n, cin)BEGINIF (cin=1 AND bcd1n=“1001” AND bcd10n=“101”) THEN co=1;ELSE co=0;END IF;END PROCESS;進程處理進位輸出當(dāng)個位bcd1n為9, 十位bcd1

11、0為5, 即計數(shù)值為59時,若cin為1表示再來一個進位輸入需要計數(shù),則計數(shù)器有進位要輸出六十進制計時器六十進制計時器LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY clk_s ISPORT(clk: IN STD_LOGIC; q1: BUFFER INTEGER RANGE 0 TO 9; qt: BUFFER INTEGER RANGE 0 TO 6; co: OUT STD_LOGIC);END clk_s;ARCHITECTURE behav OF clk_s ISBEGINPROCESS(clk)BEGINIF(clkEVENT AN

12、D clk=1) THEN IF(q1=9) THEN q1=0; ELSE q1=q1+1; END IF;END IF;END PROCESS;PROCESS(clk,q1)BEGINIF(clkEVENT AND clk=1) THEN IF(q1=9) THEN IF(qt=5) THEN qt=0; ELSE qt=qt+1; END IF; END IF;END IF;END PROCESS;PROCESS(clk, q1, qt)BEGINIF(clkEVENT AND clk=1) THEN IF(qt=5 AND q1=9) THEN co=1; ELSE co=0; END

13、 IF;END IF;END PROCESS;END behav;二十四進制計數(shù)器ENTITY clk_h ISPORT(clk: IN BIT; q1: BUFFER INTEGER RANGE 0 TO 9; qt: BUFFER INTEGER RANGE 0 TO 2; co: OUT BIT);END clk_h;n二十四進制計數(shù)器的設(shè)計ARCHITECTURE a_clk_h OF clk_h ISBEGINPROCESS(clk, qt)BEGINIF (clkEVENT AND clk=1) THEN IF (qt=2 and q1=3) THEN q1=0; ELSIF (q

14、1=9) THEN q1=0; ELSE q1=q1+1; END IF;END IF;END PROCESS;PROCESS(q1, clk)BEGINIF (clkEVENT AND clk=1) THEN IF(q1=3) THEN IF (qt=2) THEN qt=0; END IF; ELSIF (q1=9) THEN qt=qt+1; END IF;END IF;END PROCESS;PROCESS(q1, qt, clk)BEGINIF (clkEVENT AND clk=1) THEN IF (q1=3 AND qt=2) THEN co=1; ELSE co=0; END

15、 IF;END IF;END PROCESS;END a_clk_h;n實驗: 數(shù)字鐘的設(shè)計六十進制計數(shù)器 (秒)六十進制計數(shù)器 (分)二十四進制計數(shù)器 (小時)基準(zhǔn)脈沖秒進位分進位秒顯示分顯示小時顯示三、分頻器n 分頻器以計數(shù)器為基礎(chǔ)實現(xiàn);n 對輸入脈沖進行計數(shù),輸入為N個脈沖時,輸出為1個脈沖,輸出信號即對輸入信號進行N分頻。輸入N個脈沖輸出1個脈沖ENTITY CNT4 IS PORT ( CLK : IN BIT ; Q : BUFFER INTEGER RANGE 15 DOWNTO 0 ; COUT: OUT BIT ) ; END ; ARCHITECTURE bhv OF CN

16、T4 IS BEGIN PROCESS (CLK) BEGIN IF CLKEVENT AND CLK = 1 THEN IF Q=4 THEN Q=0; ELSE Q = Q + 1 ; END IF; END IF; IF Q =4 THEN COUT = 1; ELSE COUT =4 THEN Q:=0; ELSE Q := Q + 1 ; END IF; END IF; IF QP THEN COUT = 1; ELSE COUT = 0; END IF; END PROCESS ;END bhv; n占空比為50%的偶數(shù)倍分頻器:n方案一:當(dāng)計數(shù)器計數(shù)到N/2-1時,輸出信號翻轉(zhuǎn),

17、同時計數(shù)器復(fù)位;n方案二:計數(shù)器為0N/2-1時,輸出信號為0;計數(shù)器為N/2N-1時,輸出信號為1。50%占空比的6分頻器Library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all;entity clk_div1 isport(clk_in:in std_logic; clk_out:out std_logic);end clk_div1;第一種方案:architecture a of clk_div1 issignal clk_outQ: std_

18、logic:=0;signal countQ:std_logic_vector(2 downto 0):=“000”;begin process(clk_in) begin if(clk_inevent and clk_in=1) then if(countQ/=2)then countQ=countQ+1; else clk_outQ=not clk_outQ; countQ0); end if; end if; end process;clk_out=clk_outQ;end a;第二種方案:architecture b of clk_div1 issignal countQ:std_lo

19、gic_vector(2 downto 0);begin process(clk_in) begin if(clk_inevent and clk_in=1) then if(countQ5) then countQ=countQ+1; else countQ0); end if; end if; end process; process(countQ) begin if (countQ3) then clk_out=0; else clk_out=1; end if; end process;end b;n占空比50%的奇數(shù)倍分頻器: 欲實現(xiàn)占空比為50%的2N+1分頻器,則需要對待分頻時鐘上升沿和下降沿分別進行N分頻,然后將兩個分頻所得的時鐘信號相或得到占空比為50%的2N+1分頻器。library ieee;use

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論