筆記本維修開機時序_第1頁
筆記本維修開機時序_第2頁
筆記本維修開機時序_第3頁
筆記本維修開機時序_第4頁
筆記本維修開機時序_第5頁
已閱讀5頁,還剩24頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

系統(tǒng)時序,適合IntelChipset部門:FAE技術研發(fā)組V1.0,EC_CLK_EN,EC,這是VCORECHIP發(fā)出,此板沒有使用,CLOCK-工作條件,輸入電壓,輸入電壓,Enable信號,參考電壓,CLOCK-系統(tǒng)CLOCK1,CLOCK-系統(tǒng)CLOCK2,PM_PWROK,當EC第Pin55接收到CPU_PWRGD延時后,從Pin148發(fā)出PM_PWROK說明:當EC接收到CPU_PWRGD以后會先后發(fā)出EC_CLK_EN和PM_PWROK這里會把PM_PWROK有個延時動作,作用是讓Clock工作后系統(tǒng)CLK到位,至于這個延時的時間是由軟體RD在BIOS里面進行控制,PWROK,BUF_PLT_RST#1與PLT_RST#_SB,CLK_ICHPCIPM_PWROK_R其他輸入南橋的頻率,不會影響RST#,PCI_RST#_ICH,PLT_RST#_SB,H_PWRGD,RST#,BUF_PLT_RST#_1用于NB,LAN,VGABUF_PLT_RST#_2用于LPCBUF_PLT_RST#_3用于SuperI/O,TPM,PCI_RST#用于CardBus,Newcard電源管理器,MiniCard,CPU_RST#,BUF_PLT_RST#_1PWROKCLK_MCH_3GPLLCLK_MCH_3GPLL#CLK_PCIE_ICH(DMI)CLK_PCIE_ICH#(DMI)VCC_AXMVCC_RXR_DMI_1:2VCC_PEG1:5+1.5VS_PCIE_ICHVCCDMIPLL,H_CPURST#,電壓,Clock,CPU動作,SB發(fā)出的H_PWRGDNB發(fā)出的H_CPURST#VCOREVCCP_CPUGTL_REF,CPU動作,這里說的CPU動作,只是指CPU工作,但是AD還沒有傳輸.,AD傳輸動向,CPU,MCH,DDR2/3,VGA,ICH,EC,BIOS,FSB,DMI,LPC,F,LAN,WLAN,NC,RPS,PCI-E,?,?,?,系統(tǒng)時序-HostBus,H_A#3:35地址線H_D#0:63數(shù)據(jù)線H_ADSTB#0:1地址選通H_DSTBN#0:3數(shù)據(jù)選通H_DSTBP#0:3數(shù)據(jù)選通H_REQ#0:4請求命令H_DINV#0:3動態(tài)總線倒置H_ADS#地址選通H_BNR#下一模塊請求H_BPRI#總線優(yōu)先權請求,H_DEFER#延遲H_DRDY#數(shù)據(jù)讀取H_DBSY#數(shù)據(jù)總線忙H_BR0#總線請求H_LOCK#鎖定H_CPURST#CPU復位H_RS#0:2響應狀態(tài)H_TRDY#目標準備H_HIT#偵測H_HITM#偵測修改,系統(tǒng)時序-HostBus1,H_A#3:35I/OAddress地址總線這組地址信號定義了CPU的最大內存尋址空間為64GB。在地址周期的第一個子周期中,這些Pin傳輸?shù)氖墙灰椎牡刂?,在地址周期的第二個子周期中,這些Pin傳輸?shù)氖沁@個交易的信息類型H_D#0:63I/OData數(shù)據(jù)線這些訊號線是數(shù)據(jù)總線主要負責傳輸數(shù)據(jù)。它們提供了CPU與NB之間64Bit的通道。只有當DRDY#為Low時,總在線的數(shù)據(jù)才為有效,否則視為無效數(shù)據(jù)H_ADSTB#0:1I/OAddressStrobes地址選通這兩個信號主要用于鎖定A35:3#和REQ4:0#在它們的上升沿和下降沿。相應的ADSTB0#負責REQ4:0#和A16:3#,ADSTB1#負責A31:17#,H_DSTBN#0:3I/ODataStrobe數(shù)據(jù)選通H_DSTBP#0:3I/ODataStrobe數(shù)據(jù)選通H_REQ#0:4I/ORequestCommand命令請求當總線擁有者開始一個新的交易時,由它來定義交易的命令H_DINV#0:3I/ODynamicBusInversion動態(tài)總線倒置表明了相關的數(shù)據(jù)是否翻轉,數(shù)據(jù)線在電子特性上被驅動為低.,系統(tǒng)時序-HostBus2,H_ADS#I/OAddressStrobe地址選通當這個信號被宣稱時說明在地址信號上的數(shù)據(jù)是有效的。在一個新的交易中,所有Bus上的信號都在監(jiān)控ADS#是否有效H_BNR#I/OBlockNextRequest下一模塊請求這個信號用來阻止當前請求的總線控制器發(fā)出新的請求,來動態(tài)的控制處理器的傳輸.H_BPRI#NBCPUBusPriorityRequest總線優(yōu)先權請求當BPRI#有效時,所有其他的設備都要停止發(fā)出新的請求,除非這個請求正在被鎖定,總線所有者要始終保持BPRI#為有效,直到所有的請求都完成才能釋放總線的控制權H_DEFER#NBCPUDefer延遲這個信號會結束當前的傳輸,用以個延遲指令或一個重試指令轉入探測,系統(tǒng)時序-HostBus3,H_DRDY#I/ODataReady數(shù)據(jù)讀取這個信號在數(shù)據(jù)傳輸?shù)拿總€循環(huán)周期的開始有效13.H_DBSY#I/ODataBusBusy數(shù)據(jù)總線忙數(shù)據(jù)總線擁有者,使用這個信號來保證數(shù)據(jù)總線上的傳輸命令多于一周期,此時總線有數(shù)據(jù)正在處理14.H_BR0#I/OBusRequest總線請求北橋在H_CPURST#有效期間,把此信號拉第低,處理器在H_CPURST#從無到有的時候,采樣此信號,最小的設置時間是4HCLKS,最小的保持時間時2個時鐘周期,最大的時20個HCLKS,當保持時間滿足要求后,此信號需保持三態(tài).15.H_LOCKCPUNBLock鎖定直到H_LOCK#取消后,所有的處理器總線周期才可以采樣,系統(tǒng)時序-HostBus4,16.H_CPURST#NBCPUCPUResetCPU復位北橋輸出,當北橋接收到BUF_PLT_RST#_1有效,并且有效后一毫秒發(fā)出,這個信號使處理器按一個已知狀態(tài)開始運作17.H_RS#0:2NBCPUResponseStatus相應狀態(tài)這個信號表明了相應的類型,如下表,系統(tǒng)時序-HostBus5,18.H_TRDY#NBCPUTargetReady目標準備當這個信號有效時表示可以接收數(shù)據(jù)19.H_HIT#I/OHit偵測這個信號表明了一個緩沖代理保持了請求總線上未被更改的副本,也可以由目的設備發(fā)出相關聯(lián)的信號20.H_HITM#I/OHitModified偵測修改這個信號表明了緩沖代理保持一個請求總線上被修改的指令,并假定這個代碼器對提供請求總線有責任與H_HIT#相關聯(lián)來擴展SNOOP窗口.,系統(tǒng)時序-HostBus6,系統(tǒng)時序-DMI,DMI(DirectMediaInterfact)直接媒體界面?zhèn)鬏?.DMI_TXN0:4SBNBDifferentialTransmitPair差分輸出對DMI_TXP0:4SBNBDifferentialTransmitPair差分輸出對DMI_RXN0:4NBSBDifferentialReceivePair差分輸入對DMI_RXP0:4NBSBDifferentialReceivePair差分輸入對DMI_ZCOMPSBImpedanceCompensationInput阻抗補償輸入這個信號用來決定DMI輸入補償6.DMI_IRCOMPSBImpedance/CurrentCompensationOutput阻抗/電流補償輸出這個信號用來決定DMI輸出補償或偏流,系統(tǒng)時序-LPC,LPC(LowPinCount)低腳位計算LPC_AD0:3I/OAddressData數(shù)據(jù)地址這四訊號線用來傳輸LPCBus地址和數(shù)據(jù)LPC_FRAME#I/OLPCFrameLPC的周期框架當這個訊號有效時,指示開始或結束一個LPC周期3.LPC_DRQ#0SBDMARequestDMA請求當SuperI/O上的Device需要用DMA通道時,就會驅動這個訊號向南橋發(fā)出請求,系統(tǒng)時序-FlashBus,FA0:19I/OAddress地址線用來傳輸FlashBus地址FD0:7I/OData數(shù)據(jù)線用來傳輸FlashBus數(shù)據(jù)FRD#ECBIOSRead讀取控制當有效時表示讀取BIOS指令FWR#ECBIOSwrite寫入控制當有效時表示寫入BIOS指令FCS#ECBIOSChipSelect片選信號當有效時表示BIOS這個CHIP已經(jīng)被選擇FA2/BADDR0FA3/BADDR1FA4/PPENFA5/SHBM,DebugCard功能說明,1.如M/B上有預NEWCARDdebug線:可用Newcardconnector以LPC或SMBUS顯示postcode.(優(yōu)先權:LPCSMBUS)2.如M/B上有LPC訊號到FPCconnector12P:可用12PFFC接FPCconnector,可顯示LPCpostcode.3.如M/B上無debug線:可用Newcardconnector以顯示SMBUSpostcode.Note:BIOS的SMBUSpostcode在SantaRosa平臺以後才有支援.,DebugCard開關介紹,註1:debugcard需裝上LPC/FWH的ROM.註2:選擇SIO位址,避免與M/B上的SIO位址相衝.2.LPC/FWHROMconnector:裝LPC/FWH的ROM.(ISA的能用)3.LEDfunction:POWER-ONLED(當+3V電源,此LED燈)DebugROMLED(當switch開關1換至ON,LED燈)FLASHBIOSLED(當switch開關3換至OFF,LED燈),示波器代替Debug,Debug卡偵測的是LPCBus,我們可以利用示波器測量LPC來判斷主板“跑”到什么地方量測信號:LPC_AD0:3,任意一個使用一塊獨立顯卡的好板第一步確定9E,主板上電不上CPU,開機觀察波形第二步確定E0.主板上CPU,不上內存,開機觀察波形第三步確定顯示,上CPU,內存不上顯卡,開機觀察波形記下以上三

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論