3CMOS模擬電路基本單元一(課件4)_第1頁
3CMOS模擬電路基本單元一(課件4)_第2頁
3CMOS模擬電路基本單元一(課件4)_第3頁
3CMOS模擬電路基本單元一(課件4)_第4頁
3CMOS模擬電路基本單元一(課件4)_第5頁
已閱讀5頁,還剩15頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

CMOS模擬集成電路基本單元(一)微電子學院劉簾曦西安電子科技大學1CMOS模擬集成電路基本單元(一)一、模擬開關(guān)二、有源電阻三、電流源和電流沉四、電流鏡西安電子科技大學2一、模擬開關(guān)西安電子科技大學模擬開關(guān)在模擬集成電路設(shè)計中具有非常重要的作用;分為NMOS模擬開關(guān)和CMOS模擬開關(guān);對于NMOS模擬開關(guān),當控制信號C的電壓為電源電壓時,要求Vout≈Vin,即要求NMOS晶體管工作在深度線性區(qū)。

3NMOS模擬開關(guān)非理想模型西安電子科技大學VOS表示模擬開關(guān)的失調(diào)電壓,表示開關(guān)導通且電流為零時,端點A和B之間存在的電壓。IOFF表示開關(guān)關(guān)斷時流過的漏電流。CA、CB、CAB和CBC分別表示開關(guān)端點對地的寄生電容,對模擬信號采樣保持電路性能有較大的影響。

NMOS模擬開關(guān)的非理想模型可以等效為一個三端網(wǎng)絡(luò),端口A和B為開關(guān)的輸入輸出端,C為電壓控制端。理想情況下,RON為零,而ROFF為無窮大。為了降低總諧波失真,RON與控制電壓的關(guān)系應(yīng)為線性關(guān)系。4NMOS模擬開關(guān)的導通電壓-電流特性(1)西安電子科技大學當NMOS模擬開關(guān)處于導通狀態(tài)時,

0<VDS<VGS-VT

導通電阻為

當NMOS模擬開關(guān)處于關(guān)斷狀態(tài)時,即VGS<VT,

iDS=IOFF=0;則ROFF≈∞。5NMOS模擬開關(guān)的導通電壓-電流特性(2)西安電子科技大學W=L=3μm

VGS一定時,溝道電流隨著VDS增加而線性增加;當VDS一定時,溝道電流隨著VGS增加而增加。

6NMOS模擬開關(guān)的導通電壓-電流特性(3)西安電子科技大學多種寬長比NMOS模擬開關(guān)導通電阻與VGS之間的關(guān)系,當VGS一定時,導通電阻隨著W/L的增加而減??;當W/L一定時,導通電阻隨著VGS增加而減小。

7NMOS模擬開關(guān)的非理想效應(yīng)及解決方法西安電子科技大學動態(tài)范圍小即閾值電壓損失;時鐘饋通效應(yīng)主要是NMOS寄生電容所造成的,當控制信號發(fā)生較高頻率的變化時,寄生電容CGS和CGD使NMOS的柵極分別和源/漏極耦合,產(chǎn)生輸出失調(diào);CMOS模擬開關(guān)是比較理想的技術(shù),能有效提高開關(guān)動態(tài)范圍,減小時鐘饋通效應(yīng);8二、有源電阻西安電子科技大學CMOS模擬集成電路會采用大量的電阻,一般采用阱、擴散和多晶(Poly)實現(xiàn)精確的電阻值。在負載等應(yīng)用中,其電阻值不需要很精確,只要求保證其值的量級,所以可以采用MOS器件實現(xiàn)電阻,并能保證非常小的版圖面積。

9有源電阻分壓電路及并聯(lián)電阻西安電子科技大學10三、電流源和電流沉西安電子科技大學電流沉與電流源電路是兩端元件,其電流值受柵電壓控制,和加在MOS源漏兩端的電壓無關(guān)。一般來說,電流沉的負端電壓接VSS,而電流源的正端電壓接Vdd。MOS工作在飽和區(qū)。電流沉的源漏電壓應(yīng)大于VMIN才能正常工作

rout=1/gds11電流源電流源的源漏電壓應(yīng)小于VMIN才能正常工作

西安電子科技大學需要改進之一:增加小信號輸出電阻,使輸出電流更加穩(wěn)定;需要改進之二:減小VMIN的值,使得電流沉或電流源能在較寬的輸出電壓范圍V內(nèi)工作。目前增加輸出電阻的最有效方法之一是采用Cascode結(jié)構(gòu)。

12電流源輸出電阻提高技術(shù)西安電子科技大學13電流源輸出電阻提高技術(shù)——Cascode技術(shù)西安電子科技大學14四、電流鏡(電流放大器)西安電子科技大學基本原理:如果兩個相同的NMOS(PMOS)的柵源電壓相同,則溝道電流也相同。

15NMOS基本電流鏡電路及特性西安電子科技大學(1)輸出輸入電流比值是MOS晶體管尺寸的比例關(guān)系,完全由集成電路設(shè)計人員控制;(2)當NMOS處于飽和態(tài)工作時,輸出電流是隨著VDS2的增加而近似線性增加的,而不是完全等于輸入電流

16MOS電流鏡的非理想效應(yīng)西安電子科技大學MOS晶體管幾何尺寸不匹配。集成電路光刻工藝、腐蝕及橫向擴散所引入的誤差會是晶體管的幾何尺寸不匹配,直接影響電流鏡的比例電流關(guān)系。MOS晶體管閾值電壓不匹配。在集成電路工藝中,MOS晶體管的柵氧化層存在線性梯度誤差和隨機誤差,使得相同尺寸的MOS晶體管閾值電壓存在不匹配,影響電流鏡的比例電流關(guān)系。溝道長度調(diào)制效應(yīng)。特別是亞微米及深亞微米電流鏡的短溝道調(diào)制效應(yīng)17Wilson電流鏡

當NMOS處于飽和態(tài)工作時,輸出電流是隨著VDS2的增加而近似線性增加的,而不完全等于輸入電流。解決方法是Wilson或Cascode電流鏡;Wilson電流鏡利用電流負反饋增加其輸出電阻;如果輸出電流增加,則通過M2的電流也增加,而且由于M1和M2的鏡像關(guān)系使

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論