版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
精品文檔-下載后可編輯基于DSP和SOPC數(shù)字信號發(fā)生器的設(shè)計-設(shè)計應用摘要:為了比較DSP和SOPC技術(shù)在電子設(shè)計領(lǐng)域的應用,采用泰勒展開法和DDFS技術(shù),分別給出設(shè)計方案的硬件電路結(jié)構(gòu)和軟件流程圖,并通過集成開發(fā)環(huán)境CCS和DE2開發(fā)板實現(xiàn)正弦信號發(fā)生器。結(jié)果表明,采用SOPC技術(shù)設(shè)計的正弦信號發(fā)生器與使用DSP芯片實現(xiàn)相比,其高速的運算能力以及內(nèi)部操作的靈活性,使得產(chǎn)生的波形具有控制方便,輸出相位連續(xù),精度高,穩(wěn)定性好等優(yōu)點,具有很高的應用價值。
0引言
數(shù)字信號發(fā)生器是在電子電路設(shè)計、自動控制系統(tǒng)和儀表測量校正調(diào)試中應用很多的一種信號發(fā)生裝置和信號源。而正弦信號是一種頻率成分為單一的常見信號源,任何復雜信號(例如聲音信號)都可以通過傅里葉變換分解為許多頻率不同、幅度不等的正弦信號的疊加,廣泛地應用在電子技術(shù)試驗、自動控制系統(tǒng)和通信、儀器儀表、控制等領(lǐng)域的信號處理系統(tǒng)中及其他機械、電聲、水聲及生物等科研領(lǐng)域。
目前,常用的信號發(fā)生器絕大部分由模擬電路或數(shù)字電路構(gòu)成,體積和功耗都很大,價格也比較貴。隨著微電子技術(shù)和計算機技術(shù)的發(fā)展,以DSP微處理器及DSP軟硬件開發(fā)系統(tǒng)(例如集成開發(fā)環(huán)境CCS)及配套產(chǎn)品為內(nèi)容已形成了龐大并極具前途的高新技術(shù)產(chǎn)業(yè),而可編程邏輯器件、SOPC等新技術(shù)的應用迅速滲透到電子、信息、通信等領(lǐng)域。這里分別借助DSP芯片運算速度高,功耗低,實時分析的優(yōu)勢以及SOPC技術(shù)靈活的可配置性、較高的可靠性、硬件升級容易等優(yōu)點設(shè)計了正弦信號發(fā)生器,并對各自設(shè)計過程及優(yōu)缺點進行了對比。
1基于DSP設(shè)計正弦信號發(fā)生器
1.1正弦波產(chǎn)生原理
一般情況,產(chǎn)生正弦波的方法有兩種:查表法和泰勒級數(shù)展開法。查表法是使用比較普遍的方法,優(yōu)點是處理速度快,調(diào)頻調(diào)相容易,精度高,但需要的存儲器容量很大。泰勒級數(shù)展開法需要的存儲單元少,具有穩(wěn)定性好,算法簡單,易于編程等優(yōu)點,而且展開的級數(shù)越多,失真度就越小。本文采用了泰勒級數(shù)展開法。一個角度為θ的正弦和余弦函數(shù),可以展開成泰勒級數(shù),取其前5項進行近似得:
式中:x為θ的弧度值,x=2πf/fs(fs是采樣頻率;f是所要發(fā)生的信號頻率)。
1.2硬件設(shè)計
系統(tǒng)硬件主要由微機、DSP芯片、數(shù)/模轉(zhuǎn)換模塊組成。其中,DSP芯片采用的是TI公司性價比良好的TMS320VC5402。它有一組程序總線和三組數(shù)據(jù)總線、高度并行性的算術(shù)邏輯單元ALU、專用硬件邏輯片內(nèi)存儲器、增強型HPI口和高達100MHz的CPU頻率。它可以在一個周期里完成兩個讀和一個寫操作,并且具有專門的硬件乘法器,廣泛采用流水線操作,提供特殊的DSP指令,可以用來快速地實現(xiàn)各種數(shù)字信號處理算法。D/A采用了一種雙極型8位、低功耗數(shù)/模轉(zhuǎn)換器DAC08,實現(xiàn)了高速同步數(shù)/模轉(zhuǎn)換。硬件結(jié)構(gòu)框圖如圖1所示。
1.3軟件設(shè)計
軟件設(shè)計是基于CCS開發(fā)環(huán)境的。CCS是TI公司推出的為開發(fā)TMS320系列DSP軟件的集成開發(fā)環(huán)境,是目前使用為廣泛的DSP開發(fā)軟件之一。它提供了環(huán)境配置、源文件編譯、編譯連接、程序調(diào)試、跟蹤分析等環(huán)節(jié),并把軟、硬件開發(fā)工具集成在一起,使程序的編寫、匯編、程序的軟硬件仿真和調(diào)試等開發(fā)工作在統(tǒng)一的環(huán)境中進行,從而加速軟件開發(fā)進程。本文采用了與硬件開發(fā)板相結(jié)合的在線編程模式,通過CCS軟件平臺上應用C語言及C54X匯編語言來實現(xiàn)正弦信號發(fā)生裝置。
軟件設(shè)計的思想是:正弦波的波形可以看作由無數(shù)點組成,這些點與x軸的每一個角度值相對應,可以利用DSP處理器處理大量重復計算的優(yōu)勢來計算x軸每一點對應的y的值(在x軸取N個點進行逼近)。整個系統(tǒng)軟件由主程序和基于泰勒展開法的SIN子程序組成,相應的軟件流程圖如圖2和圖3所示。
程序中,N值為產(chǎn)生正弦信號一個周期的點數(shù),產(chǎn)生的正弦信號頻率與N數(shù)值大小及D/A轉(zhuǎn)換頻率fDA有關(guān),產(chǎn)生正弦波信號頻率f的計算公式為:
f=fDA/N
因此,選擇每個正弦周期中的樣點數(shù),改變每個采樣點之間的延遲,即通過調(diào)節(jié)N值產(chǎn)生不同頻率的波形,同時也可以利用軟件改變輸出的離散波形值乘以相應的縮放因子A,從而調(diào)節(jié)波形的幅度。將程序裝載到DSP目標芯片中,波形實現(xiàn)結(jié)果可以在CCS圖形顯示界面直觀地表示出來(見圖4)或者用示波器觀察輸出結(jié)果如圖5所示。
輸出結(jié)果顯示,在CCS圖形觀察窗口得到了頻率穩(wěn)定,信號干擾小,波形失真度較小的正弦信號;利用示波器也可觀察到波形較好,穩(wěn)定的正弦信號。
2基于SOPC技術(shù)設(shè)計正弦信號發(fā)生器
盡管DSP處理器(如TI的TMS320系列)在過去很長一段時間幾乎是DSP應用系統(tǒng)器件的惟一選擇。但由于其自身的局限性,例如不靈活的硬件結(jié)構(gòu),使得其很難滿足當今迅速發(fā)展的DSP應用市場?,F(xiàn)代大容量、高速度、內(nèi)嵌有各種DSP模塊的FPGA和相應的SOPC技術(shù)出現(xiàn),使得數(shù)字信號處理的實現(xiàn)更加容易。
2.1DDFS原理
直接數(shù)字頻率合成(DDFS)電路由系統(tǒng)時鐘、相位累加器、頻率累加器、波形查找表、D/A轉(zhuǎn)換器和信號調(diào)理電路構(gòu)成。DDFS的工作原理是在每個時鐘周期,用頻率累加器以輸入頻率字FW為步進進行自增累加,累加結(jié)果的高位送相位累加器,并與輸入的相位字PW進行累加,相位累加的輸出作為波形查找表的地址,從查找表中讀出相應的數(shù)據(jù)送給D/A轉(zhuǎn)換器,經(jīng)過低通濾波器、后級放大等信號調(diào)理電路,以形成模擬量波形輸出。圖6給出系統(tǒng)結(jié)構(gòu)框圖。
DDFS的頻率輸出公式:
式中:N為相位累加器的位寬;M為頻率字位寬;Fclk為系統(tǒng)時鐘信號。
DDFS通過數(shù)控振蕩器產(chǎn)生頻率、相位可控的正弦波。其優(yōu)點體現(xiàn)在無需相位反饋控制,頻率建立及頻率切換較快,可編程且全數(shù)字化,控制靈活方便,輸出相位連續(xù)。如果在相位累加器的位數(shù)N足夠大時,理論上可以獲得很高的分辨精度,應用DDFS還可以產(chǎn)生其他多種調(diào)制信號,因此具有極高的性價比。
2.2硬件模塊設(shè)計與仿真
利用DSPBuiIder進行DSP模塊設(shè)計是SOPC技術(shù)的一個組成部分。關(guān)鍵設(shè)計過程在Matlab的圖形仿真環(huán)境Simulink中進行,用圖形方式調(diào)用DSPBuilder和其他Simulink庫中,圖形模塊,構(gòu)成系統(tǒng)級設(shè)計模塊,如圖7所示。
模塊化設(shè)計的主要優(yōu)點在于只要改變模塊中的狀態(tài)字就可以輕松地控制正弦波的頻率和相位,不用到程序里修改了,也不需要理解復雜難于掌握的硬件描述語言,真正做到模塊化并充分節(jié)省設(shè)計時間和設(shè)計周期。
電路模型設(shè)計完成后,可以利用Simulink環(huán)境的強大的圖形化仿真驗證功能,直接進行算法級模型仿真驗證,結(jié)果如圖8所示。由于在Matlab的Simulink中,模型仿真屬于系統(tǒng)驗證性質(zhì)的仿真,并不是RTL級仿真,與目標器件和硬件系統(tǒng)沒有關(guān)系。因此采用Modelsim對設(shè)計電路進行功能仿真。Modelsim是Mentor公司杰出的HDL仿真工具,以其強大的數(shù)字和模擬仿真功能而廣泛應用,且仿真結(jié)果直觀、易懂,如圖9所示。
由圖8和圖9輸出波形結(jié)果可以看出,采用SOPC方案設(shè)計的正弦信號發(fā)生器產(chǎn)生的正弦波波形清晰、穩(wěn)定、相位變化比較連續(xù),且輸出相位噪聲低。
2.3系統(tǒng)硬件驗證
通過SignaICompiler把設(shè)計模型文件轉(zhuǎn)成相應的硬件描述語言VHDL設(shè)計文件。在QuartusⅡ集成環(huán)境中,對.vhd文件進行編譯、時序仿真,對設(shè)計文件進行仿真驗證,確定DE2開發(fā)板中PIO所對應的輸入/輸出即引腳鎖定;對器件編程并終到目標芯片DE2EP2C35F672C6上,以實現(xiàn)硬件測試;調(diào)用Signal-TapⅡ觀察硬件測試結(jié)果,經(jīng)D/A轉(zhuǎn)換由示波器觀察波形輸出,其結(jié)果與系統(tǒng)仿真結(jié)果相同,從而驗證了系統(tǒng)設(shè)計的合理性。
3結(jié)語
從工程應用的角度,提出了基于DSP及SOPC的結(jié)構(gòu)化、模塊化設(shè)計方法,該方法可以推廣到其他電子設(shè)計領(lǐng)域,使系統(tǒng)電路設(shè)計更加簡便直觀,且便于擴展,具有較高的實用性和可靠性。通過對比DSP和SOPC設(shè)計的優(yōu)缺點表明,與DSP設(shè)計相比,SOPC技術(shù)可以大大縮短系統(tǒng)的設(shè)計周期,節(jié)省設(shè)計費用,提高產(chǎn)品的性價比和競爭力,因此更具有良好的推廣和應用前景。
參考文獻:
[1].TMS320VC
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 土地租賃協(xié)議2023
- 部編版六年級語文上冊第八單元知識梳理填空
- (2024)1-4酸鈉鹽生產(chǎn)建設(shè)項目可行性研究報告(一)
- 2023年天津市益中學校高考語文模擬試卷
- 2023年家政服務項目融資計劃書
- 零食行業(yè)藍皮書
- 電力電纜模擬習題+參考答案
- 養(yǎng)老院老人生活設(shè)施維修人員管理制度
- 養(yǎng)老院老人訪客管理制度
- 2024年旅游產(chǎn)品銷售與推廣合同3篇
- 道路工程施工方案及技術(shù)措施
- 陜西省漢中市洋縣2022-2023學年六年級上學期期末水平測試語文試卷
- 課外古詩詞誦讀《采桑子(輕舟短棹西湖好)》教學設(shè)計 統(tǒng)編版語文八年級上冊
- 國家開放大學《中國現(xiàn)代文學專題》形考任務1-4參考答案
- 2023年抖音運營陪跑協(xié)議書
- 工程倫理案例分析-毒跑道事件
- 小兒鼻炎調(diào)理課程課件
- 股東損害公司債權(quán)人利益責任糾紛起訴狀(成功范文)
- 家庭財務管理系統(tǒng)
- 逆向思維的含義與作用課件教學
- 冠寓運營管理手冊
評論
0/150
提交評論