數(shù)電課件第二篇第4章(12-1)_第1頁
數(shù)電課件第二篇第4章(12-1)_第2頁
數(shù)電課件第二篇第4章(12-1)_第3頁
數(shù)電課件第二篇第4章(12-1)_第4頁
數(shù)電課件第二篇第4章(12-1)_第5頁
已閱讀5頁,還剩15頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

集成電子技術(shù)基礎(chǔ)教程2003~2004學(xué)年第1學(xué)期自動化(控制系)0101~0103班第二篇數(shù)字電路和系統(tǒng)第四章集成觸發(fā)器和時序邏輯電路2.4.8用PLD器件設(shè)計時序邏輯電路在第三章時,已介紹過PLD器件,那時是用可編程的“與”陣列和“或”陣列實現(xiàn)各種組合邏輯電路。時序電路的核心器件為寄存器。當(dāng)用PLD設(shè)計時序邏輯電路時,必須選用包含寄存器的PLD器件。在低密度PLD的基本結(jié)構(gòu)中,寄存器主要設(shè)置在輸出電路中,通常稱包含寄存器的低密度PLD器件為時序型PLD器件。應(yīng)用最廣泛的低密度時序型PLD器件為GAL器件。一、通用陣列邏輯器件GALGAL16V8

器件電路圖GAL16V8器件特點GAL器件和PAL器件一樣也是由可編程的與陣列和固定的或陣列構(gòu)成。每個輸出端采用了可編程的邏輯宏單元OLMC(OutputLogicMicroCell)。GAL16V8器件的與陣列中有8個專用輸入變量,8個反饋變量,共有64個與項構(gòu)成。輸出由8個OLMC單元構(gòu)成,進入每個OLMC單元的乘積項為8個,相應(yīng)的或陣列有8個,每個或陣列的規(guī)模為8個與項。1腳和11腳直接進入OLMC單元用于配置OLMC單元的結(jié)構(gòu)OLMC單元的結(jié)構(gòu)三態(tài)選擇器輸出選擇器反饋選擇器乘積選擇器OLMC的工作模式有5種,在結(jié)構(gòu)控制字中主要由可編程系數(shù)SYN(對OLMC單元12和單元19而言)、AC0、AC1(n)、AC1(m)和XOR(n)的狀態(tài)決定。①專用輸入方式結(jié)構(gòu):SYN=1,AC0=0,AC1=1輸出三態(tài)門輸出高阻態(tài),I/O只能作為輸入使用,作為送到相鄰的輸入信號。②專用組合型輸出結(jié)構(gòu):SYN=1,AC0=0,AC1=0此時輸出三態(tài)門為選通狀態(tài),電路為一個組合輸出電路。XOR=0,輸出為低電平有效;XOR=1,輸出高電平有效。輸出三態(tài)門由第一乘積項選通,輸出信號同時反饋到“與”邏輯陣列的輸入線上。③反饋組合型輸出結(jié)構(gòu):SYN=1,AC0=1,AC1=1④寄存器輸出結(jié)構(gòu):SYN=0,AC0=1,AC1=0異或門輸出經(jīng)過D觸發(fā)器輸出,其中反饋至“與”陣作為輸入。⑤乘積項控制輸出組合型結(jié)構(gòu):SYN=0,AC0=1,AC1=1GAL器件具有靈活的輸出電路結(jié)構(gòu)。在實際應(yīng)用中,開發(fā)軟件會根據(jù)用戶的要求自動配置。因此,時序型的GAL器件也完全能代替組合型的PAL器件。此時異或門輸出不經(jīng)過觸發(fā)器,而是直接送到輸出端。二、用PLD器件實現(xiàn)時序邏輯電路【例2.4.6】試用GAL16V8設(shè)計一個具有同步清零、同步置數(shù)和保持功能的8421編碼的十進制可逆計數(shù)器。解:待設(shè)計的8421BCD碼十進制可逆計數(shù)器框圖和功能表為:ABCDABCD11↑8421碼減計數(shù)xxxx01↑8421碼加計數(shù)xxxx10↑0000xxxx00↑Q0Q1Q2Q3ABCDS0S1CLK輸出輸入該計數(shù)器的ABEL語言如下:MODULE

ICCNT"定義模塊CLKPIN;"管腳定義S1,S0,D3,D2,D1,D0PIN;Q3,Q2,Q1,Q0PIN

ISTYPE‘REG’;Q=[Q3,Q2,Q1,Q0];"定義集合MODE=[S1,S0]"模式控制CLR=[0,0];"同步清“0”UP=[0,1];"8421十進制加法計數(shù)DOWN=[1,0];"8421十進制減法計數(shù)LOAD=[1,1];"同步置數(shù)D=[D3,D2,D1,D0];"定義集合EQUATIONS"采用邏輯方程描述邏輯功能Q.CLK=CLK;QC=Q3&Q0;"進位輸出QB=!Q3&!Q2&!Q1&!Q0;"借位輸出WHEN(MODE=LOAD)THENQ:=D;"同步置數(shù)WHEN(MODE=CLR)THENQ:=0;"同步清零WHEN(MODE=UP)&(Q<9)THENQ:=Q+1;"同步十進加計數(shù)WHEN(MODE=UP)&(Q>=9)THENQ:=0;WHEN(MODE=DOWN)&(Q>0)THENQ:=Q-1;"同步十進減計數(shù)WHEN(MODE=DOWN)&(Q=0)THENQ:=9;TEST—VECTORS[CLK,MODE,D]->[QC,QB,Q];[.C.,CLK,.X.]->[0,1,0]"清零測試@REPEAT10{[.C.,UP,.X.]->[.X.,.X.,.X.];}"加計數(shù)[.C.,LOAD,8]->[0,0,8]"同步置數(shù)測試@REPEAT4{[.C.,DOWN,.X.]->[.X.,.X.,.X.];}"減計數(shù)測試END將該ABEL語言編譯仿真后,其波形如圖?!纠?.4.7】用GAL16V8設(shè)計一個111序列脈沖檢測器解:先定義序列脈沖檢測器可能出現(xiàn)的狀態(tài):S0:初始狀態(tài),或CLK邊沿時輸入X為邏輯“0”;S1:在時鐘邊沿檢測到輸入X值為“1”;S2:在時鐘邊沿2次連續(xù)檢測到輸入X值為“1”;S3:在時鐘邊沿3次或以上檢測到輸入X值為“1”;111序列脈沖檢測器狀態(tài)轉(zhuǎn)移圖

111序列脈沖發(fā)生器的ABEL-HDL語言描述MODULESEQUENCE "定義模塊名CLK PIN; "定義輸入/輸出信號X PIN;Y PIN;Q1,Q0NODEISTYPE'REG';

"定義中間信號Q=[Q1,Q0]; "定義集合S0=[0,0];S1=[0,1];S2=[1,0];S3=[1,1];

EQUATIONS

"方程描述Q.CLK=CLK; "觸發(fā)器的點擴展Y=Q1&Q0; "MOORE型輸出STATE_DIAGRAM

Q "邏輯功能的狀態(tài)描述STATES0: IFXTHENS1ELSES0;STATES1: IFXTHENS2ELSES0;STATES2: IFXTHENS3ELSES0;STATES3: IFXTHENS3ELSES0;TEST_VECTORS([CLK,X]->Y)"測試邏輯功能 [.C.,0]->.X.;[.C.,1]->.X.;

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論