計(jì)算機(jī)組成原理試題1_第1頁
計(jì)算機(jī)組成原理試題1_第2頁
計(jì)算機(jī)組成原理試題1_第3頁
計(jì)算機(jī)組成原理試題1_第4頁
計(jì)算機(jī)組成原理試題1_第5頁
已閱讀5頁,還剩135頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

一、選擇題.目前我們所說的個(gè)人臺式商用機(jī)屬于—D-oA.巨型機(jī)B.中型機(jī)C.小型機(jī).(2000)K,化成十六進(jìn)制數(shù)是_B_.A.(7CD)16 C.(7E0)16D.(7F0)16.下列數(shù)中最大的數(shù)是—A―,B.(227)8C.(98),6D.(152)io._D—表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A.原碼 B.補(bǔ)碼C.反碼.在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是—D。A.BCD碼B.16進(jìn)制C.格雷碼.下列有關(guān)運(yùn)算器的描述中,—D—是正確的。A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算B.只做加法c.能暫時(shí)存放運(yùn)算結(jié)果.EPROM是指_D—?A.讀寫存儲器 B.只讀存儲器C.可編程的只讀存儲器.Intel80486是32位微處理器,Pentium是—D一位微處理器。A.16 B.32 C.48.設(shè)[X]"=1.xiXzX3X“當(dāng)滿足A時(shí),X>-1/2成立。至少有一個(gè)為1 B.XI必須為1,XzXaX*任意C.Xi必須為0,X2X3X4至少有一個(gè)為1D.Xi必須為0,X2X3X.1任意.CPU主要包括—B—。C.運(yùn)算器和主存 D.控制器、ALU和主存.信息只用一條傳輸線,且采用脈沖傳輸?shù)姆绞椒Q為_A_。B.并行傳輸C.并串行傳輸D.分時(shí)傳輸.以下四種類型指令中,執(zhí)行時(shí)間最長的是__C_。A.RR型B.RS型,S型D.程序控制指令.下列_D_屬于應(yīng)用軟件。A.操作系統(tǒng)B.編譯系統(tǒng)C.連接程序

.在主存和CPU之間增加cache存儲器的目的是 C_。A.增加內(nèi)存容量 B.提高內(nèi)存可靠性C.俯決??和卜的匹配問■!D.增加內(nèi)存容量,同時(shí)加快存取速度.某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變,則可以選用—B—作為存儲芯片。A.SRAM16.A.SRAM16.設(shè)變址寄存器為X,形式地址為D,C.cacheD.輔助存儲器(X)表示寄存器X的內(nèi)容,這種尋址方式的有效地址為_A__.^^|X)+D方式的有效地址為_A__.^^|X)+DB.EA=(X)+(D)C.EA=((X)+D)D,EA=((X)+(D))17.在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為_B.18.A.隱含尋址C.18.A.隱含尋址C.寄存器尋址D.直接尋址下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是—B19.A.PPU(外圍處理機(jī))方式系統(tǒng)總線中地址線的功能是19.A.PPU(外圍處理機(jī))方式系統(tǒng)總線中地址線的功能是C.DMA方式D.通道方式A.用于選擇主存單元地址B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備用于選擇外存地址20.采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)要占用_D_的時(shí)間。A.一個(gè)指令周期 B.一個(gè)機(jī)器周期C.一個(gè)時(shí)鐘周期 ■儲周期.馮.諾依曼機(jī)工作方式的基本特點(diǎn)是—B—。A.多指令流單數(shù)據(jù)流C.堆棧操作 D.存儲器按內(nèi)容選擇地址.某機(jī)字長32位。其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,則最大正整數(shù)為則最大正整數(shù)為—A—.B.+(230-1)23.假設(shè)下列字符碼中有奇偶位校驗(yàn),是 D oA.11001011B.11010110C.+(231+1)D.+(230+1)但沒有數(shù)據(jù)錯誤,采用偶校驗(yàn)的字符碼C.11000001.采用虛擬存儲器的主要目的是—BD.擴(kuò)大外存儲器的存儲空間A.提高主存儲器的存取速度C.D.擴(kuò)大外存儲器的存儲空間.存儲器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于_D_。A.存放程序B.存放軟件C.存放微程序.指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實(shí)現(xiàn)—D―。B.程序的條件轉(zhuǎn)移 B.程序的條件轉(zhuǎn)移 ,杵?的條件轉(zhuǎn)移成無條件轉(zhuǎn)移C.程序的無條件轉(zhuǎn)移.堆棧尋址方式中,沒A為累加器,SP為堆棧指示器,Msp為SP指示的棧頂單元。如果進(jìn)棧操作的動作順序是(A)Msp,(SP)T-SP,那么出棧操作應(yīng)為—B—. A.(Msp)fA,(SP)+1-SP -AC.(SP)TfSP,(Msp)fA D.(Msp)-A,(SP)TfSP.Intel80486是32位微處理器,pentium是_D_位處理器。A.16 B.32C.48.指令周期是指—C_oCPU從主存取出一條指令的時(shí)間。CPU執(zhí)行一條指令的時(shí)間?Ki4Uii,'?斤?加上執(zhí)行這條指令的時(shí)間D.時(shí)鐘周期時(shí)間33.指出下面描述匯編語言特性的句子中概念上有錯誤的句子—C_oA.對程序員的訓(xùn)練要求來說,需要硬件知識B.匯編語言對機(jī)器的依賴性高C.用匯編厝■編制,'序的難度比高級講■小D.匯編語言編寫的程序執(zhí)行速度比高級語言快35.異步控制常用于_A_中,作為其主要控制方式oA. ,機(jī),訪|問主存與外圍設(shè)備。B.微型機(jī)中的CPU控制C.組合邏輯控制的CPUD.微程序控制器在—A_的計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲器單元統(tǒng)一編址,因此可

以不使用I/O指令。B.雙總線C.三總線D.多總線CD-ROM光盤是_B_型光盤,可用做計(jì)算機(jī)的存儲器和數(shù)字化多媒體設(shè)備。A.重寫,內(nèi) C.一次,外D.只讀,內(nèi)CPU響應(yīng)中斷時(shí),進(jìn)入“中斷周期”采用硬件方法保護(hù)并更新程序計(jì)數(shù)器PC內(nèi)容而不是由軟件完成,主要因?yàn)開A_。A.能進(jìn)入中斷處理程序并能正確返回原程序B.節(jié)省內(nèi)存。C.提高處理機(jī)速度。D.易于編制中斷處理程序。A.CPU對通道的請求形式是—D—.A.自陷b.中斷c.通道命令完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括_D_。A.運(yùn)算器、存儲器、控制器C.主機(jī)和實(shí)用程序下列數(shù)中最大的數(shù)為_B—。A.(10010101)2電子郵件是指_B_.A.用計(jì)算機(jī)管理郵政信件C.用計(jì)算機(jī)管理電話系統(tǒng)設(shè)字長32位,使用IEEE格式,B.外部設(shè)備和主機(jī)? 設(shè)備■■件?備C.(96),6D.(143)5B.Jiliij.il訐機(jī)網(wǎng)格收D.B.外部設(shè)備和主機(jī)? 設(shè)備■■件?備C.(96),6D.(143)5B.Jiliij.il訐機(jī)網(wǎng)格收D.用計(jì)算機(jī)處理收發(fā)報(bào)業(yè)務(wù)則階碼采用—C—表示。D.反碼C.組內(nèi)先行進(jìn)位,組間行波進(jìn)位 D.組內(nèi)形波進(jìn)位,組間先行進(jìn)位.某機(jī)字長32位,存儲容量1MB。若按字編址,它的尋址范圍是_C—。A.IM B.512KB ^^56KD.256KB.EPROM是指—D—.A.閃速存儲器 B.只讀存儲器

C.可編程的只讀存儲器 ■■只讀存儲器.相聯(lián)存儲器是按_C_進(jìn)行尋址的存儲器。A.地址指定方式 B.堆棧存取方式|■■定方式 D.地址指定方式與堆棧存取方式結(jié)合.單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用—C—.A.堆棧尋址方式 B.立即尋址方式■址方式 D.間接尋址方式.二地址指令中,操作數(shù)的物理位置不可能采取的結(jié)構(gòu)是—D—。A.寄存器一寄存器 B.寄存器一存儲器C.存儲器—存儲器 鎖存器.操作控制器的功能是—D—.A.產(chǎn)生時(shí)序信號B.從主存取出一條指令C.完成指令操作碼譯碼■■并產(chǎn)生相關(guān)的操作控制信號,以解釋執(zhí)行該指令52.同步控制是_C_.A.只適用于CPU控制的方式 B.只適用于外圍設(shè)備控制的方式D.同?個(gè)CPU周期中,付“以齊行執(zhí)行的微操作叫和斥性微操作.會產(chǎn)生DMA請求的總線部件是_D—。A.任何外設(shè) B.高速外設(shè)c.需要與主機(jī)批量交換數(shù)據(jù)的外設(shè).同步通信之所以比異步通信具有較高的傳輸頻率是因?yàn)開D_。A.同步通信不需要應(yīng)答信號且同步通信方式的總線長度較短B.同步通信用一個(gè)公共的時(shí)鐘信號進(jìn)行同步C.同步通信中,各部件存取時(shí)間比較接近D.以上因素的總和.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用一A_方法,對提高系統(tǒng)的吞吐率最有效。B.提高主存的速度C.交叉編址多模存儲器 D.高速緩沖存儲器57.為了使設(shè)備相對獨(dú)立,磁盤控制器的功能全部轉(zhuǎn)到設(shè)備中,主機(jī)與設(shè)備間應(yīng)采用A接口。B.專用 C.ESDI.中斷向量地址是_C_。A.子程序入口地址 B.中斷服務(wù)例行程序入口地址D.主程序返回地址.通道對CPU的請求方式是B—1,A.自陷■■C.通道命令D.跳轉(zhuǎn)指令.周期挪用(竊取)方式常用于—A_中?!龇绞降妮斎?輸出B.直接程序傳送方式的輸入/輸出C.CPU的某寄存器與存儲器之間的直接傳送D.程序中斷方式的輸入/輸出.計(jì)算機(jī)的存儲器系統(tǒng)是指_D_。A.RAM存儲器 B.ROM存儲器.至今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理由是—C—oA.節(jié)約元件 B.運(yùn)算速度快■■■■H D.信息處理方便.某機(jī)字長32位,其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,則最小負(fù)整數(shù)為_A_.65.存儲單元是指_B_oA.存放一個(gè)二進(jìn)制信息位的存儲元C.存放一個(gè)字節(jié)的所有存儲元集合D.存放兩個(gè)字節(jié)的所有存儲元集合.某存儲器芯片的存儲容量為8KX8位,則它的地址線和數(shù)據(jù)線引腳相加的和為—C_A.12 B.13 D.22.在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過_D_來實(shí)現(xiàn)。A.原碼運(yùn)算的二進(jìn)制減法器 B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器c.補(bǔ)碼運(yùn)算的十進(jìn)制加發(fā)器 !■■■二進(jìn)制加法器.對于某個(gè)寄存器中操作數(shù)的尋址方式稱為—C—尋址。A.直接B.間接 D.寄存器間接.運(yùn)算型指令的尋址與轉(zhuǎn)移型指令的尋址不同點(diǎn)在于_A_.B.后者取操作數(shù),前者決定程序轉(zhuǎn)移地址C.前者是短指令,后者是長指令D.前者是長指令,后者是短指令70.程序控制類指令的功能是—D—oA.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算B.進(jìn)行主存與CPU之間的數(shù)據(jù)傳送C.進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送■執(zhí)行的順序.在CPU中跟蹤指令后繼地址的寄存器是—B—?A.主存地址寄存器■計(jì)數(shù)器C.指令寄存器D.狀態(tài)條件寄存器.微程序控制器中,機(jī)器指令與微指令的關(guān)系是_B—。A.每一條機(jī)器指令由一條微指令來執(zhí)行■令編成的微程序來解釋執(zhí)行一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行一條微指令由若干條機(jī)器指令組成.系統(tǒng)總線中控制線的功能是_A_。B.提供數(shù)據(jù)信息C.提供主存、I/O接口設(shè)備的控制信號D.提供主存、I/O接口設(shè)備的響應(yīng)信號.從信息流的傳送效率來看,B工作效率最低。A.三總線系統(tǒng) C.雙總線系統(tǒng)D.多總線系統(tǒng).三種集中式總線仲裁中,_A_方式對電路故障最敏感。B.計(jì)數(shù)器定時(shí)查詢C.獨(dú)立請求.用于筆記本電腦的大容量存儲器是C。A.軟磁盤B.硬磁盤 D.寄存器.具有自同步能力的記錄方式是BCDoA.NRE.一臺計(jì)算機(jī)對n個(gè)數(shù)據(jù)源進(jìn)行分時(shí)采集送入主存,然后分時(shí)處理,采集數(shù)據(jù)時(shí)最好的方案是使用_D_.A.堆棧緩沖區(qū) B.一個(gè)指針的緩沖區(qū)c.兩個(gè)指針的緩沖區(qū) 個(gè)緩沖區(qū).為了便于實(shí)現(xiàn)多級中斷,保存現(xiàn)場最有效的方法是采用_B—。A.通用寄存器 C.存儲器D.外存.CPU對通道的請求形式是_D_.A.自陷B.中斷C.通道命令■■■.計(jì)算機(jī)科技文獻(xiàn)中,英文縮寫CAI代表_B。A.計(jì)算機(jī)輔助制造C.計(jì)算機(jī)輔助設(shè)計(jì) D.計(jì)算機(jī)輔助管理.某機(jī)字長32位。其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示,則最大正小數(shù)為 B。A.+(1-2-32) C.+(1-2-30)D.2-3,-1.某機(jī)字長32位,采用IEEE格式,則階碼采用 C表示。A補(bǔ)碼B原碼■■D反碼84.運(yùn)算器的核心部分是—C—.A.數(shù)據(jù)總線B.多路開關(guān) D.累加寄存器

.某計(jì)算機(jī)字長為32位,其存儲器容量為16MB,若按字編址,它的尋址范圍是_B_oA.8MB■!C.4MBD.8M.存儲周期是指__C_oA.存儲器的讀出時(shí)間B.存儲器的寫入時(shí)間D.存儲器進(jìn)行連續(xù)寫操作所允許的最短時(shí)間間隔.在虛擬存儲器中,當(dāng)程序正在執(zhí)行時(shí),由_D完成地址映射。A.程序員B.編譯器C.裝入程序.零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,因此它的操作數(shù)可以來自—B—.A.立即數(shù)和棧頂 ■次棧頂C.暫存器和棧頂D.寄存器和內(nèi)存單元.寄存器間接尋址方式中,操作數(shù)處在_B_.A.通用寄存器■單元C.程序計(jì)數(shù)器D.堆棧.和具有m個(gè)并行部件的處理器相比,■-個(gè)m段流水線處理器—A—.B.不具備同等水平的吞吐能力C.吞吐能力大于前者的吞吐能力 D.吞吐能力小于前者的吞吐能力._D_用于保存當(dāng)前正在執(zhí)行的一條指令。A.緩沖寄存器B.地址寄存器C.程序計(jì)數(shù)器■存器.水平型微指令與垂直型微指令相比,—B_.A.前者一次只能完成一個(gè)操作個(gè)操作C.兩者都是一次只能完成一個(gè)操作D.兩者都能一次完成多個(gè)操作.集中式總線仲裁中,—C―響應(yīng)時(shí)間最快。A.菊花鏈方式B.計(jì)數(shù)器定時(shí)查詢方式.描述當(dāng)代流行總線結(jié)構(gòu)中,基本概念表述正確的句子是—B—。A.當(dāng)代流行總線結(jié)構(gòu)不是標(biāo)準(zhǔn)總線當(dāng)代總線結(jié)構(gòu)中,CPU和它私有的cache?起作為個(gè)模塊與總線相連

C.系統(tǒng)中只允許有一個(gè)這樣的CPU模塊D.總線是處理器引腳的延伸.CPU將一個(gè)字節(jié)型變量送到CRT顯示,CRT總線接口中設(shè)有8位數(shù)據(jù)寄存器,則CPU將該字節(jié)型變量的二進(jìn)制碼以一D_方式送到接口,再由接口發(fā)送到CRT。A.并行B.串行C.分時(shí).當(dāng)采用_A_輸入操作情況下,除非計(jì)算機(jī)等待數(shù)據(jù),否則無法傳送數(shù)據(jù)給計(jì)算機(jī)B.中斷方式C.DMA方式D.獨(dú)立請求方式.微型機(jī)系統(tǒng)中,外圍設(shè)備通過適配器與主板的系統(tǒng)總線相連接,其功能是—1)_。B.監(jiān)測外圍設(shè)備的狀態(tài)B.監(jiān)測外圍設(shè)備的狀態(tài)D.前三種功能的統(tǒng)合作用D。C.控制外圍設(shè)備的操作99.CPU讀/寫控制信號的作用是一A.決定數(shù)據(jù)總線上的數(shù)據(jù)流方向 B.控制存儲器操作(R/W)的類型C.控制流入、流出存儲器信息的方向H■作用100.某存儲器芯片的存儲容量為8KX8位,則它的地址線和數(shù)據(jù)線引腳相加的和為__A_o20C.18D.16101.計(jì)算機(jī)與日常使用的袖珍計(jì)算器的本質(zhì)區(qū)別在于_D_.A.運(yùn)算速度的高低 B.存儲器容量的大小C.規(guī)模的大小103,下列數(shù)中最小的數(shù)為_C_。A.(101001)BCD B.(40)toD.(19)i6104.定點(diǎn)16位字長的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍 是_D—。A.-2,5-+215 B.-(215-1)?~F(215-1)- ~+215105.原碼加減法是指—D-?A.操作數(shù)用原碼表示,連同符號位宜接相加減

B.操作數(shù)取絕對值,直接相加減,符號位單獨(dú)處理C.操作數(shù)用原碼表示,尾數(shù)直接相加減,符號位單獨(dú)處理■■際操作,符號位單獨(dú)處理106.定點(diǎn)運(yùn)算器用來進(jìn)行—A—?B.浮點(diǎn)數(shù)運(yùn)算C.既進(jìn)行定點(diǎn)數(shù)運(yùn)算也進(jìn)行浮點(diǎn)數(shù)運(yùn)算D.十進(jìn)制數(shù)加減法.某計(jì)算機(jī)字長32位,其存儲容量為32MB,若按字編址,那么它的尋址范圍是_C_。A.8MBB.16M D.32M.常用的虛擬存儲系統(tǒng)由—B—兩級存儲器組成,其中是大容量的磁表面存儲器。a.快存-輔存,輔存C.快存一主存,輔存 D.通用寄存器一主存,主存.史RAM芯片,其容量為1024X8位,其數(shù)據(jù)線和地址線分別為_C_.A.3,10 B,10,3 D,10,8.變址尋址方式中,操作數(shù)的有效地址等于—D-。A.堆棧指示器內(nèi)容加上形式地址(位移量)B.程序計(jì)數(shù)器內(nèi)容加上形式地址C.基值寄存器內(nèi)容加上形式地址■加上形式地址.一個(gè)子程序在主程序執(zhí)行期間可以多次被調(diào)用,甚至可以自己調(diào)用自己,實(shí)現(xiàn)這種調(diào)用的最好的辦法是使用—B—。A.寄存器 C.鎖存器D.主存.為了確定下一條微指令的地址,通常采用斷定方式,其基本思想是—B—。A.用程序計(jì)數(shù)器PC來產(chǎn)生后繼微指令地址■■或由設(shè)計(jì)者指定的判別字段控制產(chǎn)生后繼微指令地址C.用微程序計(jì)數(shù)器口PC來產(chǎn)生后繼微指令地址D.通過指令中指定一個(gè)專門字段來控制產(chǎn)生后繼微指令地址

.描述流水CPU基本概念中,正確表述的句子是_A_o■濟(jì)而實(shí)用的時(shí)間并行技術(shù)B.流水CPU是以空間并行性為原理構(gòu)造的處理器C.流水CPU一定是多媒體CPUD.流水CPU一定是RISC機(jī)器.總線中地址線的功能是—C—.A.用于選擇存儲器單元B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備D.以上四項(xiàng)均不是.PCI總線的基本傳輸機(jī)制是_C.A,并行傳送B.串行傳送 D.DMA傳送.根據(jù)傳送信息的種類不同,系統(tǒng)總線分為B—。a.地址線和數(shù)據(jù)線C.地址線、數(shù)據(jù)線和響應(yīng)線D.數(shù)據(jù)線和控制線.CRT的分辨率為1024x1024像素,像素的顏色數(shù)為256,則刷新存儲器的容量是—C_.A.256KB B.512KB D.8MB.下面哪種情況會產(chǎn)生中斷請求?_A_■■mH b.兩數(shù)相加C.產(chǎn)生存儲周期“竊取” D.一條指令執(zhí)行結(jié)束.在數(shù)據(jù)傳送過程中,數(shù)據(jù)由串行變并行或由并行變串行,其轉(zhuǎn)換是通過_A—。B.數(shù)據(jù)寄存器C.鎖存器D.C.鎖存器.“與非”門中的某一個(gè)輸入值為“0”,那么它的輸出值—B—.A.為"0"C取決于正邏輯還是負(fù)邏輯 D.要取決于其他輸入端的值.假定下列字符碼中有奇偶校驗(yàn)位,但沒有數(shù)據(jù)錯誤,采用奇校驗(yàn)的字符碼有Co (四個(gè)數(shù)為①10011010 ②11010000③11010111④10111100)

①③ B.①c.②④D.④123.下列表達(dá)式中正確的運(yùn)算結(jié)果為DoA.(10101)2x(2)io=(20202)B.(10101)8x(8),0=(80808)C.(101010)8-(70707)s=(11011)8(10101)8X(7)i0=(70707)必須有—B ,它D.必須有—B ,它D.移位電路若用定點(diǎn)小數(shù)表示,A.譯碼電路 C.編碼電路.某機(jī)字長32位,其中1位符號位,31位表示尾數(shù)。則最小負(fù)小數(shù)為 A—.B.-(1-2-32)C.-(1-2-30)D.-231.運(yùn)算器的主要功能除了進(jìn)行算術(shù)運(yùn)算之外,還能進(jìn)行—B—.A.初等函數(shù)運(yùn)算 C.對錯判斷D.浮點(diǎn)運(yùn)算.和內(nèi)存儲器相比,外存儲器的特點(diǎn)是B—。A.容量大,速度快,成本低C.容量小,速度快,成本高D.容量小,速度快,成本低128.某SRAM芯片,其容量為1024X8位,包括電源端和接地端,該芯片引出線的最小數(shù)目應(yīng)為—D—。A.13B.15C.18D.20.雙端口存儲器在_B—情況下會發(fā)生讀/寫沖突。a.左端口與右端口的地址碼不同C.左、右端口的數(shù)據(jù)碼相同 D.左、右端口的數(shù)據(jù)碼不同.二地址指令中,操作數(shù)的物理位置不會安排在一C。A.兩個(gè)主存單元 B.一個(gè)主存單元和一個(gè)寄存器C.相聯(lián)存儲器 D.兩個(gè)寄存器.寄存器直接尋址方式中,操作數(shù)處在__A_?A.寄存器B.主存單元C.堆棧D.程序計(jì)數(shù)器132.位操作類指令的功能是一B_.A.對CPU內(nèi)部通用寄存器或主存某一單元任一位進(jìn)行狀態(tài)檢測(0或1)B.對(H內(nèi)■通用寄存器或主存范?單元任一位進(jìn)行狀態(tài)檢測或強(qiáng),

C.對CPU內(nèi)部通用寄存器或主存某一單元任一位進(jìn)行狀態(tài)強(qiáng)置D.進(jìn)行移位操作133.操作控制器的功能是_D_.A.從主存取出一條指令B.完成指令操作碼譯碼C.產(chǎn)生時(shí)序信號D.從主存取出指令,完成指令操作?譯碼,,產(chǎn)生有關(guān)操作控制信號,以蟀釋執(zhí)彳J該指令.CPU從主存取出一條指令并執(zhí)行該指令的時(shí)間叫做_B_.A.機(jī)器周期 C.時(shí)鐘周期D.總線周期.異步控制常用于—C_中,作為其主要控制方式A.微型機(jī)中的CPU控制 B.微程序控制器硬布線控制的cpu136.從吞吐量來看,—A_最強(qiáng)。B.單總線系統(tǒng)C.雙總線系統(tǒng)137.描述PCI總線中基本概念表述不正確的是—B—。A.HOST總線不僅連接主存,還可以連接多個(gè)CPUB.C.PCI總線體系中有三種橋,它們都是PCI設(shè)備D.橋的作用可使所有的存取都按CPU的需要出線在總線上138.CRT的顏色數(shù)為256色,則刷新存儲器每個(gè)單元的字長是_C_0A.256位B.16位 D.7位.屬于發(fā)生中斷請求的條件的是—B—.A.一次邏輯運(yùn)算結(jié)束C.一次算術(shù)運(yùn)算結(jié)束 D.一條指令執(zhí)行結(jié)束.IEEE1394的高速特性適合于新型高速硬盤和多媒體數(shù)據(jù)傳送。它的數(shù)據(jù)傳輸率標(biāo)準(zhǔn)是_C_OA.50M位/SB.500M位/S D.300M位/S.郵局把信件進(jìn)行自動分揀,使用的計(jì)算機(jī)技術(shù)是一D.A.機(jī)器翻譯B.自然語言理解C.機(jī)器證明142.下列數(shù)中最大數(shù)為_B—。

A.(101001)2 C.(13)16D.(101001)kd143.某機(jī)字長16位,定點(diǎn)表示,尾數(shù)15位,數(shù)符1位,則定點(diǎn)法原碼整數(shù)表示的最大正數(shù)為—A—-(215-1)10(1-2")|0 D.-(1-215).o.算術(shù)/邏輯運(yùn)算單元74181ALU可完成A—。16種算術(shù)運(yùn)算<1116種邏輯運(yùn)?,能16種算術(shù)運(yùn)算和8種邏輯運(yùn)算功能8種算術(shù)運(yùn)算和16種邏輯運(yùn)算功能8種算術(shù)運(yùn)算和8種邏輯運(yùn)算功能.某計(jì)算機(jī)字長16位,其存儲容量為2MBIHH,它的尋址范圍是 C OA.8MB.4M D.1M.磁盤存儲器的等待時(shí)間通常是指—A—oB.磁盤轉(zhuǎn)2/3周所需時(shí)間C.磁盤轉(zhuǎn)1/3周所需時(shí)間 D.磁盤轉(zhuǎn)一周所需時(shí)間.下列有關(guān)存儲器的描述中,不正確的是—A—,B.訪問存儲器的請求是由CPU發(fā)出的cache與主存統(tǒng)一編址,即主存空間的某一部分屬于cachecache的功能全由硬件實(shí)現(xiàn).常用的虛擬存儲器系統(tǒng)由_B_兩級存儲器組成,其中輔存是大量的磁表面存儲器。B.符號位不變,并順次右移1位,最低位移至進(jìn)位標(biāo)志位C.進(jìn)位標(biāo)志位移至符號位,順次右移1位,最低位移至進(jìn)位標(biāo)志位

D.符號位填1,并順次右移1位,最低位移至進(jìn)位標(biāo)志位151.指令系統(tǒng)中采用不同尋址方式的目的主要是_C_。A.實(shí)現(xiàn)存儲器程序和程序控制B.可以直接訪問外存c.■■■■■尋址空間,提高編程靈活性D.提供擴(kuò)展操作碼的可能并降低指令譯碼難度152.CPU包含—D_,A.運(yùn)算器 B.控制器154.由于CPU內(nèi)部的操作速度較快,而CPU訪問一次主存所花的時(shí)間較長,因此機(jī)器周期通常用_8__來規(guī)定。A.主存中讀取一個(gè)數(shù)據(jù)字的最長時(shí)間上存中讀取一個(gè)指令字的最短時(shí)間C.主存中讀取一個(gè)數(shù)據(jù)字的平均時(shí)間D.主存中寫入一個(gè)數(shù)據(jù)字的平均時(shí)間155.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用_A_方法,對提高系統(tǒng)的吞吐率最有效。B.提高主存的速度cache D.交叉編址多模塊存儲器.計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí)_C—。A.減少信息傳輸量 B.提高信息傳輸速度D.減少了存儲器占用時(shí)間.描述PCI總線中基本概念表述不正確的是_B—。PCI設(shè)備不一定是主設(shè)備PC1總線是一個(gè)與處理■關(guān)的島速外圍總線PCI總線的基本傳輸機(jī)制是猝發(fā)式傳送

D.系統(tǒng)中允許有多條PCI總線.帶有處理器的設(shè)備一般稱為_A_設(shè)備。B.交互式C.運(yùn)程通信D.過程控制.并行I/O標(biāo)準(zhǔn)接口SCSI中,一塊適配器可以連接—B―臺具有SCSI接口的設(shè)備。.2000年我國研制的神威號計(jì)算機(jī)的浮點(diǎn)運(yùn)算速度達(dá)到每秒—C—億次。A.10000B,4080 D.2840.目前大多數(shù)集成電路生產(chǎn)中,所采用的基本材料為_B_oA.非晶硅C.多晶硅D.硫化鎘.某機(jī)字長32位,其中數(shù)符1位,則定點(diǎn)整數(shù)表示的最小負(fù)數(shù)值為—A_o-(2m-1)C.-231D.-2里.在機(jī)器數(shù)中,零的表示形式是唯一的。A.原碼和補(bǔ)碼B.反碼■—B.多路開關(guān)是?種用來從n個(gè)數(shù)據(jù)源中選擇數(shù)據(jù)送到-公共目的地的器件,其功能實(shí)現(xiàn)還可用_B_來代替。A.一個(gè)以上,與非門 B.一個(gè),三態(tài)緩沖器n個(gè),三態(tài)緩沖器 D.n個(gè)以上,或非門.浮點(diǎn)運(yùn)算器的描述中,正確的句子是A.階碼部件可實(shí)現(xiàn)加、減、乘、除四種運(yùn)算C.階碼部件只進(jìn)行階碼相加、相減操作D.尾數(shù)部件只進(jìn)行乘法和除法運(yùn)算.模4交叉存儲器有4個(gè)存儲模塊,它們有各自的—C—.A.地址寄存器B.地址寄存器和指令寄存器D.地址寄存器、數(shù)據(jù)緩沖寄存器和指令寄存器168.某機(jī)字長64位,存儲器容量是32MB。若按半字編址,那么它的尋址范圍是 D ?A.64MB.32MC.16M ■

169.雙端口存儲器之所以能高速進(jìn)行讀/寫,是因?yàn)椴捎胈C169.A.新型器件 B.流水技術(shù)170.寄存器直接尋址方式中,寄存器中所存的是_A__。170.A.操作數(shù)B.存放操作數(shù)的主存單元的地址C.存放操作數(shù)的寄存器的編號D.存放操作數(shù)的主存單元地址的地址171.指令的尋址方式采用跳躍尋址方式時(shí),可實(shí)現(xiàn)_D_。171.A.堆棧尋址 B.程序的條件轉(zhuǎn)移c.程序的無條件轉(zhuǎn)移 ■■■■■■■無條件轉(zhuǎn)移172.下面描述RISC指令系統(tǒng)中基本概念不正確的句子是—C—.172.A.選取使用頻率高的一些簡單指令,指令條數(shù)少B.指令長度固定76.177.■指令格式D.只有取數(shù)/存數(shù)指令訪問存儲器同步控制是 A.C.只適用于CPU控制的方式PentiumCPU是D

A.16位微處理器C.32位微處理器B.所有指令執(zhí)行時(shí)間都相同的方式D.76.177.■指令格式D.只有取數(shù)/存數(shù)指令訪問存儲器同步控制是 A.C.只適用于CPU控制的方式PentiumCPU是D

A.16位微處理器C.32位微處理器B.所有指令執(zhí)行時(shí)間都相同的方式D.只適用于外圍設(shè)備控制的方式B.準(zhǔn)16位微處理器在CPU中,暫存指令的寄存器是__D—。A.數(shù)據(jù)寄存器C.狀態(tài)條件寄存器B.程序計(jì)數(shù)器描述PCI總線基本概念中正確的句子是_APCI總線是一個(gè)與處理器有關(guān)的高速外圍總線PCI設(shè)備一定是主設(shè)備E.系統(tǒng)中允許只有一條PCI總線CPU的控制總線提供_D_。A.數(shù)據(jù)信號流B.所有存儲器和I信設(shè)備的時(shí)序信號及控制信號C.來自I/O設(shè)備和存儲器的響應(yīng)信號.軟磁盤、硬磁盤、磁帶機(jī)、光盤屬于_B__設(shè)備。A.遠(yuǎn)程通信 C.內(nèi)存儲器D.人機(jī)界面的I/O.在中斷發(fā)生時(shí),由硬件保護(hù)并更新程序計(jì)數(shù)器PC,而不由軟件完成,主要是為—A—,,A.能進(jìn)入中斷處B.節(jié)省內(nèi)存C.使中斷處理程序易于編制,不易出錯 D.提高處理機(jī)速度.字符的編碼,目前普遍采用的是_D_碼。A.16進(jìn)制B.8進(jìn)制C.BCD.計(jì)算機(jī)問世至今,不管怎樣更新,依然保持“存儲程序”的概念,最早提出這種概 念的是—C_?A.帕斯卡 B.巴貝奇 ■曼D,貝爾.下列數(shù)中最小的是 DoA.(10010011)2B.(92)住C.(227)8.某機(jī)字長16位,其中1位符號位,15位表示尾數(shù),若用定點(diǎn)小數(shù)表示,最小負(fù)小數(shù)為 BoA.-(1-214) C.-(1-216)D.-(2,5-l).運(yùn)算器的主要功能是進(jìn)行_B。A.算術(shù)運(yùn)算C.邏輯運(yùn)算與初等函數(shù)運(yùn)算 D.算術(shù)運(yùn)算、邏輯運(yùn)算和初等函數(shù)運(yùn)算.四片74181ALU和一片74182CLA器件相配合,具有傳遞功能?!狢_A.行波進(jìn)位 B.組內(nèi)行波進(jìn)位,組間先行進(jìn)位C.組內(nèi)先行進(jìn)D,組內(nèi)先行進(jìn)位,組間行波進(jìn)位186.某RAM芯片,其存儲容量為1024X16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為_D_。188.磁盤存儲器的記錄方式采用—C

A.歸零制B.不歸零制 D.調(diào)相制.EPROM是指_B_.a.隨機(jī)讀寫存儲器C.電梯可編程的只讀存儲器 D.只讀存儲器.指出下面描述匯編語言特性的句子中概念上正確的句子—A_oA.對相?員的訓(xùn)?要求來說,,要硬件'■識B.匯編語言對機(jī)器的依賴性低C.用匯編語言編制程序的難度比高級語言小D.匯編語言編寫的程序執(zhí)行速度比高級語言慢.零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,因此它的操作數(shù)可以來自_C_.A.立即數(shù)和棧頂B.寄存器和棧頂D.寄存器和內(nèi)存單元.指令系統(tǒng)中采用不同尋址方式的目的主要是_D_。A.可直接訪問外存B.提供擴(kuò)展操作碼并降低指令譯碼難度C.實(shí)現(xiàn)存儲程序和程序控制.下列關(guān)于微操作的描述正確的是_A_。A.同一CP?周期中,可以并行執(zhí)行的微操作叫相容性微操作B.同一CPU周期中,不可以并行執(zhí)行的微操作叫相容性微操作C.同一CPU周期中,可以并行執(zhí)行的微操作叫相斥性微操作D.在不同的CPU周期,可以并行執(zhí)行的微操作叫相斥性微操作.指令周期是指_B_。CPU執(zhí)行一條指令的時(shí)間C.時(shí)鐘周期時(shí)間D.CPU從主存取出一條指令的時(shí)間195.下面對計(jì)算機(jī)總線的描述中,確切完備的概念是—D_?A.地址信息、數(shù)據(jù)信息不能同時(shí)出現(xiàn)B.地址信息與控制信息不能同時(shí)出現(xiàn)

C.數(shù)據(jù)信息與控制信息不能同時(shí)出現(xiàn)D.兩種信■源的代碼不能在總線中同時(shí)傳送196.同步通信之所以比異步通信具有較高的傳輸頻率是因?yàn)開D_。A.同步通信不需要應(yīng)答信號且總線長度較短B.同步通信用一個(gè)公共的時(shí)鐘信號進(jìn)行同步C.同步通信中,各部件存取時(shí)間較接近D.以上各項(xiàng)因素的綜合結(jié)果.在以DMA方式傳送數(shù)據(jù)過程中,由于沒有破壞_B_的內(nèi)容,所以一旦數(shù)據(jù)傳送完畢,主機(jī)可以立即返回原程序。A.程序計(jì)數(shù)器 B.程序計(jì)數(shù)器和寄存器C.指令寄存器 D.非以上答案.帶有處理器的設(shè)備一般稱為_A_設(shè)備。A.智能化B.自動化C.過程控制 D.交互式.一臺計(jì)算機(jī)對n個(gè)數(shù)據(jù)源進(jìn)行分時(shí)取數(shù),然后分時(shí)處理。采集數(shù)據(jù)時(shí),使用D最好。A.堆棧緩沖區(qū) B.一個(gè)指針的單緩沖區(qū)C.兩個(gè)指針的單緩沖區(qū) D.n個(gè)指針的n個(gè)緩沖區(qū).周期挪用(竊取)方式常用于—B_中。A.直接程序傳送方式的輸入/輸出B.直接內(nèi)存存取方式的輸入/輸出C.程序中斷方式的輸入/輸出D.CPU的某寄存器與存儲器之間的直接程序傳送.計(jì)算機(jī)在過程控制應(yīng)用時(shí),控制單元必須使用的重要部件是_D_oA.健盤B.CRTC.打印機(jī)D.數(shù)/模與模/數(shù)轉(zhuǎn)換器.設(shè)x=-0.1101,則[x]*為_A_,A.1.0011B.1.1101C.1.0010D.1.1110.下列數(shù)中最大的是_A_。A.(100101)2B.(44)8C.(23)MD.(35)10.用16位字長(其中1位符號位)表示定點(diǎn)整數(shù)時(shí),所能表示的數(shù)值范圍是 A_?A.0W|N|《2J B.0WIN|^2'6-l

C.OWINIW2"-lD.OWIN|W2'6.運(yùn)算器的核心部分是_D_。A.數(shù)據(jù)總線B.多路開關(guān)C.累加寄存器D.算術(shù)邏輯運(yùn)算單元206.某計(jì)算機(jī)字長32位,存儲容量是8MB,若按雙字編址,那么它的尋址范圍是—C_oA.256KB.512KC.IMD.2M.主存儲器和CPU之間增加cache的目的是B。A.擴(kuò)大主存儲器的容量B.解決CPU和主存之間的速度匹配問題C.擴(kuò)大CPU中通用寄存器的數(shù)量D.既擴(kuò)大主存儲容量又?jǐn)U大CPU通用寄存器數(shù)量208.閃速存儲器被稱為_B_.A.光盤B.固態(tài)盤C.硬盤D.軟盤.采用虛擬存儲器的主要目的是_B_。A.提高主存儲器的存取速度 B.擴(kuò)大主存儲器的存儲空間C.擴(kuò)大外存儲器的存儲空間 D.提高外存儲器的存取速度.單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用_D_。A.立即尋址方式B.間接尋址方式C.堆棧尋址方式D.隱含尋址方式211.程序控制類指令的功能是_B_。A.進(jìn)行算術(shù)和邏輯運(yùn)算 B.改變程序執(zhí)行的順序C.進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送D.進(jìn)行主存與CPU之間的數(shù)據(jù)傳送212.多媒體CPU是指_B_。A.以時(shí)間并行性為原理構(gòu)造的處理器B.帶有MMX技術(shù)的處理器,適合于圖像處理C.精簡指令系統(tǒng)的處理器D.擁有以上所有特點(diǎn)的處理器213,微程序控制器中,機(jī)器指令與微指令的關(guān)系是_D_0A.每一條機(jī)器指令由一條微指令來執(zhí)行一段機(jī)器指令組成的程序可由一條微指令執(zhí)行一條微指令由若干條機(jī)器指令組成D.每一條機(jī)器指令由一段用微指令編成的微程序來解釋執(zhí)行214.硬布線控制器是一種一B_.A.用微程序技術(shù)設(shè)計(jì)的控制器B.由門電路和觸發(fā)器構(gòu)成的復(fù)雜樹形網(wǎng)絡(luò)所形成的邏輯電路C.用存儲邏輯技術(shù)設(shè)計(jì)的控制器D.用微程序技術(shù)和存儲邏輯技術(shù)設(shè)計(jì)的控制器.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用_A_方式,對提高系統(tǒng)吞吐率最有效。A.多端口存儲器B.交叉編址多模存儲器C.高速緩沖存儲器 D.提高主存的速度.從信息流的傳送效率來看,—A_工作效率最低。A.單總線系統(tǒng) B.雙總線系統(tǒng)C.三總線系統(tǒng) D.多總線系統(tǒng).在三種集中式總線仲裁中,獨(dú)立請求方式響應(yīng)時(shí)間最快,但它是以_B_為代價(jià)的。A.增加仲裁器開銷 B.增加控制線數(shù)C.增加仲裁器開銷和控制線數(shù) D.增加總線占用時(shí)間.磁盤驅(qū)動器向盤片磁層紀(jì)錄數(shù)據(jù)時(shí),采用_B_方式寫入。A.并行B.串行C.并一串行D.串一并行.下面哪種情況下,可能不發(fā)生中斷請求_B_。A.DMA操作結(jié)束 B.一條指令執(zhí)行完畢C.機(jī)器出現(xiàn)故障 D.執(zhí)行“軟中斷”指令.采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要占用—C_的時(shí)間。A.一個(gè)指令周期B.一個(gè)機(jī)器周期C.一個(gè)存儲周期D.一個(gè)總線周期.將有關(guān)數(shù)據(jù)加以分類、統(tǒng)計(jì)、分析,以取得有利用價(jià)值的信息,我們稱其為__C_.A.數(shù)值計(jì)算B.輔助設(shè)計(jì)C.數(shù)據(jù)處理D.實(shí)時(shí)控制.目前的計(jì)算機(jī),從原理上講_C_oA.指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放

B.指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放C.指令和數(shù)據(jù)都以二進(jìn)制形式存放D.指令和數(shù)據(jù)都以十進(jìn)制形式存放.根據(jù)國標(biāo)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用—B_存儲。A.一個(gè)字節(jié) B.二個(gè)字節(jié) C.三個(gè)字節(jié)D.四個(gè)字節(jié).下列數(shù)中最小的數(shù)為—A_.A.(101001)2B.(52)8C.(2B)16D.(44)i。.存儲器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于_D_。A.存放程序 B.存放軟件 C.存放微程序 D.存放程序和數(shù)據(jù).設(shè)X=—0.1011,貝IJDCL為_C_oA.1.1011 B.1.0100C.1.0101D.1.1001.下列數(shù)中最大的數(shù)是—B_.A.(10010101)2B.(227)8C.(96),6D.(143)2.計(jì)算機(jī)問世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保有“存儲程序”的概念,最早提出這種概念的是_B_。A.巴貝奇 B.馮諾依曼C.帕斯卡D.貝爾.在CPU中,跟蹤后繼指令地指的寄存器是—B_oA.指令寄存器 B.程序計(jì)數(shù)器C.地址寄存器D.狀態(tài)條件寄存器.Pentium-3是一種 A_,,A.64位處理器 B.16位處理器C.準(zhǔn)16位處理器D.32位處理器.三種集中式總線控制中,_A_方式對電路故障最敏感。A.鏈?zhǔn)讲樵?B.計(jì)數(shù)器定時(shí)查詢C.獨(dú)立請求.外存儲器與內(nèi)存儲器相比,外存儲器—B_。A.速度快,容量大,成本高 B.速度慢,容量大,成本低C.速度快,容量小,成本高 D.速度慢,容量大,成本高.一個(gè)256Kx8的存儲器,其地址線和數(shù)據(jù)線總和為A.16B.18A.16B.18C.26D.20.堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,Msr為SP指示的棧頂單元。如果進(jìn)棧操作的動作順序是(A)-Msr,(SP)-l-SPo那么出棧操作的動作順序應(yīng)為 B_?A.(DfA,(SP)+—SP B.(SP)+—SP,(MsAA

C.(SP-l)fSP,(Mw)fA D.(M,)T,(SP)T-SP.當(dāng)采用_A_對設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令組。A.統(tǒng)?編址法 B.單獨(dú)編址法 C.兩者都是 D.兩者都不是.下面有關(guān)“中斷”的敘述,―A_是不正確的。一旦有中斷請求出現(xiàn),CPU立即停止當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請求CPU響應(yīng)中斷時(shí)暫停運(yùn)行當(dāng)前程序,自動轉(zhuǎn)移到中斷服務(wù)程序C.中斷方式一般適用于隨機(jī)出現(xiàn)的服務(wù)D.為了保證中斷服務(wù)程序執(zhí)行完畢以后,能正確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程序,必須進(jìn)行現(xiàn)場保存操作.下面敘述中,—.下面敘述中,—B_是正確的。A.總線一定要和接口相連C.通道可以替代接口.在下述指令中,I為間接尋址,B.接M一定要和總線相連D.總線始終由CPU控制和管理C_指令包含的CPU周期數(shù)最多。A.CLA B.ADD30 C.STAI31 D.JMP21.設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式(含一位符號位)。對應(yīng)于十進(jìn)制數(shù)-27,寄存器內(nèi)為—C_.A.27H B.9BH C.E5H D.5AH.某存儲器芯片的存儲容量為8KX12位,則它的地址線為_C_。A.11 B.12 C.13 D.14.在下列機(jī)器數(shù)_B_中,零的表示形式是唯一的。A.原碼B.補(bǔ)碼C.反碼D.原碼和反碼242.下列數(shù)中最小的數(shù)是_C_。A.(101001)2B.(52)8C.(133)5D.(30)l6243.在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過_D_來實(shí)現(xiàn)。A.原碼運(yùn)算的二進(jìn)制減法器 B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器C.補(bǔ)碼運(yùn)算的十進(jìn)制加法器 D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器.若浮點(diǎn)數(shù)的階碼和尾數(shù)都用補(bǔ)碼表示,則判斷運(yùn)算結(jié)果是否為規(guī)格化數(shù)的方法是—C_.A.階符與數(shù)符相同為規(guī)格化數(shù) B.階符與數(shù)符相異為規(guī)格化數(shù)C.數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相異為規(guī)格化數(shù)

D.數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相同為規(guī)格化數(shù).假定下列字符碼中有奇偶校驗(yàn)位,但沒有數(shù)據(jù)錯誤,采用偶校驗(yàn)的字符碼是DA.11001011B.11010110C.11000001D.11001001.和外存儲器相比,內(nèi)存儲器的特點(diǎn)是CoB.容量大、速度慢、成本高D.B.容量大、速度慢、成本高D.容量小、速度快、成本低C.固態(tài)盤D.軟盤C.容量小、速度快、成本高247.閃速存儲器被稱為_C_。A.光盤 B.硬盤.采用虛擬存儲器的目的是.BA.提高主存儲器的存取速度B.擴(kuò)大主存儲器的存儲空間,并能進(jìn)行自動管理和調(diào)度C.提高外存儲器的存取速度D.擴(kuò)大外存儲器的存儲空間.相聯(lián)存儲器是指按_C_進(jìn)行尋址的存儲器。A.地址指定方式 B.堆棧存取方式C.內(nèi)容指定方式 D.地址指定方式與堆棧存取方式結(jié)合.指令系統(tǒng)中采用不同尋址方式的目的主要是_B_oA.實(shí)現(xiàn)存儲程序和程序控制B.縮短指令長度、擴(kuò)大尋址空間、提高編程靈活性C.可以直接訪問外存D.提供擴(kuò)展操作碼的可能并降低指令譯碼難度251.單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用一C_?A.堆棧尋址方式B.立即尋址方式C.隱含尋址方式D.間接尋址方式252.用于對某個(gè)寄存器中操作數(shù)的尋址方式稱為_C_尋址。A.直接B.間接C.寄存器直接 D.寄存器間接.中央處理器(CPU)包含—C—.A.運(yùn)算器 B.控制器C.運(yùn)算器、控制器和cache D.運(yùn)算器、控制器和主存儲器.在CPU中跟蹤指令后繼地址的寄存器是_B—。

A.主存地址寄存器C.指令寄存器

255.A.主存地址寄存器C.指令寄存器

255.在集中式總線仲裁中,B.程序計(jì)數(shù)器D.狀態(tài)條件寄存器C_方式響應(yīng)時(shí)間最快。A.鏈?zhǔn)讲樵?B.計(jì)數(shù)器定時(shí)查詢PCI總線的基本傳輸機(jī)制是—DA.串行傳輸 B.并行傳輸中斷向量地址是 B—.A.子程序入口地址 B.C.中斷服務(wù)子程序出口地址 D.CD-ROM是—C—型光盤。A.一次 B.重寫SCSI接口以菊花鏈形式最多可連接C.獨(dú)立請求 D.以上三種相同C.DMA式傳輸D.猝發(fā)式傳輸中斷服務(wù)子程序入口地址中斷返回地址C.只讀_B—臺設(shè)備。7臺7~15臺C.6臺D.10臺260.CRT的分辨率額為1024X1024,顏色深度為8位,則刷新存儲器的存儲261.完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括—D—。A.運(yùn)算器、存儲器、控制器 B.C.主機(jī)和實(shí)用程序 D.外部設(shè)備和主機(jī)配套的硬件設(shè)備和軟件系統(tǒng)262.下列數(shù)中最小的數(shù)為_C_.A.(101001)2 B.(52)8 C.(101001)BCDD.(233).6263.設(shè)X=-0.1011,貝(X)*為_C_.A.1.1011 B.1.0100 C.1.0101D.1.1001264.機(jī)器數(shù)—BC—中,零的表示形式是唯一的。A.原碼 B.補(bǔ)碼 C.移碼D.反碼265.在計(jì)算機(jī)中,普遍采用的字符編碼是一A.BCD碼 B.16進(jìn)制 C.D—o格雷碼D.ASCH碼266.運(yùn)算器的主要功能是進(jìn)行—C―oA.邏輯運(yùn)算 B.算術(shù)運(yùn)算容量是_B_。A.2MBB.1MBC.8MBD.1024BC.邏輯運(yùn)算和算術(shù)運(yùn)算 D.只作加法267.存儲器是計(jì)算機(jī)系統(tǒng)中的記憶設(shè)備,它主要用來—C—。A.存放數(shù)據(jù) B.存放程序C.存放數(shù)據(jù)和程序 D.存放微程序.某計(jì)算機(jī)的字長16位,它的存儲容量是64KB,若按字編址,那么它的尋址范圍是 B .A.64K B.32K C.64KB D.32KB.用32位字長(其中1位符號位)表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是_B_.A.0^|N|^l-232 B.0W|N|Wl-2知C.0^|Nl^l-2-30 D.0^|Nl^l-2-29.用于對某個(gè)寄存器中操作數(shù)的尋址方式稱為_C_尋址。A.直接 B.間接C.寄存器直接 D.寄存器間接.程序控制類指令的功能是_D_.A.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算 B.進(jìn)行主存和CPU之間的數(shù)據(jù)傳送C.進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送 D.改變程序執(zhí)行的順序.在下述指令中,―C_指令包含的周期數(shù)最多。A.RR型B.RS型C.SS型D.零地址指令.計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí)—C_oA.減少了信息傳輸量 B.提高了信息傳輸?shù)乃俣菴.減少了信息傳輸線的條數(shù).在集中式總線仲裁中,—A_方式對電路故障最敏感。A.鏈?zhǔn)讲樵?B.計(jì)數(shù)器定時(shí)查詢C.獨(dú)立請求.在微型機(jī)系統(tǒng)中,外圍設(shè)備通過—A―與主板的系統(tǒng)總線相連接。A.適配器B.設(shè)備控制器 C.計(jì)數(shù)器D.寄存器.3.5英寸軟盤記錄方式采用A.單面雙密度B.雙面雙密度 C.雙面高密度 D.雙面單密度.為了便于實(shí)現(xiàn)多級中斷,保存現(xiàn)場信息最有效的方式是采用一B—.A.通用寄存器 B.堆棧 C.存儲器 D.外存.周期挪用方式多用于—A_方式的輸入輸出中。A.DMA B.中斷 C.程序傳送 D.通道.MO型光盤和PC型光盤都是C型光盤。A.只讀 B.一次 C.重寫.并行I/O標(biāo)準(zhǔn)接口SCSI中,一個(gè)主適配器可以連接_B_臺具有SCSI接口的設(shè)備。A.6 B.7~15 C.8 D.10.1946年研制成功的第一臺電子數(shù)字計(jì)算機(jī)稱為—B—,1949年研制成功的第一臺程序內(nèi)存的計(jì)算機(jī)稱為oA.EDVAC,MARKI B.ENIAC,EDSACC.ENIAC,MARKI D.ENIAC,UNIVACI.至今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理由是_C__.A.節(jié)約元件B.運(yùn)算速度快 C.物理器件性能決定 D.信息處理方便.(2000)10化成十六進(jìn)制數(shù)是—B—.A.(7CD)i6B.(7D0)l6C.(7E0)l6D.(7F0)16.下列數(shù)中最大的數(shù)是_B_。A.(10010101)2B.(227)8C?(96)D.(143)6.運(yùn)算器雖有許多部件組成,但核心部分是_B-?A.數(shù)據(jù)總線B.算術(shù)邏輯運(yùn)算單元 C.多路開關(guān) D.累加寄存器.根據(jù)標(biāo)準(zhǔn)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用—B—存儲。A.一個(gè)字節(jié) B.二個(gè)字節(jié) C.三個(gè)字節(jié) D.四個(gè)字節(jié).存儲單元是指_A_.A.存放一個(gè)機(jī)器字的所有存儲元 B.存放一個(gè)二進(jìn)制信息位的存儲元C.存放一個(gè)字節(jié)的所有存儲元的集合D.存放兩個(gè)字節(jié)的所有存儲元的集合288.機(jī)器字長32位,其存儲容量為4MB,若按字編址,它的尋址范圍是—A—。A.IMB.1MBC.4MD.4MB.某一SRAM芯片,其容量為512X8位,考慮電源端和接地端,該芯片引出線的最小數(shù)目應(yīng)為_D_。A.23B.25C.50D.19.寄存器間接尋址方式中,操作數(shù)處在—D—.A.通用寄存器B.程序計(jì)數(shù)器 C.堆棧D.主存單元.描述匯編語言特性的概念中,有錯誤的句子是_C—。A.對程序員的訓(xùn)練要求來說,需要硬件知識B.匯編語言對機(jī)器的依賴性高C.用匯編語言編制程序的難度比高級語言小D.匯編語言編寫的程序執(zhí)行速度比高級語言快292.在CPU中跟蹤指令后繼地址的寄存器是—B—.A.主存地址寄存器B.程序計(jì)數(shù)器C.指令寄存器D.狀態(tài)條件寄存器293.下面描述RISC機(jī)器基本概念中,正確的表述是_B_A.RISC機(jī)器不一定是流水CPU B.RISC機(jī)器一定是流水CPUC.RISC機(jī)器有復(fù)雜的指令系統(tǒng) D.其CPU配備很少的通用寄存器294.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用_A_方法,對提高系統(tǒng)的吞吐率最有效。A.多端口存儲器B.提高主存速度C.交叉編址多模塊存儲器D.cache295.以下四種類型指令中,執(zhí)行時(shí)間最長的是_C_oA.RR型指令B.RS型指令C.SS型指令D.程序控制指令296.信息只用一條傳輸線,且采用脈沖傳送的方式稱為_A_.A.串行傳送 B.并行傳送 C.并串型傳送D.分時(shí)傳送.描述PCI總線中基本概念不正確的是—D_oPCI總線是一個(gè)與處理器無關(guān)的高速外圍總線PCI總線的基本傳輸機(jī)制是猝發(fā)式傳輸PCI設(shè)備不一定是主設(shè)備D.系統(tǒng)中只允許有一條PCI總線.帶有處理器的設(shè)備一般稱為_A__設(shè)備。A.智能化B.交互式C.遠(yuǎn)程通信D.過程控制.發(fā)生中斷請求的可能條件是—BCD—.A.一條指令執(zhí)行結(jié)束 B.一次I/O操作開始C.機(jī)器內(nèi)部發(fā)生故障 D.一次DMA操作開始.采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要用一個(gè)_C_時(shí)間。A.指令周期 B.機(jī)器周期 C.存儲周期 D.總線周期.對計(jì)算機(jī)的產(chǎn)生有重要影響的是—B_。A.牛頓維納圖靈B.萊布尼茲布爾圖靈C.巴貝奇維納麥克斯韋D.萊布尼茲布爾克雷.定點(diǎn)16位字長的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是—A—,A.-215—215-1 B.-215-1—215-1 C.-215+1—215 D.-215—215.下列數(shù)中最小的數(shù)是—A—。A.(101001)2B.(52)8C.(2B)I6D.(44)10.已知X<0且兇贏=X0.X%…Xn,則[X]撲可通過—C—求得。A.各位求反,末位加1 B.求補(bǔ)C.除X。外各位求反末位加1D.[X]s-1305.運(yùn)算器雖有許多部件組成,但核心部件是—B—oA.數(shù)據(jù)總線 B.算術(shù)邏輯運(yùn)算單元 C.多路開關(guān)D.累加寄存器.EPROM是指—D―。A.讀寫存儲器 B.只讀存儲器C.可編程的只讀存儲起器 D.光擦除可編程的只讀存儲器.某計(jì)算機(jī)字長32位,其存儲容量為4MB,若按半字編址,它的尋址范圍是一C—。A.0—4MBB.0—2MBC.0—2MD.0—1M308.雙端口存儲器所以能高速進(jìn)行讀寫,是因?yàn)椴捎谩狟—。A.高速芯片B.兩套相互獨(dú)立的讀寫電路C.流水技術(shù)D.新型器件309.單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用—C_oA.堆棧尋址方式B.立即尋址方式C.隱含尋址方式D.間接尋址方式310.指令周期是指一C-。A.CPU從主存取出一條指令的時(shí)間 B.CPU執(zhí)行一條指令的時(shí)間C.CPU從主存取出一條指令加上執(zhí)行這條指令的時(shí)間 D.時(shí)鐘周期時(shí)間.同步控制是—C—。A.只適用于CPU控制的方式B.只適用于外圍設(shè)備控制的方式C.由統(tǒng)一時(shí)序信號控制的方式 D.所有指令控制時(shí)間都相同的方式.從信息流的傳送效率來看,—B_工作效率最低。A.三總線系統(tǒng) B.單總線系統(tǒng) C.雙總線系統(tǒng) D.多總線系統(tǒng),一個(gè)256Kx8的DRAM芯片,其地址線和數(shù)據(jù)線總和為__C_A.16B.18C.26D.30.算術(shù)右移指令執(zhí)行的操作是「B_。A.符號位填0,并順次右移1位,最低位移至進(jìn)位標(biāo)志位B.符號位不變,并順次右移1位,最低位移至進(jìn)位標(biāo)志位C.進(jìn)位標(biāo)志位移至符號位,順次右移1位,最低位移至進(jìn)位標(biāo)志位D.符號位填1,并順次右移1位,最低位移至進(jìn)位標(biāo)志位315,微程序控制器中,機(jī)器指令與微指令的關(guān)系是_A_。A.每一條機(jī)器指令由段微指令編成的微程序來解釋執(zhí)行B.每一條機(jī)器指令由一條微指令來執(zhí)行一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行一條微指令由若干條機(jī)器指令組成.以下描述中基本概念不正確的是—B—。PCI總線是層次總線PCI總線采用異步時(shí)序協(xié)議和分布式仲裁策略Futurebus+總線能支持64位地址Futurebus+總線適合于高成本的較大規(guī)模計(jì)算機(jī)系統(tǒng).計(jì)算機(jī)的外圍設(shè)備是指—D—?A.輸入/輸出設(shè)備B.外存儲器C.遠(yuǎn)程通信設(shè)備D.除了CPU和內(nèi)存以外的其它設(shè)備.CRT的顏色數(shù)為256色,則刷新存儲器每個(gè)單元的字長是—C—。A.256位B.16位C.8位D.7位.通道對CPU的請求形式是—B—。A.自陷B.中斷C.通道命令 D.跳轉(zhuǎn)指令.中斷向量地址是—C—oA.子程序入口地址 B.中斷服務(wù)例行程序入口地址C.中斷服務(wù)例行程序入口地址的指示器 D.中斷返回地址.我國在_D_年研制成功了第一臺電子數(shù)字計(jì)算機(jī),第一臺晶體管數(shù)字計(jì)算機(jī)于年完成。A.1946,1958 B.1950,1968C.1958,1961 D.1959,1965.目前大多數(shù)集成電路生產(chǎn)中,所采用的基本材料為_A_。A.單晶硅B.非晶硅C.睇化鋁D.硫化鎘.下列數(shù)中最大的數(shù)是_A_.A.(100110001)2 B.(227)?C.(98),6 D.(152)w.下述I/O控制方式中,—B_主要由程序?qū)崿F(xiàn)。A.PPU(外圍處理機(jī)) B.中斷方式C.DMA方式 D.通道方式.用32位字長(其中1位符號位)表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是一B一。A.0W|N|Wl-2* B.OW|N|W1-2TC.OW|Nl^l-2-30 D.OW|NK1-2-29. 指令寄存器的作用是 B—.A.保存當(dāng)前指令的地址 B.保存當(dāng)前正在執(zhí)行的指令C.保存下一條指令 D.保存上一條指令.某SRAM芯片,其存儲容量為64Kxi6位,該芯片的地址線和數(shù)據(jù)線數(shù)目為一D―。A.64,16 B.16,64 C.64,8 D.16,16.閃速存儲器稱為 B。A.光盤 B.固態(tài)盤 C.硬盤 D.軟盤.二地址指令中,操作數(shù)的物理位置不可能安排在 A—。A.棧頂和次棧頂 B.兩個(gè)主存單元C.一個(gè)主存和一個(gè)寄存器 D.兩個(gè)寄存器.在虛擬存儲器中,當(dāng)程序正在執(zhí)行時(shí),由—D—完成地址映射。A.程序員B.編譯器C.裝入程序 D.操作系統(tǒng).由于CPU內(nèi)部的操作速度較快,而CPU訪問一次主存所花的時(shí)間較長,因此機(jī)器周期通常用_A_來規(guī)定。A.主存中讀取一個(gè)指令字的最短時(shí)間B.主存中讀取一個(gè)數(shù)據(jù)字的最長時(shí)間C.主存中寫入一個(gè)數(shù)據(jù)字的平均時(shí)間D.主存中取一個(gè)數(shù)據(jù)字的平均時(shí)間332.異步控制常用于_A_作為其主要控制方式。A.在單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外圍設(shè)備時(shí)B.微型機(jī)的CPU控制中C.組合邏輯控制的CPU中D.微程序控制器中333.描述流水CPU基本概念中,正確表述的句子是—D—oA.流水CPU是以空間并行性為原理構(gòu)造的處理器B.流水CPU一定是RISC機(jī)器C.流水CPU一定是多媒體CPUD.流水CPU是一種非常經(jīng)濟(jì)而實(shí)用的時(shí)間并行技術(shù)334.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng)采用_A_方法,對提高系統(tǒng)的吞吐率最有效。A.多端口存儲器 B.提高主存的速度C.交叉編址多模存儲器 D.高速緩沖存儲器.描述PCI總線中基本概念正確的句子是_B_.PCI總線是一個(gè)與處理器有關(guān)的高速外圍總線PCI總線的基本傳輸機(jī)制是猝發(fā)式傳輸PCI設(shè)備不是主設(shè)備D.系統(tǒng)中只允許有一條PCI總線.當(dāng)采用—A—對設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令組。A.統(tǒng)一編址法 B.單獨(dú)編址法C.兩者都是 D.兩者都不是.CRT的分辨率為1024X1024像素,像素顏色數(shù)為256,則刷新存儲器的容量是_B_.A.512KBB.1MBC.256KBD.2MB.一張3.5英寸軟盤的存儲容量為_A ,每個(gè)扇區(qū)存儲的固定數(shù)據(jù)是A.1.44MB512BB.1MB1024BC.2MB256BD.1.44MB512KB339.下面敘述的概念中_B_是正確的。A.總線一定要和接口相連 B.接口一定要和總線相連C.通道可以代替接口 D.總線始終由CPU控制和管理.IEEE1394的高速特性適合于新型高速硬盤和多媒體數(shù)據(jù)傳輸,它的數(shù)據(jù)傳輸率可以是_ABC—.A.100兆位/秒 B.200兆位/秒 C.400兆位/秒D.300兆位/秒

.堆棧尋址方式中,設(shè)A為累加寄存器,SP為堆棧指示器,Msp為SP指示器的棧頂單元,如果操作的動作是:(A)-Msp,(SP)-IfSP,那么出棧操作的動作為:―B_A.(Msp)-A,(SP)+1-SP B.(SP)+1-SP,(Msp)fC.(SP)-1—SP,(Msp)-AD.(Msp)-A,(SP)一1—SP.Pentium微型計(jì)算機(jī)中乘除法部件位于—A—中。A.CPUB.接口C.控制器D.專用芯片.沒有外存儲器的計(jì)算機(jī)初始引導(dǎo)程序可以放在_B_。A.RAMB.ROMC.RAM和ROMD.CPU.下列數(shù)中最小的數(shù)是—A_。A.(101001)2B.(52)8C.(2B).6D.(44)l0.在機(jī)器數(shù)一BC—中,零的表示形式是唯一的。A.原碼B.補(bǔ)碼C.移碼D.反碼B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器是正確的。B.只作加法B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器是正確的。B.只作加法D.以上答案都不對A.原碼運(yùn)算的二進(jìn)制減法器C.補(bǔ)碼運(yùn)算的十進(jìn)制加法器.下列有關(guān)運(yùn)算器的描述中 DA.只作算術(shù)運(yùn)算,不作邏輯運(yùn)算C.能暫時(shí)存放運(yùn)算結(jié)果.某DRAM芯片,其存儲容量為512Kx8位,該芯片的地址線和數(shù)據(jù)線數(shù)目為_D_。A.8,512B.512,8C.18,8D.19,8.相聯(lián)存儲器是按—C—進(jìn)行尋址的存儲器。A.地址指定方式 B.堆棧存取方式C.內(nèi)容指定方式 Do地址指定與堆棧存取方式結(jié)合.指令系統(tǒng)中采用不同尋址方式的目的主要是_B_oA.實(shí)現(xiàn)存儲程序和程序控制B.縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性C.可以直接訪問外存D.提供擴(kuò)展操作碼的可能并降低指令譯碼難度351.堆棧尋址方式中,設(shè)A為累加寄存器,SP為堆棧指示器,Msp為SP指示器的棧頂單元,如果操作的動作是:(A)-Msp,(SP)-1-SP,那么出棧操作的動作為:―B_A.(Msp)-A,(SP)+lfSP B.(SP)+1-*SP,(Msp)-AC.(SP)-1-*SP,(Msp)-A D.(Msp)-A,(SP)-l-SP.在CPU中跟蹤指令后繼地址的寄存器是_B—。A.主存地址寄存器 B.程序計(jì)數(shù)器C.指令寄存器 D.狀態(tài)條件寄存器.描述多媒體CPU基本概念中正確表述的句子是_A_.A.多媒體CPU是帶有MMX技術(shù)的處理器B.多媒體CPU是非流水線結(jié)構(gòu)C.MMX指令集是一種單指令流單數(shù)據(jù)流的串行處理指令D.多媒體CPU一定是CISC機(jī)器354.描述Futurebus+總線中基本概念正確的表述是__C 。A.Futurebus+總線是一個(gè)高性能的同步總線標(biāo)準(zhǔn)B.基本上是一個(gè)同步數(shù)據(jù)定時(shí)協(xié)議C.它是一個(gè)與結(jié)構(gòu)、處理器技術(shù)有關(guān)的開發(fā)標(biāo)準(zhǔn)D.數(shù)據(jù)線的規(guī)模不能動態(tài)可變.在—A—的微型計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲器單元統(tǒng)一編址,因此可以不用I/O指令。A.單總線 B.雙總線 C.三總線 D.多總線.用于筆記本電腦的大容量存儲器是—CD—。A.軟磁盤 B.硬磁盤 C.固態(tài)盤 D.磁帶.具有自同步能力的記錄方式—C—.A.NRZoB.NRZ.C.PMD.MFM._A_不是發(fā)生中斷請求的條件。A.一條指令執(zhí)行結(jié)束 B.一次I/O操作結(jié)束C.機(jī)器內(nèi)部發(fā)生故障 D.一次DMA操作結(jié)束.采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要用一個(gè)_C_oA.指令周期 B.數(shù)據(jù)周期C.存儲周期 D.總線周期.并行I/O標(biāo)準(zhǔn)接口SCSI中,一塊主適配器可以連接—B―臺具有SCSI接口的設(shè)備。A.6B.7~15C.8D.10.至今為止,計(jì)算機(jī)中的所有信息以二進(jìn)制方式表示的理由是一C_.A.節(jié)約元件B.運(yùn)算速度快C.物理器件性能決定D.信息處理方便.某寄存器中的值有時(shí)是地址,因此只有計(jì)算機(jī)的—C_才能識別它。A.譯碼器B.判別程序 C.指令D.時(shí)序信號.下列數(shù)中最大的數(shù)是_B_.A.(10010101)2 B.(227),C.(96)16D.(143),0.在定點(diǎn)運(yùn)算器中,無論采用雙符號位還是單符號位,必須有_C_,它一般用來實(shí)現(xiàn)。A.譯碼電路,與非門 B.編碼電路,或非門C.溢出判斷電路,異或門 D.移位電路,與或非門.按其數(shù)據(jù)流的傳送過程和控制節(jié)拍來看,陣列乘法器可認(rèn)為是—B—.A.全串行運(yùn)算的乘法器 B.全并行運(yùn)算的乘法器C.串一并行運(yùn)算的乘法器 D.并一串行運(yùn)算的乘法器.以下描述中正確的是_AC_。A.浮點(diǎn)運(yùn)算器可用階碼部件和尾數(shù)部件來實(shí)現(xiàn)。B.階碼部件可實(shí)現(xiàn)加,減,乘,除四種運(yùn)算。C.階碼部件只進(jìn)行階碼相加,相減和比較操作。D.尾數(shù)部件只進(jìn)行乘法和除法運(yùn)算。.某計(jì)算機(jī)字長16位,它的存儲容量是64MB,若按雙字編址,那么它的尋址范圍是D。A.4MB.2MC.64MD.32M.以下四種類型的半導(dǎo)體存儲器中,若以傳輸同樣多的字為比較條件,則讀出數(shù)據(jù)傳輸率最高的是—C—.A.DRAMB.SRAMC.閃速存儲器 D.EPROM.二地址指令中,操作數(shù)的物理位置可安排在_BCD—.A.棧頂和次棧頂 B.兩個(gè)主存單元C.一個(gè)主存單元和一個(gè)存儲器D.兩個(gè)寄存器.程序控制類指令的功能是_D_,A.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算 B.進(jìn)行主存于CPU之間的數(shù)據(jù)傳送C.進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送 D.改變程序執(zhí)行的順序.廣泛應(yīng)用的PentiumIII是一種_D_.A.8位CPUB.16位CPUC.32位CPUD.64位CPU372.同步控制是_C_。A.只適用于CPU控制的方式 B.只適用于外圍設(shè)備控制的方式C.由統(tǒng)一時(shí)序信號控制的方式 D.所有指令執(zhí)行時(shí)間都相同的方式.請?jiān)谝韵聰⑹鲋羞x處兩個(gè)正確描述的句子是—D—?(1)同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫相容微操作。?同一個(gè)CPU周期中,不可以并行執(zhí)行的微操作叫相容微操作⑤同個(gè)CPU周期中,可以并行執(zhí)行的微操作叫相斥微操作④同一個(gè)CPU周期中,不可以并行執(zhí)行的微操作叫相斥微操作A.①③B.(2)(4)C.(2)(3)D.(1)(4).從信息流的傳送效率來看,—B—工作效率最低。A.三總線系統(tǒng) B.單總線系統(tǒng)C.雙總線系統(tǒng)D.多總線系統(tǒng).三種集中式總線仲裁方式中,—C_方式速度最快。A.鏈?zhǔn)讲樵?B.計(jì)數(shù)器定時(shí)查詢C.獨(dú)立查詢.描述PCI總線中基本概念不正確的句子是_C—?HOST總線不僅連接主存,還可以連接多個(gè)CPU.PCI總線體系中有三種橋,它們都是PCI設(shè)備。C.以橋連接實(shí)現(xiàn)的PCI總線結(jié)構(gòu)不允許多條總線并行工作。D.橋的作用可使有的存取都接CPU的需要出現(xiàn)在總線上。.在微型機(jī)系統(tǒng)中,外圍設(shè)備通過_A_與主板的系統(tǒng)總線相連接。A.適配器B.設(shè)備控制器C.計(jì)數(shù)器D.寄存器.一張CD-ROM光盤的存儲容量可達(dá)相當(dāng)于多張1.44MB的3.5英寸軟盤。A.400,600B.600,400C.200,400D.400,200379.中斷向量地址是C—.A.子程序入口地址 B.中斷服務(wù)例行程序入口地址C.中斷服務(wù)例行程序入口地址的指示器 D.中斷返回地址380.周期挪用方式常用于—A—方式的輸入/輸出中。A.DMAB.中斷C.程序傳送 D.通道381、在3.5英寸的軟盤上有一個(gè)帶滑塊的小方孔,其作用是__D_A、進(jìn)行讀寫保護(hù)B、沒有任何作用C,進(jìn)行讀保護(hù)D、進(jìn)行寫保護(hù)382、存儲容量的基本單位是BA、位B、字節(jié)C、字D、ASCH碼383、磁盤屬于DA、輸入設(shè)備B、輸出設(shè)備C,內(nèi)存儲器D、外存儲器384、計(jì)算機(jī)病毒可以使整個(gè)計(jì)算機(jī)癱瘓,危害極大,計(jì)算機(jī)病毒是BA、一種芯片B、一段特制的程序C、一種生物病毒D、一條命令385、在微機(jī)中與VGA密切相關(guān)的設(shè)備是CA、針式打印機(jī)B、鼠標(biāo)C、顯示器D、鍵盤386、I/O設(shè)備的含義是—AA、輸入輸出設(shè)備B、通信設(shè)備C、網(wǎng)絡(luò)設(shè)備D、控制設(shè)備387、同時(shí)按下Ctrl+Alt+Del組合鍵的作用是CA、停止微機(jī)工作B、進(jìn)行開機(jī)準(zhǔn)備C,熱啟動微機(jī)D、冷啟動微機(jī)388、微型計(jì)算機(jī)中的386或486指的是DA、存儲容量B、運(yùn)算速度C、顯示器型號D、CPU的類型389、微型計(jì)算機(jī)中運(yùn)算器的主要功能是進(jìn)行C__A、算術(shù)運(yùn)算B、邏輯運(yùn)算C、算術(shù)和邏輯運(yùn)算D、初等函數(shù)運(yùn)算390、擴(kuò)展名是.BAK的文件稱作DA、文本文件B、批自理文件C、系統(tǒng)文件D、備用文件391,5寸軟盤的寫保護(hù)口已經(jīng)封上—AA、只能讀盤.不能寫盤B、既能讀盤.又能寫盤C、只能寫盤.不能讀盤D、不能讀盤.也不能寫盤392、在計(jì)算機(jī)中,用一B_個(gè)二制位組成一個(gè)字節(jié)?A、4B、8C,16D、32393、在計(jì)算機(jī)中存儲數(shù)據(jù)的最小單位是—B—A、字節(jié)B、位C、字D、KB394、下列描述中,正確的是—CA,激光打印機(jī)是擊打式打印機(jī)B、軟磁盤驅(qū)動器是存儲器C,計(jì)算機(jī)運(yùn)算速度可用每秒鐘執(zhí)行指令的條數(shù)來表示D、操作系統(tǒng)是一種應(yīng)用軟件395、計(jì)算機(jī)能夠直接識別和處理的語言是_CA、匯編語言B、自然語言C,機(jī)器語言D、高級語言396、第四代計(jì)算機(jī)使用的邏輯器件是__D—A、繼電器 B、電子管C、中小規(guī)模集成電路 D、大規(guī)模和超大規(guī)模集成電路397、微型計(jì)算機(jī)的運(yùn)算器.控制器及內(nèi)存儲器的總稱是—CA,CPUB、ALUC、主機(jī)D,MPU398、目前普遍使用的微型計(jì)算機(jī),所采用的邏輯元件是—B?A、電子管B、大規(guī)模和超大規(guī)模集成電路C、晶體管D、小規(guī)模集成電路399、硬盤工作時(shí),數(shù)特別注意避免—B—A、光線直射B、強(qiáng)烈震動C、環(huán)境衛(wèi)生不好D、噪聲400、微型計(jì)算機(jī)與并行打印機(jī)連接時(shí),應(yīng)將信號線插頭插在_CA、擴(kuò)展插口上B、串行插口上C、并行插口上D、串并行插口上401、ENTER鍵是—B_A、輸入鍵B、回車換行鍵C、空格鍵D、換擋鍵402、ROM是_DA、隨機(jī)存儲器B、高速緩沖存儲器C、順序存儲器D,只讀存儲器403、在一般情況下,軟盤中存儲的信息在斷電后—A—A、不會丟失B、全部丟失C、大部分丟失D、局部丟失404、在微機(jī)中,用來表示信息的最小單位是—AA、位B、字節(jié)C、字D、雙字405、發(fā)現(xiàn)計(jì)算機(jī)病毒后,比較徹底的清除方式是—D_。A、用查毒軟件處理B、刪除磁盤文件C、用殺毒軟件處理D、格式化磁盤406、SRAM存儲器是_A—A、靜態(tài)隨機(jī)存儲器B、靜態(tài)只讀存儲器C、動態(tài)隨機(jī)存儲器D、動態(tài)只讀存儲器407、目前市場上流行的586微機(jī)中的586指的是—C—A、硬盤容量B、主頻C、微處理器型號碼D、內(nèi)存容量408、在下列存儲器中,訪問周期最短的是—C—A、硬盤存儲器B、外存儲器C、內(nèi)存儲器D、軟盤存儲器409、斷電會使存儲數(shù)據(jù)丟失的存儲器是一AA、RAMB、硬盤C、ROMD、軟盤410、第三代計(jì)算機(jī)的邏輯器件采用的是—B_.A、晶體管B、中.小規(guī)模集成電路C、大規(guī)模集成電路D、微處理器集成電路411、微處理器又稱為_DA、運(yùn)算器B、控制器C,邏輯器D,中央處理器412、下列四種磁盤可以在1.44MB3.5英寸軟盤驅(qū)動器中使用的是_CA、L44MB5.25英寸B、1.2MB5.25英寸C、720KB3.5英寸D、360KB5.25英寸413、在微型計(jì)算機(jī)中,其內(nèi)存容量為8M。指的是B—A、8M位B、8M字節(jié)C、8M字D、8000K字414、在微機(jī)中,主機(jī)由微處理器與—D—A、運(yùn)算器組成B、磁盤存儲器組成C、軟盤存儲器組成D、內(nèi)存儲器組成415.微機(jī)的主機(jī)和顯示器加電后,如果顯示器不亮,其原因是_DA、主機(jī)壞了B、軟件壞了C、顯示器壞了D、顯示器信號線壞了416、在下面的描述中,正確的是_C—A、外存中的信息,可直接被CPU處理B、計(jì)算機(jī)中使用的漢字編碼和ASCH碼是一樣的C、鍵盤是輸入設(shè)備、顯示器是輸出設(shè)備D、操作系統(tǒng)是一種重要的應(yīng)用軟件417、防止軟盤感染病毒的有效方法是—A—A、對軟盤進(jìn)行寫保護(hù)B、不要把軟盤與有病毒的軟盤放在一起C、保持軟盤的清潔D、定期對軟盤進(jìn)行格式化418、若軟盤已做了寫保護(hù)措施,那么可以在此軟盤上進(jìn)行的操作是__CA、DELB,RENC,TYPED、MD419、在計(jì)算機(jī)內(nèi)部,用來傳送.存儲.加工處理的數(shù)據(jù)或指令都是以_A_形式進(jìn)行的。A、二進(jìn)制碼B、拼音簡碼C、八進(jìn)制碼D、五筆字型碼420、通常人們所說的一個(gè)完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括—D_。A、主機(jī).鍵盤顯示器 B、計(jì)算機(jī)及其外部設(shè)備C、系統(tǒng)硬件與系統(tǒng)軟件 D、硬件系統(tǒng)與軟件系統(tǒng)421、計(jì)算機(jī)的內(nèi)存儲器比外存儲器A、更便易B、存儲容量更大C,存取速度快D、雖貴但能存儲更多的信息422、IBM-PC/XT微型計(jì)算機(jī)采用的CPU芯片是A、Z-80B、8085C、8088D、80286423、正編輯文件突然斷電,則內(nèi)存中信息全部丟失,再通電后,只能恢復(fù)_A 上信息.A、磁盤B、內(nèi)存C、打印機(jī)D、RAM424、IBM微機(jī)及其兼容機(jī)的性能指標(biāo)中的內(nèi)部存儲器容量是指D_.A、RAM的容量B、ROM的容量C、硬盤的容量D、RAM和ROM的總?cè)萘?

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論