組合邏輯電路的設(shè)計_第1頁
組合邏輯電路的設(shè)計_第2頁
組合邏輯電路的設(shè)計_第3頁
組合邏輯電路的設(shè)計_第4頁
組合邏輯電路的設(shè)計_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

關(guān)于組合邏輯電路的設(shè)計第1頁,共18頁,2022年,5月20日,18點48分,星期五知識目標:

1、理解組合邏輯電路的設(shè)計方法。

2、理解并掌握將現(xiàn)實問題進行邏輯抽象的方法。

技能目標:

1、通過學(xué)生自主實驗和電路制作,培養(yǎng)學(xué)生觀察和動手能力。

2、通過學(xué)生連接線路過程中查閱電路圖與實際電路的對比,培養(yǎng)學(xué)生分析問題、解決問題的能力和創(chuàng)新能力。

情感目標:在具體教學(xué)過程中,通過讓學(xué)生動手及相互合作,激發(fā)學(xué)生對電子技術(shù)學(xué)習(xí)與應(yīng)用的濃厚興趣。

學(xué)習(xí)要求:第2頁,共18頁,2022年,5月20日,18點48分,星期五一、知識回顧:組合邏輯電路輸入輸出X1X2Xn…

組合網(wǎng)絡(luò)組合邏輯電路方框圖Y1Y2Ym…特點:不含記憶元件;輸出與電路原來狀態(tài)無關(guān)。組合邏輯電路由邏輯門電路構(gòu)成;第3頁,共18頁,2022年,5月20日,18點48分,星期五二、組合邏輯電路的設(shè)計設(shè)計步驟:根據(jù)實際要求設(shè)計出組合邏輯電路分析題意,將設(shè)計要求轉(zhuǎn)化為邏輯關(guān)系,這一步為設(shè)計組合邏輯電路的關(guān)鍵邏輯抽象,列真值表根據(jù)真值表,寫表達式將表達式化簡并轉(zhuǎn)化為電路圖;連接電路,實現(xiàn)電路功能第4頁,共18頁,2022年,5月20日,18點48分,星期五例:設(shè)計一個三人表決電路(A、B、C)。每人一個按鍵,如果同意則按下,不同意則不按。結(jié)果用指示燈表示,多數(shù)同意時指示燈亮,否則不亮。1.根據(jù)題意,邏輯抽象,列真值表。三個按鍵A、B、C,設(shè)定按下時為“1”,不按時為“0”。輸出量為Y,多數(shù)贊成時為“1”,否則為“0”。第5頁,共18頁,2022年,5月20日,18點48分,星期五ABCY00000010010001111000101111011111根據(jù)題意列出邏輯狀態(tài)表(真值表)。第6頁,共18頁,2022年,5月20日,18點48分,星期五ABCY000000100100011110001011110111112.根據(jù)真值表,寫出表達式。(1)選擇輸出為1的組合,輸出為0的組合省略。

(2)將輸入為1的組合寫成與的形式,其中輸入信號為0的取反。

(3)將各輸入組合相與之后相加。第7頁,共18頁,2022年,5月20日,18點48分,星期五3.化簡邏輯表達式,并將表達式轉(zhuǎn)化為邏輯圖?;喌?頁,共18頁,2022年,5月20日,18點48分,星期五

技能訓(xùn)練:根據(jù)電路圖,連接電路,實現(xiàn)電路功能。三人表決器電路第9頁,共18頁,2022年,5月20日,18點48分,星期五真值表電路功能描述練習(xí):設(shè)計一個舉重裁判表決電路。設(shè)舉重比賽有3個裁判,一個主裁判和兩個副裁判。杠鈴舉起成功與否由每一個裁判按自己面前的按鈕來確定。只有當(dāng)兩個或兩個以上裁判判明成功,并且其中有一個為主裁判時,表明成功的燈才亮。

設(shè)主裁判為變量A,副裁判分別為B和C;表示成功與否的燈為Y,根據(jù)邏輯要求列出真值表。1122邏輯表達式第10頁,共18頁,2022年,5月20日,18點48分,星期五最簡表達式化簡34邏輯電路圖化簡34邏輯表達式第11頁,共18頁,2022年,5月20日,18點48分,星期五技能訓(xùn)練:根據(jù)電路圖,連接電路,實現(xiàn)電路功能。舉重裁判表決電路第12頁,共18頁,2022年,5月20日,18點48分,星期五練習(xí):交叉路口的交通信號燈有三個,分紅、黃、綠三色。正常工作時,應(yīng)該只有一盞燈亮,其它情況均屬電路故障。試設(shè)計故障報警電路,出現(xiàn)故障時輸出報警信號。第13頁,共18頁,2022年,5月20日,18點48分,星期五設(shè)燈亮用1表示,燈滅用0表示;報警狀態(tài)用1表示,正常工作用0表示。紅、黃、綠三燈分別用R、Y、G表示,電路輸出用Z表示。列出真值表。

RYGZ00010010010001111000101111011111解析:1.根據(jù)題意,邏輯抽象,列真值表。第14頁,共18頁,2022年,5月20日,18點48分,星期五2.根據(jù)真值表,寫出表達式。RYGZ00010010010001111000101111011111第15頁,共18頁,2022年,5月20日,18點48分,星期五交通信號燈邏輯電路圖3.化簡邏輯表達式,并將表達式轉(zhuǎn)化為邏輯圖。Z第16頁,共18頁,2022年,5月20日,18點48分,星期五本節(jié)小結(jié)①理解組合邏輯電路的特點:輸出結(jié)果取決于輸入信號。實現(xiàn)組合邏輯電路的基礎(chǔ)是各種邏輯門電路。②理解組合電路的設(shè)計步驟:列出真值表→寫出邏輯表達式→邏輯表達式化簡→畫出邏輯圖形。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論