課程設(shè)計(jì)(綜合實(shí)驗(yàn))報(bào)告 -數(shù)字電子鐘_第1頁
課程設(shè)計(jì)(綜合實(shí)驗(yàn))報(bào)告 -數(shù)字電子鐘_第2頁
課程設(shè)計(jì)(綜合實(shí)驗(yàn))報(bào)告 -數(shù)字電子鐘_第3頁
課程設(shè)計(jì)(綜合實(shí)驗(yàn))報(bào)告 -數(shù)字電子鐘_第4頁
課程設(shè)計(jì)(綜合實(shí)驗(yàn))報(bào)告 -數(shù)字電子鐘_第5頁
已閱讀5頁,還剩19頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

課程課程設(shè)計(jì)(綜合實(shí)驗(yàn))報(bào)告課程設(shè)計(jì)(綜合實(shí)驗(yàn))報(bào)告(2014--2015年度第二學(xué)期)名稱:電子技術(shù)綜合實(shí)驗(yàn)題目:數(shù)字電子鐘院系:電氣與電子工程學(xué)院班級:學(xué)號:學(xué)生姓名:指導(dǎo)教師:設(shè)計(jì)周數(shù):一周成績:日期:2015年7月14日目錄TOC\o"1-3"\h\u6501《電子技術(shù)綜合實(shí)驗(yàn)》任務(wù)書 16042一、綜合實(shí)驗(yàn)的目的與要求 3117741.綜合實(shí)驗(yàn)的目的 3315432.綜合實(shí)驗(yàn)的要求 3313083.數(shù)字電子鐘的設(shè)計(jì)要求 316637二、設(shè)計(jì)框圖及電路系統(tǒng)概述 4308601.設(shè)計(jì)思路 4267922.系統(tǒng)框圖 426348三、各單元電路的設(shè)計(jì)方案及原理說明、參數(shù)計(jì)算 419261.秒脈沖發(fā)生電路 4322412.時(shí)分秒電路 5322413.校時(shí)電路 9322414.整點(diǎn)報(bào)時(shí)電路 9211765.任意鬧鐘電路 1219906四、調(diào)試過程及結(jié)果分析 13211761.秒脈沖發(fā)生電路 13211762.時(shí)分秒及校時(shí)電路 15322413.整點(diǎn)報(bào)時(shí)電路 15322414.任意鬧鐘電路 17108145.總體電路 1813880五、綜合實(shí)驗(yàn)總結(jié) 1819261.本設(shè)計(jì)的綜述 18322412.收獲與體會 185805附錄 202852參考文獻(xiàn) 22PAGEPAGE2《電子技術(shù)綜合實(shí)驗(yàn)》任務(wù)書一、目的與要求1.目的1.1課程設(shè)計(jì)是教學(xué)中必不可少的重要環(huán)節(jié),通過課程設(shè)計(jì)鞏固、深化和擴(kuò)展學(xué)生的理論知識與初步的專業(yè)技能,提高綜合運(yùn)用知識的能力,逐步增強(qiáng)實(shí)際工程訓(xùn)練。1.2注重培養(yǎng)學(xué)生正確的設(shè)計(jì)思想,掌握課程設(shè)計(jì)的主要內(nèi)容、步驟和方法。1.3培養(yǎng)學(xué)生獲取信息和綜合處理信息的能力、文字和語言表達(dá)能力以及協(xié)作工作能力。1.4提高學(xué)生運(yùn)用所學(xué)的理論知識和技能解決實(shí)際問題的能力及其基本工程素質(zhì)。2.要求2.1能夠根據(jù)設(shè)計(jì)任務(wù)和指標(biāo)要求,綜合運(yùn)用電子技術(shù)課程中所學(xué)到的理論知識與實(shí)踐技能獨(dú)立完成一個(gè)設(shè)計(jì)課題。2.2根據(jù)課題需要選擇參考書籍,查閱手冊、圖表等有關(guān)文獻(xiàn)資料。要求通過獨(dú)立思考、深入鉆研課程設(shè)計(jì)中所遇到的問題,培養(yǎng)自己分析、解決問題的能力。2.3進(jìn)一步熟悉常用電子器件的類型和特性,掌握合理選用的原則。2.4學(xué)會電子電路的安裝與調(diào)試技能,利用“觀察、判斷、實(shí)驗(yàn)、再判斷”的基本方法,解決實(shí)驗(yàn)中出現(xiàn)的問題。2.5學(xué)會撰寫課程設(shè)計(jì)總結(jié)報(bào)告。2.6通過課程設(shè)計(jì),逐步形成嚴(yán)肅認(rèn)真、一絲不茍、實(shí)事求是的工作作風(fēng)和科學(xué)態(tài)度,培養(yǎng)學(xué)生樹立一定的生產(chǎn)觀點(diǎn)、經(jīng)濟(jì)觀點(diǎn)和全局觀點(diǎn)。2.7在課程設(shè)計(jì)過程中,要做到愛護(hù)公物、遵守紀(jì)律、團(tuán)結(jié)協(xié)作、注意安全。二、主要內(nèi)容共有7個(gè)既有學(xué)習(xí)價(jià)值又有一定的實(shí)用性和趣味性的設(shè)計(jì)課題,學(xué)生根據(jù)自身情況自由選擇其中之一。移位寄存器型彩燈控制器智力競賽搶答器電子拔河游戲機(jī)交通信號燈控制器電子秒表電子密碼鎖數(shù)字電子鐘三、進(jìn)度計(jì)劃序號設(shè)計(jì)(實(shí)驗(yàn))內(nèi)容完成時(shí)間備注1設(shè)計(jì)內(nèi)容講解、學(xué)習(xí)資料查找方法半天2查找資料、進(jìn)行方案設(shè)計(jì)、確定總體電路框圖半天3基于Multisim單元電路設(shè)計(jì)、組裝和調(diào)試1天4基于Multisim整體電路設(shè)計(jì)、組裝和調(diào)試2天5驗(yàn)收、撰寫實(shí)驗(yàn)報(bào)告1天四、設(shè)計(jì)(實(shí)驗(yàn))成果要求1.學(xué)生根據(jù)所選課題的任務(wù)、要求和條件進(jìn)行總體方案的設(shè)計(jì),通過論證與選擇,確定總體方案;然后對方案中單元電路進(jìn)行選擇和設(shè)計(jì)計(jì)算;最后畫出總體電路圖。2.預(yù)設(shè)計(jì)經(jīng)指導(dǎo)教師審查通過后,學(xué)生即可向?qū)嶒?yàn)室領(lǐng)取所需元器件等材料,在面包板上組裝、調(diào)試電路,使之達(dá)到設(shè)計(jì)指標(biāo)要求。3.在Multisim軟件平臺上學(xué)生可直接設(shè)計(jì)、仿真和實(shí)現(xiàn),直至達(dá)到設(shè)計(jì)要求。五、考核方式綜合以下指標(biāo)評定課程設(shè)計(jì)總成績:優(yōu)、良、中、及格和不及格。1.設(shè)計(jì)方案的正確性與合理性;2.實(shí)驗(yàn)動手能力(安裝工藝水平、調(diào)試中分析解決問題的能力以及創(chuàng)新精神等);3.總結(jié)報(bào)告;4.答辯情況(課題的論述和回答問題的情況);5.設(shè)計(jì)過程中的學(xué)習(xí)態(tài)度、工作作風(fēng)和科學(xué)精神。學(xué)生姓名:指導(dǎo)教師:2015年7月10日課程課程設(shè)計(jì)(綜合實(shí)驗(yàn))報(bào)告PAGEPAGE22綜合實(shí)驗(yàn)的目的與要求1.綜合實(shí)驗(yàn)的目的1.1課程設(shè)計(jì)是教學(xué)中必不可少的重要環(huán)節(jié),通過課程設(shè)計(jì)鞏固、深化和擴(kuò)展學(xué)生的理論知識與初步的專業(yè)技能,提高綜合運(yùn)用知識的能力,逐步增強(qiáng)實(shí)際工程訓(xùn)練。1.2注重培養(yǎng)學(xué)生正確的設(shè)計(jì)思想,掌握課程設(shè)計(jì)的主要內(nèi)容、步驟和方法。1.3培養(yǎng)學(xué)生獲取信息和綜合處理信息的能力、文字和語言表達(dá)能力以及協(xié)作工作能力。1.4提高學(xué)生運(yùn)用所學(xué)的理論知識和技能解決實(shí)際問題的能力及其基本工程素質(zhì)。2.綜合實(shí)驗(yàn)的要求2.1能夠根據(jù)設(shè)計(jì)任務(wù)和指標(biāo)要求,綜合運(yùn)用電子技術(shù)課程中所學(xué)到的理論知識與實(shí)踐技能獨(dú)立完成一個(gè)設(shè)計(jì)課題。2.2根據(jù)課題需要選擇參考書籍,查閱手冊、圖表等有關(guān)文獻(xiàn)資料。要求通過獨(dú)立思考、深入鉆研課程設(shè)計(jì)中所遇到的問題,培養(yǎng)自己分析、解決問題的能力。2.3進(jìn)一步熟悉常用電子器件的類型和特性,掌握合理選用的原則。2.4學(xué)會電子電路的安裝與調(diào)試技能,利用“觀察、判斷、實(shí)驗(yàn)、再判斷”的基本方法,解決實(shí)驗(yàn)中出現(xiàn)的問題。2.5學(xué)會撰寫課程設(shè)計(jì)總結(jié)報(bào)告。2.6通過課程設(shè)計(jì),逐步形成嚴(yán)肅認(rèn)真、一絲不茍、實(shí)事求是的工作作風(fēng)和科學(xué)態(tài)度,培養(yǎng)學(xué)生樹立一定的生產(chǎn)觀點(diǎn)、經(jīng)濟(jì)觀點(diǎn)和全局觀點(diǎn)。2.7在課程設(shè)計(jì)過程中,要做到愛護(hù)公物、遵守紀(jì)律、團(tuán)結(jié)協(xié)作、注意安全。3.數(shù)字電子鐘的設(shè)計(jì)要求3.1能夠根據(jù)設(shè)計(jì)任務(wù)和指標(biāo)要求,綜合運(yùn)用電子技術(shù)課程中所學(xué)到的理論知識與實(shí)踐技能獨(dú)立完成一個(gè)設(shè)計(jì)課題。3.2設(shè)計(jì)一個(gè)能直接顯示時(shí),分,秒,并且有校時(shí)功能的數(shù)字電子鐘。小時(shí)采用24進(jìn)制。3.3設(shè)計(jì)24h整點(diǎn)報(bào)時(shí)控制電路,要求每整點(diǎn)發(fā)出一聲響報(bào)時(shí);要求在6:00~22:00之間每整點(diǎn)報(bào)時(shí)一次,23:00~5:00之間整點(diǎn)不報(bào)時(shí)。3.4設(shè)計(jì)任意幾點(diǎn)幾分均可響鈴的鬧鐘控制電路。鈴響1min,可提前終止。3.5根據(jù)規(guī)定的作息時(shí)間表,見表1,設(shè)計(jì)自動鈴響控制電路。(選做)表SEQ表格\*ARABIC1作息時(shí)間表起床6:50上午上班8:00午飯11:45下午上班13:30下班17:30二、設(shè)計(jì)框圖及電路系統(tǒng)概述1.設(shè)計(jì)思路數(shù)字電子鐘的基本功能是能夠?qū)崿F(xiàn)時(shí)、分、秒得正確計(jì)時(shí),計(jì)時(shí)單位為1s。因此,一個(gè)簡單的數(shù)字式電子鐘,首先必須有計(jì)時(shí)顯示電路和秒表脈沖產(chǎn)生電路。其次,當(dāng)剛接通電源或時(shí)鐘走時(shí)出現(xiàn)誤差時(shí),需要進(jìn)行時(shí)間校準(zhǔn),否則就不能正確表示當(dāng)前時(shí)間。因此,數(shù)字式電子鐘應(yīng)具有校時(shí)電路。另外,若要求數(shù)字電子鐘能夠自動整點(diǎn)報(bào)時(shí)或按要求時(shí)間鬧鈴,還應(yīng)具有整點(diǎn)報(bào)時(shí)和鬧鈴控制的電路。若還需要其他功能,相應(yīng)的還要有一些控制電路。綜上所述,數(shù)字式電子鐘應(yīng)由三大部分組成:即計(jì)時(shí)顯示電路、秒表脈沖產(chǎn)生電路和控制電路。在軟件設(shè)計(jì)中秒脈沖產(chǎn)生電路可以省略,用時(shí)鐘信號源代替。2.系統(tǒng)框圖顯示顯示顯示顯示顯示顯示秒計(jì)數(shù)分計(jì)數(shù)時(shí)計(jì)數(shù)秒計(jì)數(shù)分計(jì)數(shù)時(shí)計(jì)數(shù)鬧鐘控制校時(shí)控制整點(diǎn)報(bào)時(shí)控制鬧鐘控制校時(shí)控制整點(diǎn)報(bào)時(shí)控制圖SEQ圖表\*ARABIC1數(shù)字電子鐘系統(tǒng)框圖三、各單元電路的設(shè)計(jì)方案及原理說明、參數(shù)計(jì)算1.秒脈沖發(fā)生電路采用555定時(shí)器構(gòu)成多諧振蕩器,555定時(shí)器的引腳分布如圖2,功能表如表2所示。通過參數(shù)的修改實(shí)現(xiàn)秒脈沖發(fā)生電路,其中R1=R2=1MΩ,C=470nF。T=0.7(R1+2R2)C=0.987s≈1s,f≈1Hz。秒脈沖發(fā)生電路如圖3。表SEQ表格\*ARABIC2555定時(shí)器芯片功能表復(fù)位輸入置位輸入復(fù)位(RD)輸出(uO)放電管VT╳╳00導(dǎo)通╳<VCC11截止>VCC>VCC10導(dǎo)通<VCC>VCC1不變不變圖SEQ圖表\*ARABIC2555定時(shí)器引腳圖圖3秒脈沖發(fā)生電路2.時(shí)分秒電路2.124小時(shí)電路。本實(shí)驗(yàn)用8421BCD同步加法計(jì)數(shù)器來設(shè)計(jì)。74LS160的邏輯功能表及引腳分布圖分別見表3和圖4。將兩片74LS160級聯(lián)形成100進(jìn)制計(jì)數(shù)器。其中24進(jìn)制計(jì)數(shù)器真值表如下表4。由于74LS160的清零方式是異步清零,因此應(yīng)該算到第25個(gè)狀態(tài),即第24小時(shí)。表374LS160功能表清零預(yù)置數(shù)使能時(shí)鐘預(yù)置數(shù)據(jù)輸入輸出工作模式CRLDETEPCPD3D2D1D0Q3Q2Q1Q00╳╳╳╳╳╳╳╳0000異步清零10╳╳↑DCBADCBA同步置數(shù)110╳╳╳╳╳╳保持?jǐn)?shù)據(jù)保持11╳0╳╳╳╳╳保持?jǐn)?shù)據(jù)保持1111↑╳╳╳╳十進(jìn)制計(jì)數(shù)加法計(jì)數(shù)圖474LS160引腳分布圖表424進(jìn)制計(jì)數(shù)器真值表小時(shí)數(shù)Q7Q6Q5Q4Q3Q2Q1Q0CR000000000010000000102000000100300000011040000010005000001010600000110070000001110800001000090000100101000010000011000100010120001001001300010011014000101000150001010101600010110017000101110180000110000190001100102000100000021001000010220010001002300100011024001001001由表可知,清零信號CR=Q5Q2=。將高位片的Q1和低位片的Q2經(jīng)過與非門74LS00將反饋清零信號接到兩片160的CR端就構(gòu)成了24進(jìn)制計(jì)數(shù)器。24進(jìn)制計(jì)數(shù)器電路圖如圖5。圖524進(jìn)制計(jì)數(shù)器2.2.60進(jìn)制電路。與24進(jìn)制計(jì)數(shù)器同理,先用兩片74LS160級聯(lián)形成100進(jìn)制計(jì)數(shù)器,然后將高位片的Q1和Q2經(jīng)過與非門74LS00將反饋清零信號接到兩片160的CR端。電路圖如圖6。圖660進(jìn)制計(jì)數(shù)器2.3.時(shí)分秒電路。將24進(jìn)制和60進(jìn)制計(jì)數(shù)器連接成時(shí)分秒電路。首先將秒位60進(jìn)制計(jì)數(shù)器在59秒時(shí)產(chǎn)生一個(gè)進(jìn)位信號送到分位計(jì)數(shù)器。用4輸入與門74LS21將秒十位的Q2、Q0(即秒十位為5)和秒個(gè)位的Q3、Q0(即秒個(gè)位為9)接到分個(gè)位的ET端,使分個(gè)位在CP下降沿到來時(shí)產(chǎn)生一個(gè)狀態(tài)的改變,即“加1”。同理,在分位上也可以用同樣的方法將59分59秒時(shí)產(chǎn)生的進(jìn)位接到時(shí)個(gè)位的ET端,實(shí)現(xiàn)進(jìn)位。另外,用LD端實(shí)現(xiàn)清零,即將各160的A、B、C、D端與地接,將各160的LD端經(jīng)過一個(gè)單刀雙擲開關(guān)分別接到非常地端和電源端,通過開關(guān)來實(shí)現(xiàn)清零。電路圖如圖7.圖7時(shí)分秒電路3.校時(shí)電路在時(shí)分秒電路的進(jìn)位部分,先經(jīng)過一個(gè)單刀雙擲開關(guān),一邊接到電源,為邏輯“1”;另外一端接低位來的進(jìn)位信號,然后再接到高位片的ET端,當(dāng)開關(guān)擲到“1”端時(shí),ET=1,就實(shí)現(xiàn)校時(shí)。本電路將校時(shí)電路和正常走時(shí)的進(jìn)位功能通過一個(gè)單刀雙擲開關(guān)連接到高位片的ET端,簡化電路。電路如圖8.圖8校時(shí)電路4.整點(diǎn)報(bào)時(shí)電路24h整點(diǎn)報(bào)時(shí)控制電路,要求每整點(diǎn)發(fā)出兩聲響報(bào)時(shí);要求在6:00~22:00之間每整點(diǎn)報(bào)時(shí)一次,23:00~5:00之間整點(diǎn)不報(bào)時(shí)。第一種情況,整點(diǎn)發(fā)出兩聲響報(bào)時(shí),所以設(shè)計(jì)在00分00秒和02秒發(fā)出兩聲響報(bào)時(shí)。由于對時(shí)位沒有要求,因此只需將分位為00時(shí)的信號(00000000)和秒十位為0的信號(0000)分別通過或非門形成高電平,再連接到同一個(gè)與門。此外,秒個(gè)位為0和2時(shí)分別發(fā)出兩聲報(bào)時(shí)。秒個(gè)位的真值表如表5,其中Y代表個(gè)位的結(jié)果。表5秒個(gè)位真值表實(shí)際秒數(shù)Q3Q2Q1Q0Y000001100010200101300110401000501010601100701110810000910010其卡諾圖如圖9YY0001111000100101000011╳╳╳╳1000╳╳圖9秒個(gè)位卡諾圖化簡經(jīng)卡諾圖化簡可得Y==。第一種情況的電路搭接如下圖10。圖10整點(diǎn)報(bào)時(shí)電路模式1根據(jù)要求,第二種功能是只在6:00~22:00之間報(bào)時(shí),所以先將時(shí)位的真值表羅列如表6,其中時(shí)十位的Q3、Q2在本電路中始終為零,因此可忽略。時(shí)十位Q1、Q0用A、B表示,時(shí)個(gè)位的Q3、Q2、Q1、Q0分別用C、D、E、F表示,L表示結(jié)果。表6時(shí)位真值表實(shí)際小時(shí)數(shù)ABCDEFL60001101700011118001000190010011100100001110100011120100101130100111140101001150101011160101101170101111180110001190110011201000001211000011221000101化簡可得。本次實(shí)驗(yàn)采取在00分00秒報(bào)時(shí)一次,所以將分位為00時(shí)的信號(00000000)和秒十位為00的信號(00000000)通過或非門連接,并和L送到更高一級的與門,形成高電平,送到蜂鳴器。測試中用發(fā)光探針代替。第二種情況的電路搭接如圖11.圖11整點(diǎn)報(bào)時(shí)電路模式2由此,完成整點(diǎn)報(bào)時(shí)電路的設(shè)計(jì)。將上述兩部分電路組成一個(gè)電路,通過單刀雙擲開關(guān)來選擇報(bào)時(shí)模式。完整的電路搭接如圖12。由于單刀雙擲開關(guān)的位置能隨意改動,因此在仿真之前應(yīng)將兩個(gè)報(bào)時(shí)模式選擇開關(guān)同置在上端或者同置在下端。圖12整點(diǎn)報(bào)時(shí)完整電路5.任意鬧鐘電路按照時(shí)分秒電路的接法,將時(shí)位電路和分位電路拿出來形成鬧鐘調(diào)時(shí)電路的任意時(shí)分部分。任意鬧鐘調(diào)時(shí)電路圖如圖13。圖13任意鬧鐘調(diào)時(shí)電路之后,用4片74LS85數(shù)值比較器分別將鬧鐘電路的時(shí)十位、時(shí)分位、分十位、分個(gè)位與時(shí)分秒電路的時(shí)十位、時(shí)分位、分十位、分個(gè)位進(jìn)行比較。當(dāng)四個(gè)數(shù)值都相等時(shí),在最后一片比較器的6腳輸出高電平,送到蜂鳴器,實(shí)現(xiàn)鬧鐘功能。數(shù)值比較器74LS85的引腳分布圖和功能表分別見圖14和表7。任意鬧鐘完整電路如圖15。圖14數(shù)值比較器74LS85引腳分布圖表7數(shù)值比較器74LS85邏輯功能表輸入輸出A3,B3A2,B2A1,B1A0,B0IA>BIA<BIA=BFA>BFA<BFA=BA3>B3╳╳╳╳╳╳HLLA3<B3╳╳╳╳╳╳LHLA3=B3A2>B2╳╳╳╳╳HLLA3=B3A2<B2╳╳╳╳╳LHLA3=B3A2=B2A1>B1╳╳╳╳HLLA3=B3A2=B2A1<B1╳╳╳╳LHLA3=B3A2=B2A1=B1A0>B0╳╳╳HLLA3=B3A2=B2A1=B1A0<B0╳╳╳LHLA3=B3A2=B2A1=B1A0=B0HLLHLLA3=B3A2=B2A1=B1A0=B0LHLLHLA3=B3A2=B2A1=B1A0=B0LLHLLHA3=B3A2=B2A1=B1A0=B0╳╳HLLHA3=B3A2=B2A1=B1A0=B0HHLLLLA3=B3A2=B2A1=B1A0=B0LLLHHL圖15任意鬧鐘完整電路調(diào)試過程及結(jié)果分析秒脈沖發(fā)生電路測試用邏輯分析儀進(jìn)行秒脈沖發(fā)生電路的測試。測試電路如下圖16,邏輯分析儀面板如圖17。圖16秒脈沖發(fā)生電路測試電路圖17邏輯分析儀面板顯示由邏輯分析儀面板可看出,秒脈沖信號輸出端波形第一次上升沿的時(shí)間是t1=1.376s,第二次出現(xiàn)上升沿的時(shí)間是t2=2.333s.由此可計(jì)算出該電路的周期T=t2-t1=0.956.9s,f=1/0.978Hz≈1Hz.可近似認(rèn)為該電路實(shí)現(xiàn)了秒脈沖發(fā)生功能。直接顯示24小時(shí)時(shí)分秒電路,并具有校時(shí)功能、復(fù)位功能。圖18時(shí)分秒電路復(fù)位功能測試當(dāng)復(fù)位開關(guān)置“0”時(shí),預(yù)置數(shù)信號有效,將所有輸出端置為0,實(shí)現(xiàn)清零。圖1924小時(shí)時(shí)分秒電路及校時(shí)功能測試3.整點(diǎn)報(bào)時(shí)功能測試24h整點(diǎn)報(bào)時(shí)控制電路,要求每整點(diǎn)發(fā)出一聲響報(bào)時(shí);要求在6:00~22:00之間每整點(diǎn)報(bào)時(shí)一次,23:00~5:00之間整點(diǎn)不報(bào)時(shí)。模式一下報(bào)時(shí)功能測試如圖20(00秒報(bào)時(shí))和圖21(02秒報(bào)時(shí))。圖20模式一00秒報(bào)時(shí)電路測試圖21模式一下02秒報(bào)時(shí)電路測試模式二下整點(diǎn)報(bào)時(shí)電路功能測試電路見圖22。圖22整點(diǎn)報(bào)時(shí)功能模式二功能測試(6:00~22:00報(bào)時(shí))4.任意鬧鐘電路功能測試設(shè)計(jì)任意幾點(diǎn)幾分均可響鈴的鬧鐘控制電路。鈴響1min,可提前終止。當(dāng)鬧鐘開關(guān)在電路圖中置在下面時(shí),鬧鐘功能開啟;鬧鐘響以后,將開關(guān)置在上端,則提前終止。功能測試如圖23、圖24。圖23任意鬧鐘功能測試圖24任意鬧鐘提前終止功能測試整體電路整體電路較大,具體見附錄。綜合實(shí)驗(yàn)總結(jié)1.本設(shè)計(jì)的綜述數(shù)字電子鐘總體的思路就是用十進(jìn)制計(jì)數(shù)器74LS160分別形成模仿24小時(shí)的24進(jìn)制計(jì)數(shù)器和模仿60分鐘、60秒的60進(jìn)制計(jì)數(shù)器。而在時(shí)分、分秒之間的進(jìn)位則先是通過秒為59時(shí)給分鐘個(gè)位的ET端送一個(gè)進(jìn)位高電平;分位向時(shí)位的進(jìn)位則是在分鐘數(shù)和秒數(shù)都為59的時(shí)候產(chǎn)生進(jìn)位高電平,送到時(shí)個(gè)位的ET端,實(shí)現(xiàn)進(jìn)位。整點(diǎn)報(bào)時(shí)電路,則是簡單的將所需信號經(jīng)過基本邏輯門電路實(shí)現(xiàn)在指定時(shí)間點(diǎn)產(chǎn)生高電平,進(jìn)而實(shí)現(xiàn)整點(diǎn)報(bào)時(shí)。至于任意鬧鐘,則是將鬧鐘部分和時(shí)分秒電路部分的時(shí)分各位分別用數(shù)值比較器74LS85進(jìn)行比較,當(dāng)相應(yīng)各個(gè)位數(shù)的值都相等時(shí),數(shù)值比較器輸出高電平,實(shí)現(xiàn)任意鬧鐘部分。2.收獲與體會本次實(shí)驗(yàn)中自己最大的失敗之處就是最基本的秒脈沖發(fā)生電路。由于一開始做的時(shí)候都是用軟件自帶的時(shí)鐘脈沖,所以就沒有注意秒脈沖發(fā)生電路的設(shè)計(jì)。在真正設(shè)計(jì)秒脈沖發(fā)生電路的時(shí)候,才發(fā)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論