![FPGA與DDR3 SDRAM的接口設(shè)計_第1頁](http://file4.renrendoc.com/view/0c26028ecae176754dd597ccae797d1e/0c26028ecae176754dd597ccae797d1e1.gif)
![FPGA與DDR3 SDRAM的接口設(shè)計_第2頁](http://file4.renrendoc.com/view/0c26028ecae176754dd597ccae797d1e/0c26028ecae176754dd597ccae797d1e2.gif)
![FPGA與DDR3 SDRAM的接口設(shè)計_第3頁](http://file4.renrendoc.com/view/0c26028ecae176754dd597ccae797d1e/0c26028ecae176754dd597ccae797d1e3.gif)
下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、【W(wǎng)ord版本下載可任意編輯】 FPGA與DDR3 SDRAM的接口設(shè)計DDR3 SDRAM內(nèi)存的總線速率到達(dá)600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程到達(dá)2Gbits的*度。這個架構(gòu)毫無疑問更快、更大,每比特的功耗也更低,但是如何實(shí)現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計呢? 關(guān)鍵字:均衡(leveling) 如果FPGA I/O構(gòu)造中沒有包含均衡功能,那么它與DDR3的連接將會很復(fù)雜,需要有很多外圍器件包括延遲線及相關(guān)控制。 均衡的定義和重要性 為了提高高速電路的信號完整性,JEDEC通過時鐘和命令/
2、地址線定義了fly-by端接方案,它通過在時鐘和數(shù)據(jù)間人為的參加走線擺率(flight-time skew)來降低共同切換噪聲(SSN)。 走線擺率可以到達(dá)0.8tCK,這個寬度導(dǎo)致無法確定在哪兩個時鐘周期獲取數(shù)據(jù),因此,JEDEC為DDR3定義了校準(zhǔn)功能,它可以使控制器通過調(diào)整每byte的時序來補(bǔ)償走線擺率。 目前的FPGA在連接雙倍速SDRAM內(nèi)存時都有很多功能,但是如何與的DDR3連接還需要一個新的調(diào)整方案。 FPGA I/O構(gòu)造 高性能的Altera Stratix III 系列FPGA的I/O速率可以到達(dá)400MHz(800Mbps)。 讀均衡 讀操作時內(nèi)存控制器必須補(bǔ)償fly-by
3、內(nèi)存拓?fù)渌鸬难訒r,此時不僅僅要考慮數(shù)據(jù)通路上的I/O延時,還需要1T(用來保存一個完整雙數(shù)據(jù)周期數(shù)據(jù)的存放器)和負(fù)沿存放器來對準(zhǔn)和調(diào)整所有的數(shù)據(jù)。每一個DQS需要獨(dú)立去調(diào)整resync時鐘的相移。 初,每一個獨(dú)立的DQS看上去相移90并捕獲到相應(yīng)的DQ數(shù)據(jù);接下來,一個自由振蕩resync時鐘將數(shù)據(jù)將數(shù)據(jù)從捕獲區(qū)轉(zhuǎn)移到均衡電路,此時每一個DQS組有獨(dú)立的Resynd時鐘。 然后,DQ數(shù)據(jù)進(jìn)入1T存放器。此時1T存放器就可以對特定DQS組的DQ數(shù)據(jù)按照需要開展延時處理,對于給定通道是否開展處理可以由PHY IP核中的均衡方案自動確定。 ,所有DQS組進(jìn)入負(fù)沿存放器。同樣的,由自動均衡方案可確
4、定有哪些存放器參與工作。至此,可以把上下兩個通道的數(shù)據(jù)同步在同一個resync時鐘上,實(shí)現(xiàn)了一個源同步的接口,F(xiàn)PGA可以得到一個完全對齊或均衡的單速率數(shù)據(jù)。 寫均衡 寫均衡和讀過程方向相反,過程類似。DQS組為了統(tǒng)一時鐘在不同時刻啟開工作,它們必須滿足tDQSS參數(shù)0.25 tCK??刂破魍ㄟ^建立反應(yīng)回路來調(diào)整DQS-to-CK的關(guān)系,數(shù)據(jù)捕獲點(diǎn)為了建立和保持時間就在寫周期的中間位置。 FPGA I/O的其它創(chuàng)新點(diǎn) 高端FPGA在I/O特性上還有許多創(chuàng)新點(diǎn)可以用來簡化和增強(qiáng)內(nèi)存接口設(shè)計,比方動態(tài)片內(nèi)端接(OCT),可變I/O延時以及半數(shù)據(jù)率功能。 FPFA 晶圓和封裝的設(shè)計必須考慮到在高速內(nèi)存接口設(shè)計時所需的信號完整性。另外,F(xiàn)PGA除了具有可編程的驅(qū)動能力來匹配不同的標(biāo)準(zhǔn)外,還應(yīng)該能夠提供動態(tài)的OCT和可變擺率,以此來管理信號的上升和下降時間。 結(jié)論
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年全民體檢服務(wù)合同指南
- 2025年軍事器材采購合同模板
- 2025年建筑項(xiàng)目策劃工程款支付與審核協(xié)議
- 2025年下半年建筑設(shè)施維修合作協(xié)議
- 2025年農(nóng)業(yè)病蟲害治理合同
- 2025年個人與企業(yè)租賃合同模板
- 2025年商標(biāo)授權(quán)協(xié)議書版
- 2025年度權(quán)益策劃修訂與補(bǔ)充協(xié)議書
- 2025年健身卡所有權(quán)轉(zhuǎn)移協(xié)議
- 2025年農(nóng)業(yè)機(jī)械出租協(xié)議
- 《初三畢業(yè)班開學(xué)第一課:收心及中考沖刺》班會課件
- 2024年山東司法警官職業(yè)學(xué)院高職單招(英語/數(shù)學(xué)/語文)筆試歷年參考題庫含答案解析
- 新生兒轉(zhuǎn)運(yùn)護(hù)理安全管理課件
- 華為公司煤礦智能化遠(yuǎn)景培訓(xùn)課件2024
- 制造業(yè)面臨的挑戰(zhàn)與發(fā)展對策
- 醫(yī)院智慧病房信息化建設(shè)
- 中考語文一輪專題復(fù)習(xí):《現(xiàn)代文閱讀的命題特點(diǎn)及教學(xué)策略》課件
- 《抗生素培訓(xùn)》課件
- 十個數(shù)字故事圖文
- 帶電作業(yè)流程及安全注意事項(xiàng)
- 城市規(guī)劃與建筑學(xué)專業(yè)英語
評論
0/150
提交評論