數(shù)電往年試題_第1頁
數(shù)電往年試題_第2頁
數(shù)電往年試題_第3頁
數(shù)電往年試題_第4頁
數(shù)電往年試題_第5頁
已閱讀5頁,還剩18頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、中南大學(xué)信息院數(shù)字電子技術(shù)基礎(chǔ)1一、填空題:(每空1分,共15分)1邏輯函數(shù)YABC的兩種標(biāo)準(zhǔn)形式分別為()、()。2將2004個“1”異或起來獲取的結(jié)果是()。3半導(dǎo)體儲存器的結(jié)構(gòu)主要包括三個部分,分別是()、()、()。48位D/A變換器當(dāng)輸入數(shù)字量10000000為5v。若只有最低位為高電平,則輸出電壓為()v;當(dāng)輸入為10001000,則輸出電壓為()v。5就逐次迫近型和雙積分型兩種A/D變換器而言,()的抗干擾能力強,()的變換速度快.6由555準(zhǔn)時器構(gòu)成的三種電路中,()和()是脈沖的整形電路。7與PAL對比,GAL器件有可編程的輸出結(jié)構(gòu),它是經(jīng)過對()進行編程設(shè)定其()的工作模式

2、來實現(xiàn)的,并且因為采納了()的工藝結(jié)構(gòu),可以重復(fù)編程,使它的通用性很好,使用越發(fā)方便靈巧.二、依據(jù)要求作題:(共15分)11將邏輯函數(shù)P=AB+AC寫成與或非型表達式,并用集電極開路門來實現(xiàn).22圖1、2中電路均由CMOS門電路構(gòu)成,寫出P、Q的表達式,并畫出對應(yīng)A、B、C的P、Q波形.三、分析圖3所示電路,寫出F1、F2的邏輯表達式,說明電路的邏輯功能。圖中所用器件是8選1數(shù)據(jù)選擇器74LS151。(10分)四、設(shè)計一位十進制數(shù)的四舍五入電路(采納8421BCD碼)。要求只設(shè)定一個輸出,并畫出用最簡與非門實現(xiàn)的邏輯電路圖.(15分)五、已知電路及CP、A的波形如圖5(a)(b)所示,設(shè)觸發(fā)器

3、的初態(tài)均為“0”,試畫出輸出端B和C的波形。(8分)BC六、用T觸發(fā)器和異或門構(gòu)成的某種電路如圖6(a)所示,在示波器上觀察到波形如圖6(b)所示.試問該電路是如何連接的?請在原圖上畫出正確的連接圖,并注明T的取值。(6分)七、電路如圖7所示,此中RA=RB=10k,C=0.1f,試問:1在Uk為高電平時期,由555準(zhǔn)時器構(gòu)成的是什么電路,其輸出U0的頻率f0=?2分析由JK觸發(fā)器FF1、FF2、FF3構(gòu)成的計數(shù)器電路,要求:寫出驅(qū)動方程和狀態(tài)方程,列出狀態(tài)變換表,畫出完好的狀態(tài)變換圖;3設(shè)Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的寬度為Tw=6/f0,脈沖過后Q3、Q2、Q1將保持在哪

4、個狀態(tài)?(共15分)八、圖8所示是164位ROM和同步十六進制加法計數(shù)器74LS161構(gòu)成的脈沖分頻電路。ROM中的數(shù)據(jù)見表8所示。試畫出在CP信號連續(xù)作用下的D3、D2、D1、D0輸出的電壓波形,并說明它們和CP信號頻率之比。(16分)表8位置輸入數(shù)據(jù)輸出A3A2A1A0D3D2D1D000001111000100000010001100110100010001010101101001101001011110001000111110011100101000011011001011000001110101001110011111110000CP波形以下列圖:答案一、填空(每空1分,共15分)1

5、Y(ABC)mi(i1,3,4,5,7),Y(ABC)Mi(i0,2,6)203位置譯碼器、儲存矩陣、輸出緩沖器40.039、5.315雙積分型、逐次迫近型6施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器27結(jié)構(gòu)控制字、輸出邏輯宏單元、ECMOS1PABC,OC門線與實現(xiàn)圖略2PACBC;nQABCBQC三、1i(i1,2,4,7);F2mi(i1,2,3,7)Fm(1)列真值表:(2)邏輯功能:全減器四、設(shè)用A3A2A1A0表示該數(shù),輸出F.列出真值表以下:邏輯表達式為:Fm(5,6,7,8,9)A3A2A0A2A1邏輯圖以下:五、六、T=1,連線FCPQ,圖略.七、1多諧振蕩器f0=476Hz;2寫出驅(qū)動方程

6、3分,狀態(tài)方程3分,列出狀態(tài)變換000-100110-111-011001回到100;J1Q2n;J2Q3n;J3Q2n;K1Q2n;K2Q3n;K3Q1nQ1n1Q2nQ1nQ2nQ1nQ2nQ2n1Q3nQ2nQ3nQ2nQ3nQ3n1Q2nQ3nQ1nQ3n3Q3Q2Q1=100(3分);八、D3、D2、D1、D0頻率比分別是1/15、3/15、5/15、7/15;中南大學(xué)信息院數(shù)字電子技術(shù)基礎(chǔ)2一、填空題:(每空1分,共16分)1邏輯函數(shù)有四種表示方法,它們分別是()、()、()和()。2將2004個“1”異或起來獲取的結(jié)果是()。3眼前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電

7、路分別是()電路和()電路.4施密特觸發(fā)器有()個穩(wěn)固狀態(tài)。,多諧振蕩器有()個穩(wěn)固狀態(tài)。5已知Intel2114是1K*4位的RAM集成電路芯片,它有位置線()條,數(shù)據(jù)線()條。6已知被變換的信號的上限截止頻率為10kHz,則A/D變換器的采樣頻率應(yīng)高于()kHz;完成一次變換所用的時間應(yīng)小于()。7GAL器件的全稱是(),與PAL對比,它的輸出電路是經(jīng)過編程設(shè)定其()的工作模式來實現(xiàn)的,并且因為采納了()的工藝結(jié)構(gòu),可以重復(fù)編程,使用越發(fā)方便靈巧。二、依據(jù)要求作題:(共16分)31試畫出用反相器和集電極開路與非門實現(xiàn)邏輯函數(shù)YABBC。2、圖1、2中電路由TTL門電路構(gòu)成,圖3由CMOS門

8、電路構(gòu)成,試分別寫出F1、F2、F3的表達式。三、已知電路及輸入波形如圖4(a)(b)所示,此中FF1是D鎖存器,F(xiàn)F2是保持-堵塞D觸發(fā)器,依據(jù)CP和D的輸入波形畫出Q1和Q2的輸出波形。設(shè)觸發(fā)器的初始狀態(tài)均為0。(8分)四、分析圖5所示電路,寫出Z1、Z2的邏輯表達式,列出真值表,說明電路的邏輯功能。10分)五、設(shè)計一位8421BCD碼的判奇電路,當(dāng)輸入碼為奇數(shù)時,輸出為1,不然為兩種方法實現(xiàn):0。要求使用1)用最簡與非門實現(xiàn),畫出邏輯電路圖;2)用一片8選1數(shù)據(jù)選擇器74LS151加若干門電路實現(xiàn),畫出電路圖。(20分)六、電路如圖7所示,此中RA=RB=10k,C=0.1f,試問:1在

9、Uk為高電平時期,由555準(zhǔn)時器構(gòu)成的是什么電路,其輸出U0的頻率f0=?2分析由JK觸發(fā)器FF1、FF2、FF3構(gòu)成的計數(shù)器電路,要求:寫出驅(qū)動方程和狀態(tài)方程,畫出完好的狀態(tài)變換圖;42設(shè)Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的寬度為Tw=5/f0,脈沖過后Q3、Q2、Q1將保持在哪個狀態(tài)?(共15分)七、集成4位二進制加法計數(shù)器74161的連接圖如圖8所示,LD是預(yù)置控制端;D0、D1、D2、D3是預(yù)置數(shù)據(jù)輸入端;Q3、Q2、Q1、Q0是觸發(fā)器的輸出端,Q0是最低位,Q3是最高位;LD為低電平常電路開始置數(shù),LD為高電平常電路計數(shù)。試分析電路的功能。要求:(1)列出狀態(tài)變換表;(2

10、)檢驗自啟動能力;(3)說明計數(shù)模值。(15分)答案一、填空(每空1分,共16分)1真值表、邏輯圖、邏輯表達式、卡諾圖;20;3TTL、CMOS;4兩、0;510、4;620、50S;27通用陣列邏輯、輸出邏輯宏單元、ECMOS;1VCCRABC2F1AB;F2C;F3ACBC三、四、(1)表達式Z1m1m2m4m7Z2m1m2m3m7(2)真值表(3)邏輯功能為:全減器五、第一,依據(jù)電路邏輯描畫畫出卡諾圖:(1)最簡“與或式為:YABCDABCDBCDBCDBCD;2)“與非與非式”為:YABCDABCDBCDBCDBCD(與非門實現(xiàn)圖略)六、(1)(1)多諧振蕩器;f01(RA481Hz2

11、RB)Cln2(2)(2)驅(qū)動方程:J1Q2;J2Q1;K1Q3K2Q1狀態(tài)方程:Q3n1Q2Q3Q2Q3Q2n1Q1Q2Q1Q2Q1n1Q2Q1Q1Q3狀態(tài)變換圖:3)初態(tài)為000,五個周期后將保持在七、(1)狀態(tài)變換圖:J3Q2;K3Q2狀態(tài).2)可以自啟動;3)模8;中南大學(xué)信息院數(shù)字電子技術(shù)基礎(chǔ)3一、填空(每題1分,共10分)1.TTL門電路輸出高電平為V,閾值電壓為V;2。觸發(fā)器按動作特色可分為基本型、和邊緣型;3.組合邏輯電路產(chǎn)生競爭冒險的內(nèi)因是;4。三位二進制減法計數(shù)器的初始狀態(tài)為101,四個CP脈沖后它的狀態(tài)為;5。假如要把一寬脈沖變換為窄脈沖應(yīng)采納觸發(fā)器;6.RAM的擴展可分

12、為、擴展兩種;7.PAL是可編程,EPROM是可編程;8.GAL中的OLMC可組態(tài)為專用輸入、寄存反響輸出等幾種工作模式;9。四位DAC的最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為0101時,它的輸出電壓為V;10.假如一輸入電壓的最大值為1V,采納3位ADC時它的量化階距為V。二、寫出以下各圖中的輸出邏輯表達式,并化為最簡與或式;(G1、G2為OC門,TG1、TG2為CMOS傳輸門)(10分)三、由四位并行進位全加器74LS283構(gòu)成圖2所示:(15分)1。當(dāng)A=0,XXXX=0011,YYYY=0100求ZZZZ=?,W=?3210321032102.當(dāng)A=1,X3X2X1X0=1001,Y3Y2Y

13、1Y0=0101求Z3Z2Z1Z0=?,W=?3。寫出X(X3X2X1X0),Y(Y3Y2Y1Y0),A與Z(Z3Z2Z1Z0),W之間的算法公式,并指出其功能。四、試畫出圖3在CP脈沖作用下Q1,Q2,Y對應(yīng)的電壓波形。(設(shè)觸發(fā)器的初態(tài)為0,畫6個完好的CP脈沖的波形)(15分)五、由可擦可編程只讀儲存器EPROM2716構(gòu)成的應(yīng)用電路以下列圖。1。計算EPROM2716的儲存容量;2.當(dāng)ABCD=0110時,數(shù)碼管顯示什么數(shù)字;3.3.寫出Z的最小項表達式,并化為最簡與或式;(15分)六、由同步十進制加法計數(shù)器74LS160構(gòu)成一數(shù)字系統(tǒng)以下列圖,假設(shè)計數(shù)器的初態(tài)為0,測得組合邏輯電路的真

14、值表以下所示:(20分)1.畫出74LS160的狀態(tài)變換圖;2.畫出整個數(shù)字系統(tǒng)的時序圖;假如用同步四位二進制加法計數(shù)器74LS161取代74LS160,試畫出其電路圖(要求采納置數(shù)法);4。試用一片二進制譯碼器74LS138輔助與非門實現(xiàn)該組合邏輯電路功能.七、時序PLA電路以下列圖:1、1、求該時序電路的驅(qū)動方程、狀態(tài)方程、輸出方程;2、2、畫該電路的狀態(tài)變換表;3、3、若X為輸入二進制序列10010011,其波形以下列圖,畫Q1、Q2和Z的波形;4、4、說明該電路的功能.(16分)答案一、一、填空題:1.3.4V、1。4V;2.同步型、主從型;3.3。邏輯器件的傳輸延時;4.4。001;

15、5.5.積分型單穩(wěn)態(tài);6.字擴展、位擴展;7.與陣列、或陣列;8.組合輸出;9.5/3V;10.1/7V;二、1)YABBCABBC(2)ZAB三、1)A0時:ZXY0111;WCo0;(2)A1時:ZXY10100;WCo0;(3)電路功能為有符號數(shù)乞降運算:WCoA;ZXYAA四、五、(1)(1)儲存容量為:1K8;(2)(2)數(shù)碼管顯示“6”;(3)(3)Zm7ABCD;六、1狀態(tài)變換圖234七、(1)驅(qū)動方程和狀態(tài)方程同樣:Q2n1D2XQ2Q1Q1n1D1XQ2Q1輸出方程:ZXQ2Q1XQ2Q1(2)狀態(tài)變換圖:3)電路功能描畫:2位不一樣數(shù)碼串行檢測器,當(dāng)串行輸入的兩位數(shù)碼不一樣

16、時,輸出為“1”,不然,輸出為“0”。中南大學(xué)信息院數(shù)字電子技術(shù)基礎(chǔ)4一、填空(每題2分,共20分)1。如圖1所示,A=0時,Y=;A=1,B=0時,Y=;2.YABAC,Y的最簡與或式為;3。如圖2所示為TTL的TSL門電路,EN=0時,Y為,EN=1時,Y=;4。觸發(fā)器按邏輯功能可分為RSF、JKF、和DF;5。四位二進制減法計數(shù)器的初始狀態(tài)為0011,四個CP脈沖后它的狀態(tài)為;6。EPROM2864的有位置輸入端,有數(shù)據(jù)輸出端;7。數(shù)字系統(tǒng)按構(gòu)成方式可分為、兩種;8。GAL是可編程,GAL中的OLMC稱;9.四位DAC的最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為0101時,它的輸出電壓為;10。假

17、如一輸入電壓的最大值為1V,采納3位ADC時它的量化階距為V。二、試分析如圖3所示的組合邏輯電路。(10分)寫出輸出邏輯表達式;化為最簡與或式;3。列出真值表;4。說明邏輯功能。三、試用一片74LS138輔以與非門設(shè)計一個BCD碼素數(shù)檢測電路,要求輸入大于1的素數(shù)時電路輸出為1,不然輸出為0(要有設(shè)計過程).(10分)四、試畫出以下觸發(fā)器的輸出波形(設(shè)觸發(fā)器的初態(tài)為0)。(12分)1。2。3。五、時序PLA電路以下列圖:(16分)寫出該時序電路的驅(qū)動方程、狀態(tài)方程、輸出方程;2。畫電路的狀態(tài)變換表;3.若X為輸入二進制序列10010011,其波形以下列圖,畫Q1、Q2和Z的波形;3.3.說明該

18、電路的功能。六、試用74LS161設(shè)計一計數(shù)器完成以下計數(shù)循環(huán)(10分)七、以下列圖為一跳頻信號發(fā)生器,此中CB555為555準(zhǔn)時器,74LS194為四位雙向移位寄存器,74LS160為十進制加法計數(shù)器(22分)CB555構(gòu)成什么功能電路?2.當(dāng)2K的滑動電阻處于中心位置時,求CP2頻率?當(dāng)74LS194的狀態(tài)為0001,畫出74LS160的狀態(tài)變換圖,說明它是幾進制計數(shù)器,并求輸出Y的頻率.已知74LS194工作在循環(huán)右移狀態(tài),當(dāng)它的狀態(tài)為0001,畫出74LS194的狀態(tài)變換圖;5.5.試說明電路輸出Y有哪幾種輸出頻率成份?每一頻率成份連續(xù)多長時間?答案一、填空題:11.1.Y0、Y1;12.2。YABC;13.3.高阻態(tài)、YA;14.4.TF、TF;15.5。1111;6。13個、8個;7。組合邏輯電路、時序邏輯電路;8.與陣列、輸出邏輯宏單元;9。5/3;10。1/7;二、(1)邏輯表達式Sm1m2m4m7COm3m5m6m72)最簡與或式:(3)真值表ABCISCO0000000110010100110110010101011100111111(4)邏輯功能為:全加器。三、(1)(1)真值表(2)邏輯表達式:Ym2m3m

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論