高速電路板設計課件_第1頁
高速電路板設計課件_第2頁
高速電路板設計課件_第3頁
高速電路板設計課件_第4頁
高速電路板設計課件_第5頁
已閱讀5頁,還剩19頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、研發(fā)部:熊雄高速PCB設計主要內容高速PCB設計要點2PCB設計經驗列舉3常用的PCB設計工具1PCB設計工具原理圖設計工具ORCAD雖然很多軟件有自帶的原理圖設計工具,但他們都不具有通用性。ORCAD是一款萬能原理圖設計軟件,它生成的NETLIST支持市面上絕大多數的PCB設計軟件PCB設計工具Altium Designerprotel的升級版本,是國內低端設計的主流,適合做簡單的PCB設計。由于它簡單易學、容易上手的特點,比較適合初學者。升級版本Altium Designer增添很多新的功能,使PCB的設計更方便、快捷。但是在高速PCB設計中,還是有些力不從心,再加上軟件本身的數據龐大,不

2、穩(wěn)定的,所以很少在高速PCB設計中使用PCB設計工具PADSPADS堪稱中低端PCB設計無冕之王,是國內外高速PCB設計主要軟件之一。與其他高速PCB設計軟件相比,它具有簡單易學、建庫簡單、實時修改網絡、覆銅方便,因此被很多中小型公司使用。PADS的缺點是修線不是很方便。PCB設計工具Cadence allegroCadence allegro是高速PCB設計的工業(yè)標準,在做PCB高速板方面牢牢占據著霸主地位。當今世界上60%的電腦主板,40%的手機主板都是用此軟件繪制的。Allegro的使用非常的靈活,它可以設置不同的層、不同區(qū)域的走線寬度和間距,走線和繞線都比較方便。并且可以設置自己的快捷

3、方式。軟件靈活的同時也增加了軟件的學習難度,另外allegro的封裝制作和gerber都十分的復雜。高速PCB設計要點疊層結構設計1、層疊設計將影響到系統的性能、穩(wěn)定性、加工成本。必須同時還滿足加工要求、信號完整性、EMI的要求。2、層疊設計的原則:a、對稱原則 b、電源、地層相鄰c、地的層數大等于電源層數d、走線層不相鄰原則 e、第二層和倒數第二層為平面層 3、常見的疊成結構列舉 疊層結構設計高速PCB設計要點疊層結構設計高速PCB設計要點高速PCB的布局高速PCB設計要點PCB布局的基本原則:1、先放置與結構關系密切的元件,如連接器/開關/電源插座等 。2、擺放核心器件以及體積較大的器件,

4、在以核心器件為中心擺放周圍電路元器件3、布局應該盡量滿足以下要求:總的連線盡可能短;關鍵信號盡量短;高電壓、大電流信號與小電流、低電壓的弱信號完全分開模擬信號與數字信號分開;高頻信號和低頻信號分開;高頻器件的間隔盡量分開。4、整板按照均勻分布、重心平衡、版面美觀的標準進行優(yōu)化布局。5、接口信號的濾波、防護和隔離器件靠近接口連接器放置,先防護,后濾波。 時鐘電路布局原則:高速PCB設計要點1、時鐘電路(晶振、時鐘驅動電路等)距離對外接口電路盡量遠一些;2、時鐘驅動器靠近晶振放置;3、時鐘輸出的匹配電阻盡量靠近晶振或時鐘驅動電路的輸出4、時鐘驅動電路遠離敏感電路。高速PCB的布線高速PCB設計要點

5、1、設置布線規(guī)則a、了解PCB加工廠的加工工藝b、電器性能要求,通信要求高速PCB的布線高速PCB設計要點布線需要注意的地方1、電源走線(減小阻抗)2、時鐘信號線(干擾源)3、內存芯片布線(并行總線,等長處理、蛇形線)數據線 地址線 時鐘線4、阻抗控制單端50ohm ,差分100ohm 電源的處理 高速PCB設計要點1、電源層分割一個電路板上有時有多個電源,這時就需要設置多個電源層或對同一個電源層分割來滿足布線要求。 分割原則:考慮到不影響重要信號的阻抗,回流;考慮到強干擾信號(時鐘)的干擾問題(分割線要求大于等20MIL) 2、電源噪聲濾除 濾除噪聲的有效方法是使用濾波電容,可以放置一個1u

6、F到10uF的去耦電容在電源接入電路板處,濾除低頻的噪聲。放置一個0.01uF到0.1uF的去耦電容在板上每一個有源器件的電源管腳處,濾除高頻噪聲。 PCB投板前的檢查高速PCB設計要點1、機械結構的核查2、原理圖檢查3、PCB的布線檢查(CAM350的使用)多做冗余設計PCB設計經驗在PCB設計中使用冗余設計可以降低設計風險、提高硬件的靈活性、縮短調試周期,提高資源利用率等好處 。 多做冗余設計高速PCB設計要點焊盤制作要靈活 高速PCB設計要點焊盤設計部不必完全按照芯片手冊上的尺寸或廠家給的機械尺寸去做。我們可以根據實際工程中的電流強度、散熱性 、機械強度要求靈活的選擇焊盤尺寸。 電源地布線特殊處理高速PCB設計要點電源就是在PCB設計中要盡可能的減小電源線上的阻抗。我常用的兩種種方式:1、使用覆銅來替代走線,來提高線寬。2、使用過孔連通其他層的相同網絡的布線,這樣也提高線寬的方法,如果是地線就可以減小電路回路 。電源地布線特殊處理高速PCB設計要點防止覆銅的弊端 高速PCB設計要點當電路板中使用覆銅時,一定要檢查各個部分對地連接是否充分,設計過程中一定要考慮電流強度絲印層的妙用 高速PCB設計要點在一些場所使用絲印可以有效的防止短路、屏蔽電磁干擾P

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論