《數(shù)字電路參考題》word版_第1頁
《數(shù)字電路參考題》word版_第2頁
《數(shù)字電路參考題》word版_第3頁
《數(shù)字電路參考題》word版_第4頁
《數(shù)字電路參考題》word版_第5頁
已閱讀5頁,還剩7頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字電路與邏輯設(shè)計綜合練習(xí)題及解答第一部分 習(xí)題填空將十進制數(shù)轉(zhuǎn)換成等值的二進制數(shù)、十六進制數(shù)。(51625)10 = ( )2= ( )162(1997)10= ( )余3BCD= ( )8421BCD3(BF.5)16= ( )24一位二進制數(shù)只有2個數(shù),四位二進制數(shù)有 個數(shù);為計64個數(shù),需要 位二進制數(shù)。5二進制數(shù)(1101.1011)2的等值八進制數(shù)是( )8。6二進制數(shù)(1101.101)2的等值十進制數(shù)是( )10。7.欲對100個對象進行二進制編碼,則至少需要( )位二進制數(shù)。8.二進制數(shù)為000000111111能代表( )個十進制整數(shù)。9為將信息碼10110010配成奇校驗

2、碼,其配奇位的邏輯值為 ;為將信息碼01101101配成偶校驗碼,其配偶位的邏輯值為 。10格雷碼的特點是 。11n變量函數(shù)的每一個最小項有 個相領(lǐng)項。12當(dāng)時,同一邏輯函數(shù)的兩個最小項( )。13變量的邏輯函數(shù),為最小項,則有( )。14邏輯函數(shù)的反函數(shù) ( )。15邏輯函數(shù)的對偶函數(shù)是 ( )。16多變量同或運算時, 0,則0的個數(shù)必須為( )。17邏輯函數(shù)的最小項表達式為( )。18. 邏輯函數(shù)的最簡與或式為F( )。19邏輯函數(shù)( )。20巳知函數(shù)的對偶式,則它的原函數(shù)F( )。*21.正邏輯約定是()、()。22雙極型三極管由截止?fàn)顟B(tài)過渡到飽和狀態(tài)所需的過渡時間稱為 時間,它由 時間

3、和 時間兩部分組成,可用等式 描述。23雙極型三極管由飽和狀態(tài)過渡到截止?fàn)顟B(tài)所需的過渡時間稱為 時間,它由 時間和 時間兩部分組成,可用等式 描述。24三極管反相器(或與非門)帶灌電流負(fù)載時,負(fù)載電流的方向是從 ,此時反相器(或與非門)輸出 電平。25三極管反相器(或與非門)帶拉電流負(fù)載時,負(fù)載電流的方向是從 ,此時反相器(或與非門)輸出 電平。26輸入端的噪聲容限說明 。噪聲容限越大說明該門的 。27TTL與非門的導(dǎo)通延遲時間用 表示, 是截止延遲時間。平均傳輸延遲時間t pd = 。28兩個OC門的輸出端(F 1 和F 2 )可以 , 后的輸出F與F 1 、F 2 之間的邏輯關(guān)系是 ,并稱

4、這種連接的邏輯關(guān)系為 邏輯。29三態(tài)門的輸出有三種狀態(tài),分別為: 態(tài), 態(tài)和 態(tài)。30CMOS門電路的兩種基本單元電路是: 管和 管串接的 與 管和 管并接的 。31ECL電路的抗干擾能力 (填高或低),其工作速度在各種集成電路中 (填最高或最低)。32在TTL與CMOS、ECL電路連接問題上,為了保證電路能夠正常工作,主要需解決的問題就是 和 問題。 *33組合電路在邏輯功能上的特點是: 。34組合電路在電路結(jié)構(gòu)上的特點是: 。35觸發(fā)器的基本性質(zhì)是 。36同步觸發(fā)器和主從邊沿觸發(fā)器的根本區(qū)別在于, 。37與非門組成的基本觸發(fā)器具有記憶能力的根本原因是由于 。38JK觸發(fā)器在任意狀態(tài)下,為使

5、次態(tài)為“0”,應(yīng)使J,K 。39T觸發(fā)器是一種 觸發(fā)器,當(dāng)T1時 ;T0時 。40主從觸發(fā)器只在CP 沿改變狀態(tài),而維持阻塞觸發(fā)器只在CP 沿改變狀態(tài)。同步觸發(fā)器在CP 時均可改變狀態(tài)。*41時序電路按時鐘脈沖的驅(qū)動情況可以分成 和 兩大類。42計數(shù)器是一種能 的時序電路。43n位同步二進制加計數(shù)器的構(gòu)成方法是:將n個無空翻的觸發(fā)器分別接成 觸發(fā)器,使T ,進位CO ,計數(shù)脈沖CP直接接觸發(fā)器的CP端。44移存器的串入并出功能可以實現(xiàn) 。45設(shè)移位脈沖(CP)頻率為1MHz,某串行碼經(jīng)16級移存器串入串出后,其延時時間為 。二、選擇題: 1等于(36.7)10的8421BCD編碼是( )。 A

6、. 0110110.101 B. 0011110.1110 C. 00110110.0111 D. 110110.1112(6B.2)16等值二進制數(shù)是( )。 A. 1101011.001 B. 01101010.01 C. 11101011.01 D. 01100111.013.若輸入變量A,B全為1時,輸出F=0,則其輸出與輸入的關(guān)系是( )。A. 異或 B. 同或 C與非 D. 或非 4. 在何種情況下,“或非”運算的結(jié)果是邏輯“0”。( ) A全部輸入為“0” B全部輸入為“1” C. 任一輸入為“0”,其他輸入為“1” D. 任一輸入為“1”5. ,它們的邏輯關(guān)系是( )。A. B

7、. C. D.和互為對偶式6.數(shù)字信號和模擬信號的不同之處是()數(shù)字信號在大小上不連續(xù),時間上連續(xù),而模擬信號則相反。數(shù)字信號在大小上連續(xù),時間上不連續(xù),而模擬信號則相反。數(shù)字信號在大小和時間上均不連續(xù),而模擬信號則相反。數(shù)字信號在大小和時間上均連續(xù),而模擬信號則相反。7.已知F=,選出下列()可以肯定使F=0的情況:A=0,BC=1B.B=1,C=1C=1,D=0D.BC=1,D=18.一四輸入端與非門,使其輸出為0的輸入變量取值組合有()種。15B.87D.19已知二變量輸入邏輯門的輸入A、B和輸出F的波形如圖所示,判斷是()邏輯門的波形。A.與非門B.異或門C.同或門D.無法判斷10.

8、一個16選1的數(shù)據(jù)選擇器(十六路數(shù)據(jù)選擇器),其地址輸入(選擇控制輸入)端有( )。A1個 B. 2個 C4個 D8個11摩爾型時序電路的輸出( )A僅同當(dāng)前外輸入有關(guān) B. 僅同電路內(nèi)部狀態(tài)有關(guān)C. 既與外輸入也與內(nèi)部狀態(tài)有關(guān) D. 與外輸入和內(nèi)部狀態(tài)都無關(guān)12. n個觸發(fā)器構(gòu)成的扭環(huán)計數(shù)器中,無效狀態(tài)有( )個。A BCD13一位842lBCD碼計數(shù)器至少需要( )個觸發(fā)器。A3 B4 C5 D1014時序邏輯電路中一定包含 。A. 觸發(fā)器B. 組合邏輯電路C. 移位寄存器D. 譯碼器15由集電極開路門構(gòu)成的邏輯電路如圖所示,則它所完成的邏輯功能是F()。A.ABB.C.D.三、分析設(shè)計題

9、1用代數(shù)法化簡函數(shù)FA為最簡與或表達式2將函數(shù)式FABBCAC化為最小項表達式3直接寫出函數(shù)FA的對偶式F,并用反演規(guī)則寫出其反演式4試寫出下列卡諾圖的最小項表達式,并用卡諾圖法求其最簡與或式5用卡諾圖法化簡為最簡與或式FCAD(BC)A6用卡諾圖法化簡為最簡與或式F7化簡邏輯函數(shù) 8卡諾圖法化簡函數(shù)為最簡與或式。四、分析題1CMOS線路圖如圖所示,寫出F的邏輯式,說明它是何種門電路。2電路如圖所示,試對應(yīng)于A、B、C端的波形畫出該電路的輸出波形。&EN1ENABBCY3分析如下邏輯圖,求出Y1 、Y2 的邏輯式,列出真值表,指出邏輯功能。4. 設(shè)A、B、C為邏輯變量,試回答: (l)若已知A

10、B=AC,則B=C,對嗎? (2)若已知AB=AC,則B=C,對嗎? (3)若已知 則B=C,對嗎?5. TTL門電路組成圖(a) (c)所示的電路。試寫出函數(shù)F1,F(xiàn)2,F(xiàn)3的邏輯表達式。五、分析設(shè)計題1.試分析圖中所示組合邏輯電路,B、C為控制輸入端,A3 A2 A1 A0為數(shù)據(jù)輸入端。說明該電路具有哪幾種邏輯功能。2用與非門設(shè)計一個組合邏輯電路,完成如下功能:只有當(dāng)三個裁判(包括裁判長),或一個裁判長和另一個裁判認(rèn)為杠鈴已舉起并符合標(biāo)準(zhǔn)時,按下按鍵,使燈亮(或鈴響),表示此次舉重成功,否則,就表示舉重失敗。3某組合邏輯電路如圖所示,分析該電路實現(xiàn)的邏輯功能。 E A 0 A 1片4Y 0

11、 Y 1 Y 2 Y 3 E A 0 A 1 A 2片1Y 0 Y 7 E A 0 A 1 A 2片0Y 0 Y 7 E A 0 A 1 A 2片2Y 0 Y 7 E A 0 A 1 A 2片3Y 0 Y 7A 0 A 1 A 2注:圖中E為使能端A 3 A 4 4下圖中片04均為譯碼器,指出當(dāng)輸入代碼為A4 A3 A2 A1 A0=10101時,片03中的哪一片工作?該片中的哪一條輸出線有效?分析用四選一數(shù)據(jù)選擇器構(gòu)成的電路,寫出Y的最簡與或式。分析如下電路,寫出邏輯式,列出真值表,指出邏輯功能。A BF0 00 11 1 10C1用一個四選一數(shù)據(jù)選擇器設(shè)計實現(xiàn)下述邏輯功能的組合電路。用8選

12、1數(shù)據(jù)選擇器實現(xiàn)邏輯函數(shù)F=(2,4,5,7)。試用下圖所示的4選1數(shù)據(jù)選擇器設(shè)計一組合電路。從電路的輸入端(A、B、C、D)輸入余3BCD碼,輸出為F。當(dāng)輸入十進制數(shù)碼0、2、4、5、7的對應(yīng)余3BCD碼時,F(xiàn)=1;輸入其它余3BCD碼時,F(xiàn)=0。(輸入端允許用反變量)YI0I1I2I3 A1 A0YS10用數(shù)據(jù)選擇器組成的電路如圖所示。試寫出該電路輸出函數(shù)的邏輯表達式。六分析設(shè)計題試畫出如下邏輯電路的P端輸出波形,要求對應(yīng)CP輸入時鐘和A輸入波形畫出輸出波形P。已知維持阻塞D觸發(fā)器的初始狀態(tài)為“1”(忽略觸發(fā)器的傳輸延遲時間)。由主從JK觸發(fā)器組成的邏輯電路如下圖所示,試對應(yīng)CP波形畫出Q的波形。(設(shè)觸發(fā)器的初始態(tài)為“0”,且畫圖時忽略觸發(fā)器的延遲時間)。邏輯電路及CP、A的電壓波形如下圖所示,試畫出Q的波形。(設(shè)觸發(fā)器的初始態(tài)為“1”,且不考慮器件的傳輸延遲時間)。4設(shè)TTL主從JK觸發(fā)器的初態(tài)為“0”, 輸入端的信號如圖所示,畫出輸出端Q的波形。5.已知維持阻塞D觸發(fā)器組成的電路,輸入端的信號如圖所示。寫出Q端的表達式。說明B端的作用。畫出輸出端Q的波形。七分析設(shè)計題74LS161組成的時序邏輯電路如下圖所示,請對應(yīng)CP波形畫出輸出Q0 Q1 Q2 Q3的波形。用74LS195連接成的電路如圖所示,試分析該電路,列出狀態(tài)表

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論