數(shù)字電路課件:第五章 觸發(fā)器_第1頁
數(shù)字電路課件:第五章 觸發(fā)器_第2頁
數(shù)字電路課件:第五章 觸發(fā)器_第3頁
數(shù)字電路課件:第五章 觸發(fā)器_第4頁
數(shù)字電路課件:第五章 觸發(fā)器_第5頁
已閱讀5頁,還剩54頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、第五章 觸發(fā)器本章主要內容:本章介紹構成數(shù)字系統(tǒng)的另一種基本邏輯單元觸發(fā)器。主要內容有:本章重點內容:觸發(fā)器的邏輯功能和動作特點觸發(fā)器的各種電路結構及其動作特點各種觸發(fā)器的邏輯功能不同邏輯功能觸發(fā)器之間實現(xiàn)邏輯功能轉換的簡單方法。本章學時安排:本章習題:6學時5.1、5.2 、5.5、5.9、5.12、5.14、5.15、5.16、5.18、5.21、5.241能夠存儲1位二值信號(0和1)的基本單元電路統(tǒng)稱觸發(fā)器(Flip-Flop)。觸發(fā)器具有記憶功能,它的輸出狀態(tài)不僅與現(xiàn)時的輸入有關,還與原來的輸出狀態(tài)有關。5.1 概述觸發(fā)器的基本特點:具有兩個能自行保持的穩(wěn)定狀態(tài)0和1。在觸發(fā)信號的操

2、作下,根據(jù)不同的輸入信號可置成0或1。觸發(fā)器的分類:按邏輯功能分:RS觸發(fā)器、D觸發(fā)器、JK觸發(fā)器、T觸發(fā)器等。按存儲原理分:靜態(tài)觸發(fā)器、動態(tài)觸發(fā)器。電路的結構形式不同,觸發(fā)信號的觸發(fā)方式也不同,有三種:電平觸發(fā)、脈沖觸發(fā)、邊沿觸發(fā)。觸發(fā)方式不同決定了觸發(fā)器的狀態(tài)轉換過程具有不同的動作特點。25.2 SR鎖存器RS鎖存器(Set-Reset Latch)是后邊各種觸發(fā)器電路的基本構成部分。因其置1或0不需要觸發(fā)信號的觸發(fā),所以不歸入觸發(fā)器。用與非門組成的RS鎖存器用或非門組成的RS鎖存器反饋兩個輸入端兩個輸出端3輸入RD=SD=0時輸出保持原狀態(tài):若原狀態(tài):100110若原狀態(tài):輸出保持原狀態(tài)

3、:011001結論:RD=0,SD=0時,Q總保持原來的狀態(tài)。記憶功能!5.2 SR鎖存器4輸入RD=0、SD=1時輸出翻轉:若原狀態(tài):010100若原狀態(tài):輸出不變:011001結論:RD=0,SD=1時,不論Q原狀態(tài)如何 ,結果總是置為1。 置1功能! SD稱為“置位”或“置1”端。5.2 SR鎖存器5輸入RD=1、SD=0時輸出不變:若原狀態(tài):100110若原狀態(tài):輸出翻轉:001010結論:RD=1,SD=0時,不論Q原狀態(tài)如何 ,結果總是置為0。 置0功能! RD稱為“復位”或“置0”端。5.2 SR鎖存器6輸入RD=SD=1時,輸出全為0!0001111但當RD=SD=1同時變?yōu)?

4、時,翻轉快的門輸出(如G1)變?yōu)?,另一個不得翻轉、仍為0。Q可能為0或1狀態(tài)不確定,不希望出現(xiàn)!RD=SD=0時,鎖存器保持原狀態(tài)不變,輸出無論是0或1,兩種狀態(tài)都是穩(wěn)定的,故稱雙穩(wěn)態(tài)電路。穩(wěn)態(tài)情況下,兩輸出端互補。其狀態(tài)一般指Q端狀態(tài)。要控制或改變鎖存器的穩(wěn)定狀態(tài),可在RD或SD端加入正脈沖。SD端加入正脈沖,使Q=1即置1;RD端加入正脈沖,使Q=0即置0。約束條件:RDSD=0005.2 SR鎖存器700110Q*1狀態(tài)不確定0111置0或復位0101置1或置位0011保持或記憶000說明QRDSD用或非門組成的RS鎖存器的圖形符號SR根據(jù)以上分析,可列出用或非門組成的RS鎖存器的真值

5、表如下。 Q*是鎖存器的新狀態(tài)(也稱次態(tài)),Q*不僅與輸入有關,而且還和鎖存器原來的狀態(tài)(也稱初態(tài))有關,所以將Q也作為一個變量列入真值表。稱Q為狀態(tài)變量,含有狀態(tài)變量的真值表叫做鎖存器的特性表(或功能表)。帶“ ”表示 與Q狀態(tài)互反。5.2 SR鎖存器8同理,可得出用與非門組成的RS鎖存器的特性表如下。10110Q*1狀態(tài)不確定0001置0或復位0011置1或置位0101保持或記憶011說明Q用與非門組成的RS鎖存器的圖形符號SR當 時,兩輸出端均為1;但當 、 同時由0變?yōu)?時, Q的狀態(tài)不確定,它可能為0或1。所以同樣有約束條件RDSD=0。、 端有“o”表示用低電平作輸入信號可改變觸發(fā)

6、器狀態(tài),即低電平有效。5.2 SR鎖存器9在RS鎖存器中,輸入信號SD、RD直接加在輸出門上,所以在輸入信號作用的全部時間即SD或RD為1的全部時間里,都能直接改變輸出端Q和Q的狀態(tài)。故稱SD(SD)為直接置位端,稱RD(RD)為直接復位端。復位使輸出全為1置位例1:畫出由與非門組成的 RS 鎖存器的輸出波形 。RD和SD同時由0變到1后狀態(tài)不定5.2 SR鎖存器Q10例2:由與非門組成的RS 鎖存器,已知 、 輸入波形如下圖所示,試畫Q 、 波形。0t1:t1t2: t2 t3:t3 t4: t4 t5:t5以后:t1t2t3t4t5ttttOOOO5.2 SR鎖存器115.3 電平觸發(fā)的觸

7、發(fā)器在數(shù)字系統(tǒng)中,常要求某些觸發(fā)器于同一時刻動作,即同步。為此,引入觸發(fā)信號對它們進行控制,使這些觸發(fā)器只有在觸發(fā)信號變?yōu)橛行щ娖胶?,才能按輸入的?或置0信號置成相應的狀態(tài)。稱這個觸發(fā)信號為時鐘信號(Clock) ,記為CLK。要求多個觸發(fā)器同時動作時,就用同一個CLK作為同步控制信號。電平觸發(fā)RS觸發(fā)器也稱同步RS觸發(fā)器。由兩部分構成:由與非門G1、G2組成的RS鎖存器和由與非門G3、G4組成的輸入控制電路。時鐘信號一 、電路結構與工作原理125.3 電平觸發(fā)的觸發(fā)器CLK=0時011輸出保持原狀態(tài)CLK=1時輸出同RS 鎖存器1135.3 電平觸發(fā)的觸發(fā)器電平觸發(fā)RS觸發(fā)器的特性表101

8、1010Q*10111010110011輸出與輸入的邏輯關系與RS鎖存器相同。0001狀態(tài)不變00說明QRSCLK當R =S =1時,兩輸出端均為1 ;但當R、S同時由1變?yōu)?時或CLK回到0后,Q的狀態(tài)不確定,它可能為0 或1。所以輸入信號同樣要遵守約束條件:SR = 0。圖形符號1S1RC1CLKS和R同時由10或S=R=1時CLK回到0后,狀態(tài)不定。145.3 電平觸發(fā)的觸發(fā)器實用的同步RS 觸發(fā)器往往設置有專門的異步置位輸入端和異步復位端。異步置1端異步置0端所謂“異步”即不受時鐘和輸入信號的控制。 和 均為低電平有效(在CLK=0時進行),在觸發(fā)器正常工作時應置高電平。帶異步置位、復

9、位端的電平觸發(fā)RS觸發(fā)器的圖形符號SRC11S1RSRCLK155.3 電平觸發(fā)的觸發(fā)器二、電平觸發(fā)方式的動作特點在CLK=1的全部時間里,S 和R 信號都能通過G3、G4加到RS鎖存器上,所以S和R的變化都將引起輸出端狀態(tài)的變化。即只要CLK=1,則觸發(fā)器的狀態(tài)就可隨輸入信號的變化而多次翻轉。tOtOtOtOtOt1t2t3t4t5t6t7在第二個CLK=1期間,S出現(xiàn)一個干擾脈沖,則Q=1。干擾脈沖例1:已知同步RS觸發(fā)器的CLK、S、R的波形,則Q、Q的波形如右圖,設Q初態(tài)0。165.3 電平觸發(fā)的觸發(fā)器電平觸發(fā)D觸發(fā)器(D型鎖存器)單端輸入信號電平觸發(fā)D觸發(fā)器的特性表1010Q*110

10、11輸出隨輸入D的狀態(tài)。001狀態(tài)不變00說明QDCLK圖形符號1DDC1CLK175.3 電平觸發(fā)的觸發(fā)器例2:已知電平觸發(fā)D觸發(fā)器的CLK和輸入端D的電壓波形,試畫出Q、Q的波形。設觸發(fā)器的初態(tài)Q=0。在CLK=1期間,輸出Q隨輸入D發(fā)生多次變化?!巴该鞯腄型鎖存器”185.4 脈沖觸發(fā)的觸發(fā)器脈沖觸發(fā)器是在電平觸發(fā)RS觸發(fā)器的基礎上設計出來的,目的是希望觸發(fā)器輸出端的狀態(tài)在每個CLK周期里只改變一次,以提高可靠性。一、電路結構與工作原理從觸發(fā)器主觸發(fā)器由兩個同樣的電平觸發(fā)RS觸發(fā)器組成,接在輸入端的一個稱主觸發(fā)器,另一個在輸出端的稱從觸發(fā)器。兩者的時鐘信號相位相反,不能同時工作。1、主從

11、RS觸發(fā)器CLK1S1RC11S1RC1SSsRRSCLKFFSFFm195.4 脈沖觸發(fā)的觸發(fā)器10FFm打開輸出由R和S決定1001FFm關閉狀態(tài)不改變FFS關閉保持原態(tài)FFS打開由RS和SS決定在CLK的一個周期內,輸出只可改變一次!發(fā)生在CLK從1到0的下降沿。CLK1S1RC11S1RC1SSsRRSCLKFFSFFmCLK1S1RC11S1RC1SSsRRSCLKFFSFFm205.4 脈沖觸發(fā)的觸發(fā)器主從RS觸發(fā)器的特性表110111001011001110000QQ*QRSCLK主從RS觸發(fā)器的圖形符號1S1RC1CLKSR“ ”表示“延遲輸出”,即CLK返回0以后輸出狀態(tài)才改

12、變。因此輸出狀態(tài)的變化發(fā)生在CLK的下降沿。主從RS觸發(fā)器避免了CLK=1期間觸發(fā)器輸出狀態(tài)可能的多次翻轉。但主觸發(fā)器在CLK=1期間Qm和 仍會隨S、R 的改變而改變,且需遵守SR=0。215.4 脈沖觸發(fā)的觸發(fā)器t1t2t3t4t5t6例1:已知主從RS觸發(fā)器電路中CLK、S、R 的電壓波形,試畫出Q和 端的電壓波形,設觸發(fā)器的初態(tài)為Q=0??煞謨刹剑合雀鶕?jù)CLK=1期間S、R的狀態(tài)畫Qm和 的波形;而后根據(jù)CLK下降沿到達時Qm和 的狀態(tài)畫Q和 的波形。由圖看出,在第六個CLK=1期間,Qm和 改變了兩次,但Q和 不變。tOtOQmtOtOtO123456tOtO225.4 脈沖觸發(fā)的觸

13、發(fā)器主從JK觸發(fā)器在J=K=1時,次態(tài)是確定的。主從JK觸發(fā)器的圖形符號1J1KC1CLKJK將從觸發(fā)器的輸出Q和Q 交叉反饋到主觸發(fā)器的輸入端(集成時在內部接好),外部的輸入信號標以J、K以示區(qū)別。則主觸發(fā)器的1S端就有兩個輸入Q 和J,它們之間是與的邏輯關系,即1S=JQ ;同理1R=KQ。2、主從結構JK觸發(fā)器CLK1S1RC11S1RC1JSSKRSCLKFFmFFS2301105.4 脈沖觸發(fā)的觸發(fā)器J=1、K=0時Q = 01010CLK:10Q* = 1Q= 11000CLK:10Q* = 110CLK=1置110CLK=1保持CLK1S1RC11S1RC1JSSKRSCLKFF

14、mFFSCLK1S1RC11S1RC1JSSKRSCLKFFmFFS24CLK1S1RC11S1RC1JSSKRSCLKFFmFFS01105.4 脈沖觸發(fā)的觸發(fā)器J=0、K=1時Q = 00100CLK:10Q* = 0Q= 10101CLK:10Q* = 001CLK=1保持01CLK=1置0CLK1S1RC11S1RC1JSSKRSCLKFFmFFS25CLK1S1RC11S1RC1JSSKRSCLKFFmFFS01105.4 脈沖觸發(fā)的觸發(fā)器J=1、K=1時Q = 01110CLK:10Q* = 1Q= 11101CLK:10Q* = 010CLK=1置101CLK=1置0CLK1S1

15、RC11S1RC1JSSKRSCLKFFmFFS26CLK1S1RC11S1RC1JSSKRSCLKFFmFFS5.4 脈沖觸發(fā)的觸發(fā)器J=0、K=0時0000CLK:10Q* = Q CLK=1保持主從JK觸發(fā)器的特性表10111001011001110000QQ*QKJCLK275.4 脈沖觸發(fā)的觸發(fā)器2、主從結構JK觸發(fā)器有時,JK觸發(fā)器的輸入端J和K都不止一個。此時J1和J2、K1和K2之間是與邏輯關系,即特性表中的J、K分別應該是:J=J1J2、K=K1K2。電路結構邏輯符號285.4 脈沖觸發(fā)的觸發(fā)器二、脈沖觸發(fā)方式的動作特點1、觸發(fā)器的翻轉分兩步。CLK=1期間主觸發(fā)器接收輸入端

16、狀態(tài)而從觸發(fā)器關閉。CLK下降沿到來時從觸發(fā)器按主觸發(fā)器的狀態(tài)翻轉。2、在CLK=1的全部時間里,輸入信號對主觸發(fā)器起控制作用。根據(jù)以上兩點,在使用主從結構觸發(fā)器時必須注意:若輸入信號在CLK=1的全部時間里狀態(tài)始終未變,則可用CLK下降沿到達時輸入的狀態(tài)來決定觸發(fā)器的次態(tài);若輸入信號在CLK=1期間發(fā)生過變化,則CLK下降沿達到時觸發(fā)器的次態(tài)不一定能按此刻輸入信號的狀態(tài)來確定,而必須考慮整個CLK=1期間里輸入信號的變化過程才能確定觸發(fā)器的次態(tài)。t1t2t3t41234tOtOtOtO每個CLK=1期間J、K不變29t1t2t3t41234tOtOtOtO錯誤的Q 端波形5.4 脈沖觸發(fā)的觸

17、發(fā)器若在第三個CLK=1期間J端狀態(tài)發(fā)生過變化,則不能簡單地以CLK下降沿到來時的輸入端狀態(tài)決定Q的次態(tài),否則可能出錯。若以第三個CLK下降沿到達時J=K=0的狀態(tài)決定Q的次態(tài),應為Q*=0(保持);但此前CLK=1期間曾出現(xiàn)過J=1、K=0,已將主觸發(fā)器置1,所以CLK下降沿到達后從觸發(fā)器置1,即Q*=1。t1t2t3t41234tOtOtOtO正確的Q 端波形305.5 邊沿觸發(fā)的觸發(fā)器一、電路結構和工作原理為進一步提高觸發(fā)器的可靠性,希望觸發(fā)器的次態(tài)僅僅取決于CLK信號下降沿或上升沿到達時刻輸入信號的狀態(tài),而在此之前和之后輸入狀態(tài)的變化不影響觸發(fā)器次態(tài)。研制出各種邊沿觸發(fā)器。1、用兩個電

18、平觸發(fā)D觸發(fā)器組成的邊沿觸發(fā)器主觸發(fā)器FF1從觸發(fā)器FF2TG2TG1CLKG1DTG4TG3CLKCLKCLKG2G3G4Q1Q1Q3101導通截止DQ1=D,但未形成反饋連接,Q1隨D的變化而變化。截止導通形成反饋,自行保持從觸發(fā)器與主觸發(fā)器之間的聯(lián)系因TG3截止而切斷。5.5 邊沿觸發(fā)的觸發(fā)器主觸發(fā)器FF1從觸發(fā)器FF2TG2TG1CLKG1DTG4TG3CLKCLKCLKG2G3G4Q1Q1Q32截止導通導通截止TG1切斷前的D主觸發(fā)器自行保持且保存狀態(tài)僅取決于CLK上升沿到達時D的狀態(tài)。=Q1=D從觸發(fā)器的狀態(tài)等于CLK上升沿到達時D的狀態(tài)。D觸發(fā)器5.5 邊沿觸發(fā)的觸發(fā)器主觸發(fā)器F

19、F1從觸發(fā)器FF2TG2TG1CLKG1DTG4TG3CLKCLKCLKG2G3G4Q1Q1Q33邊沿D觸發(fā)器的特性表11011000QQ*QDCLK帶異步置位和復位端的邊沿D觸發(fā)器的圖形符號SRC11DDCLKSDRD說明:圖形符號中CLK輸入端處的“”表示邊沿觸發(fā)。若CLK端線不帶“O”,表示是上升沿觸發(fā);若CLK端線帶“O”則是下降沿觸發(fā)。SD是異步置位端,RD是異步復位端,兩者端線均無“O”,均為高電平有效。5.5 邊沿觸發(fā)的觸發(fā)器34*2、維持阻塞觸發(fā)器(1)維持阻塞結構的RS觸發(fā)器則當CLK由01時,S或R端的0 將立刻被存入這兩個RS 鎖存器,此后即使S 或R消失,S和R也維持不

20、變,那么輸出端的次態(tài)將僅取決于CLK上升沿到達時輸入的狀態(tài)。稱為置1維持線。它在 =0后能使G3輸出維持在0(該0使Q置位)。稱為置0維持線。它在 =0后能使G4輸出維持在0(該0使Q復位)。在此基礎上加G5、G6兩門和、 兩連線,使G5和G3、G6和G4分別組成一個RS 鎖存器。5.5 邊沿觸發(fā)的觸發(fā)器同步RS 觸發(fā)器35但CLK=1期間可能遇到G3和G5、G4和G6組成的兩個觸發(fā)器先后被置成S=1、R=1的狀態(tài),如先是S=0、R=1,然后又變?yōu)镾=1、R =0。而這對G1G4組成的同步RS觸發(fā)器來說是不允許的。添加、兩連線,使G3和G4也接成RS鎖存器,則可解決這個問題。例如:當CLK由0

21、1時,若S=0、R=1,則G3輸出0,此0一方面將Q置1,另一方面通過連線使G4輸出1,故稱為置0阻塞線。同理,稱為置1阻塞線。它能在Q置0之后,阻止G3輸出低電平的置1信號。將G4封鎖,阻止G4再輸出0,也就阻止了Q被置0。5.5 邊沿觸發(fā)的觸發(fā)器36(2)維持阻塞結構的D觸發(fā)器數(shù)據(jù)輸入以單端形式給出,用D表示。設初態(tài)Q=0并設D=1CLK=0期間,G3 、G4被封鎖,輸出為1。G3、G4輸出的1分別反饋到G5、G6的輸入, 使G5 輸出為1、 G6輸出為0,即S=1、R=0。1110011105.5 邊沿觸發(fā)的觸發(fā)器37011011100當CLK上升沿到達時,G3 和G4均開啟, G3的輸

22、出為0、 G4的輸出為1。Q翻轉為115.5 邊沿觸發(fā)的觸發(fā)器381101001CLK正沿過后, G3 輸出的0將G4 封鎖,并使G5 輸出為1,維持G3=0。所以是置0阻塞線,是置1維持線。因此,之后CLK=1期間D的變化不影響輸出。同理,當D=0時,則CLK上升沿到達前G5 輸出為0、G6 輸出為1,即S=0、R=1,因此CLK上升沿達到后Q=0。兼有置0 維持線和置1阻塞線的功能,故之后CLK =1期間D的變化不影響輸出。5.5 邊沿觸發(fā)的觸發(fā)器39維持阻塞D觸發(fā)器的特性表11011000QQ*QDCLK維持阻塞D 觸發(fā)器的圖形符號SRC11DD1CLKD2&說明: 是異步置位端, 是異

23、步復位端,兩者端線均有“O”,表示低電平有效。兩輸入端形式,兩輸入端之間是與的邏輯關系,即1D =D1D2 。5.5 邊沿觸發(fā)的觸發(fā)器40*3、利用傳輸延遲時間的邊沿觸發(fā)器與或非門G1、G2和G3與G4、G5和G6組成RS鎖存器,G7、G8為兩個輸入控制門。且門G7、G8 的傳輸延遲時間大于RS 鎖存器的翻轉時間。設初態(tài)Q=0CLK=0期間,G2、G6、G7、G8被封鎖。由于M=N=1,則門G3、G5打開,故RS 鎖存器的狀態(tài)通過G3、G5 得以保持。0110000115.5 邊沿觸發(fā)的觸發(fā)器G3G2KJMCLKNG1G4G7G8QG5G641設初態(tài)Q=0CLK變?yōu)?后,G2、G6解除封鎖。R

24、S鎖存器可通過G2、G6 保持原態(tài)不變。如:若此時J=1、K=0,則M=0、N=1,則門G3、G5 均關閉,對RS鎖存器的狀態(tài)無影響。1開啟開啟00110110005.5 邊沿觸發(fā)的觸發(fā)器G3G2KJMCLKNG1G4G7G8QG5G642設初態(tài)Q=0關閉關閉CLK下降沿到達時, G2、G6立即被封鎖。由于G7、G8 存在傳輸延遲,所以M、N不會馬上變,故瞬間出現(xiàn)G3、G2各有一個0 輸入,使Q=1,并經過G5 使Q = 0 。由于G7的傳輸延遲時間足夠長,可保證在M點的低電平消失前Q的低電平已反饋到門G3 ,故M點的0 消失后Q 的1仍將保持。1001100111001015.5 邊沿觸發(fā)的

25、觸發(fā)器G3G2KJMCLKNG1G4G7G8QG5G643說明:CLK端線有“O”,表示下降沿觸發(fā)。1J =J1J2 ,1K = K1K2 。邊沿JK觸發(fā)器的特性表10111001011001110000QQ*QKJCLK邊沿JK觸發(fā)器的圖形符號SRC11JJ1CLKJ2&1KK1K2&5.5 邊沿觸發(fā)的觸發(fā)器44二、邊沿觸發(fā)方式的動作特點邊沿觸發(fā)器只在時鐘跳轉時(上升沿或下降沿)發(fā)生翻轉,其狀態(tài)由時鐘跳轉時輸入端的狀態(tài)確定,而在CLK =1或CLK = 0 期間,輸入端的任何變化都不影響輸出。例2:分別畫出下沿JK觸發(fā)器和上沿D觸發(fā)器的輸出波形。初態(tài)Q均為0。t1t2t3t4tOtO12tO

26、34tOt1t2t3t41234tOtOtOtO5.5 邊沿觸發(fā)的觸發(fā)器455.6 觸發(fā)器的邏輯功能及其描述方法5.6.1 觸發(fā)器按邏輯功能的分類一、RS 觸發(fā)器凡在時鐘作用下邏輯功能符合下表所規(guī)定的邏輯功能者,叫做RS 觸發(fā)器。RS 觸發(fā)器的特性表1不定01111001100101000Q*QRSQ由特性表寫邏輯關系式,得(約束條件)利用約束條件化簡后,得稱此式為RS 觸發(fā)器的特性方程。465.6 觸發(fā)器的邏輯功能及其描述方法觸發(fā)器的邏輯功能也常用邏輯轉換圖來形象地表示。01S=1R=0S=0R=1S=0R=S=R=0RS觸發(fā)器的狀態(tài)轉換圖圖中兩個圓圈分別代表觸發(fā)器的兩個狀態(tài),箭頭表示狀態(tài)轉

27、換的方向,箭頭旁邊的標注表示發(fā)生狀態(tài)轉換的條件。二、JK觸發(fā)器凡在時鐘信號作用下邏輯功能符合下表所規(guī)定的邏輯功能者,叫做JK觸發(fā)器。JK觸發(fā)器的特性表101111001100101000Q*QKJQQ475.6 觸發(fā)器的邏輯功能及其描述方法JK觸發(fā)器的特性方程:01J=1K=J=K=1J=0K=J=K=0JK觸發(fā)器的狀態(tài)轉換圖三、T觸發(fā)器凡在時鐘信號作用下邏輯功能符合下表所規(guī)定的邏輯功能者,叫做T 觸發(fā)器。T觸發(fā)器的特性表101100Q*QTQ10T觸發(fā)器的特性方程:485.6 觸發(fā)器的邏輯功能及其描述方法01T=1T=1T=0T=0T觸發(fā)器的狀態(tài)轉換圖對比JK觸發(fā)器和T觸發(fā)器的特性方程,則只

28、要令J=K=T,用JK觸發(fā)器就可以構成T觸發(fā)器。T觸發(fā)器的圖形符號1TC1CLKT對T觸發(fā)器,若令T=1,則即每次CLK信號作用后觸發(fā)器都翻轉為與初態(tài)相反的狀態(tài)。如:若觸發(fā)器原態(tài)Q=0,則第一個脈沖作用后Q=1,第二個脈沖作用后Q=0。有時將T恒為1的T觸發(fā)器稱為T 觸發(fā)器。其實T觸發(fā)器只不過是處于一種特定工作狀態(tài)下的T觸發(fā)器而已。494.3 觸發(fā)器的邏輯功能及其描述方法四、D觸發(fā)器凡在時鐘信號作用下邏輯功能符合下表所規(guī)定的邏輯功能者,叫做D觸發(fā)器。D觸發(fā)器的特性表11011000Q*QD01D=1D=0D=0D=1D觸發(fā)器的狀態(tài)轉換圖D觸發(fā)器的特性方程:各種觸發(fā)器中,以JK 觸發(fā)器的邏輯功能

29、最為完備。當令J=S、K=R時,就可實現(xiàn)RS 觸發(fā)器的功能;當令J=K=T時,就可實現(xiàn)T觸發(fā)器功能。當令J=D、K= 時就可實現(xiàn)D觸發(fā)器的功能。50例3:JK觸發(fā)器連接如圖。已知A、B信號波形,求輸出端Q的波形。設Q初態(tài)為0。代入JK觸發(fā)器特性方程,得:5.6 觸發(fā)器的邏輯功能及其描述方法t1t2t3t4t51234tOtOtOtO5解:A1JC1CLK1KB515.6 觸發(fā)器的邏輯功能及其描述方法5.6.2 觸發(fā)器的電路結構和邏輯功能、觸發(fā)方式的關系觸發(fā)器的電路結構形式和邏輯功能沒有固定的對應關系。同一種電路結構的觸發(fā)器可以做成不同的邏輯功能。如:同樣是主從結構電路,既可做成RS觸發(fā)器,也可做成JK觸發(fā)器;同是維持阻塞結構,可做成RS觸發(fā)器,也可做成D觸發(fā)器。同一種邏輯功能的觸發(fā)器可以用不同的電路結構實現(xiàn)。如:JK觸發(fā)器,有主從結構電路,也有邊沿觸發(fā)結構。一、電路結構和邏輯功能觸發(fā)器的邏

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論