計算機組成原理,吉林大學(xué)計算機_第1頁
計算機組成原理,吉林大學(xué)計算機_第2頁
計算機組成原理,吉林大學(xué)計算機_第3頁
計算機組成原理,吉林大學(xué)計算機_第4頁
計算機組成原理,吉林大學(xué)計算機_第5頁
已閱讀5頁,還剩522頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、計算機組成原理計算機組成原理唐朔飛唐朔飛第版第版高 等 教 育 出 版 社高 等 教 育 出 版 社高等教育電子音像出版社高等教育電子音像出版社第第章章 計算機系統(tǒng)概論計算機系統(tǒng)概論第第章章 計算機系統(tǒng)概論計算機系統(tǒng)概論1.1 計算機系統(tǒng)簡介計算機系統(tǒng)簡介1.4 本書結(jié)構(gòu)本書結(jié)構(gòu)1.3 計算機硬件的主要技術(shù)指標(biāo)計算機硬件的主要技術(shù)指標(biāo)1.2 計算機的基本組成計算機的基本組成1.1 1.1 計算機系統(tǒng)簡介計算機系統(tǒng)簡介由具有各類特殊功能由具有各類特殊功能的信息(程序)組成的信息(程序)組成1. 計算機系統(tǒng)計算機系統(tǒng)計算機系統(tǒng)計算機系統(tǒng)計算機的實體,計算機的實體,如主機、外設(shè)等如主機、外設(shè)等一、一

2、、 計算機的軟硬件概念計算機的軟硬件概念硬件硬件軟件軟件按任務(wù)需要編制成的各種程序按任務(wù)需要編制成的各種程序用來管理整個計算機系統(tǒng)用來管理整個計算機系統(tǒng) 系統(tǒng)軟件系統(tǒng)軟件應(yīng)用軟件應(yīng)用軟件語言處理程序語言處理程序操作系統(tǒng)操作系統(tǒng)服務(wù)性程序服務(wù)性程序數(shù)據(jù)庫管理系統(tǒng)數(shù)據(jù)庫管理系統(tǒng)網(wǎng)絡(luò)軟件網(wǎng)絡(luò)軟件軟軟件件計算機計算機高級語高級語言程序言程序目標(biāo)目標(biāo)程序程序結(jié)果結(jié)果翻譯翻譯運行運行2. 計算機的解題過程計算機的解題過程二、計算機系統(tǒng)的層次結(jié)構(gòu)二、計算機系統(tǒng)的層次結(jié)構(gòu)高級語言高級語言虛擬機器虛擬機器 M3匯編語言匯編語言虛擬機器虛擬機器 M2操作系統(tǒng)操作系統(tǒng)虛擬機器虛擬機器機器語言機器語言實際機器實際機器

3、 M1微指令系統(tǒng)微指令系統(tǒng)微程序機器微程序機器 M0用編譯程序翻譯用編譯程序翻譯成匯編語言程序成匯編語言程序用匯編程序翻譯用匯編程序翻譯成機器語言程序成機器語言程序用機器語言解釋操作系統(tǒng)用機器語言解釋操作系統(tǒng)用微指令解釋機器指令用微指令解釋機器指令由硬件直接執(zhí)行微指令由硬件直接執(zhí)行微指令軟軟件件硬硬件件虛擬機器虛擬機器 M4虛擬機器虛擬機器 M3虛擬機器虛擬機器 M2實際機器實際機器 M1微程序機器微程序機器 M0程序員所見到的計算機系統(tǒng)的屬性程序員所見到的計算機系統(tǒng)的屬性概念性的結(jié)構(gòu)與功能特性概念性的結(jié)構(gòu)與功能特性計算機計算機體系結(jié)構(gòu)體系結(jié)構(gòu)計算機計算機組成組成實現(xiàn)計算機體系結(jié)構(gòu)所體現(xiàn)的屬性

4、實現(xiàn)計算機體系結(jié)構(gòu)所體現(xiàn)的屬性有無乘法指令有無乘法指令如何實現(xiàn)乘法指令如何實現(xiàn)乘法指令(指令系統(tǒng)、數(shù)據(jù)類型、尋址技術(shù)、(指令系統(tǒng)、數(shù)據(jù)類型、尋址技術(shù)、I/OI/O機理)機理)(具體指令的實現(xiàn))(具體指令的實現(xiàn))三、三、計算機體系結(jié)構(gòu)和計算機組成計算機體系結(jié)構(gòu)和計算機組成1.2 1.2 計算機的基本組成計算機的基本組成1. 計算機由五大部件組成計算機由五大部件組成3. 指令和數(shù)據(jù)用二進制表示指令和數(shù)據(jù)用二進制表示4. 指令由操作碼和地址碼組成指令由操作碼和地址碼組成6. 以運算器為中心以運算器為中心2. 指令和數(shù)據(jù)以同等地位存于存儲器,指令和數(shù)據(jù)以同等地位存于存儲器, 可按地址尋訪可按地址尋訪5

5、. 存儲程序存儲程序一、馮馮諾依曼計算機的特點諾依曼計算機的特點5. 存儲程序存儲程序算術(shù)運算算術(shù)運算邏輯運算邏輯運算存放數(shù)據(jù)存放數(shù)據(jù)和程序和程序?qū)⑿畔⑥D(zhuǎn)換成機將信息轉(zhuǎn)換成機器能識別的形式器能識別的形式將結(jié)果轉(zhuǎn)換成將結(jié)果轉(zhuǎn)換成人們熟悉的形式人們熟悉的形式指揮程序指揮程序運行運行馮馮諾依曼計算機硬件框圖諾依曼計算機硬件框圖存儲器存儲器輸入設(shè)備輸入設(shè)備運算器運算器控制器控制器輸出設(shè)備輸出設(shè)備馮馮諾依曼計算機硬件框圖諾依曼計算機硬件框圖存儲器存儲器輸入設(shè)備輸入設(shè)備運算器運算器控制器控制器輸出設(shè)備輸出設(shè)備二、計算機硬件框圖二、計算機硬件框圖1. 以存儲器為中心的計算機硬件框圖以存儲器為中心的計算機硬件

6、框圖程序程序存儲器存儲器輸出設(shè)備輸出設(shè)備輸入設(shè)備輸入設(shè)備運算器運算器控制器控制器數(shù)據(jù)數(shù)據(jù)結(jié)果結(jié)果計算計算ALU主存主存輔存輔存CPU主機主機I/O設(shè)備設(shè)備硬件硬件CU2. .現(xiàn)代計算機硬件框圖現(xiàn)代計算機硬件框圖存儲器存儲器輸入設(shè)備輸入設(shè)備運算器運算器輸出設(shè)備輸出設(shè)備控制器控制器ALUCPU主機主機I/O設(shè)備設(shè)備CU主主存存1. .上機前的準(zhǔn)備上機前的準(zhǔn)備 建立數(shù)學(xué)模型建立數(shù)學(xué)模型 - -+ +- -+ +- -= =!x9!x7!x5!x3xx9753sin 編制解題程序編制解題程序 確定計算方法確定計算方法程序程序 運算的運算的 全部步驟全部步驟0, 1, 2,)( )(21nyn xynx

7、= =+ += =指令指令 每每 一個步驟一個步驟三、計算機的工作步驟三、計算機的工作步驟存儲體存儲體大樓大樓存儲單元存儲單元 存放一串二進制代碼存放一串二進制代碼存儲字存儲字 存儲單元中二進制代碼的組合存儲單元中二進制代碼的組合存儲字長存儲字長 存儲單元中二進制代碼的位數(shù)存儲單元中二進制代碼的位數(shù)每個存儲單元賦予一個地址號每個存儲單元賦予一個地址號按地址尋訪按地址尋訪 存儲單元存儲單元 存儲元件存儲元件(0/1) 房間房間 床位床位(無人(無人/ / 有人)有人)( (1) )存儲器的基本組成存儲器的基本組成MDR主存儲器主存儲器存儲體存儲體MAR2. .計算機的解題過程計算機的解題過程MA

8、RMDR 存儲單元個數(shù)存儲單元個數(shù) 16存儲字長存儲字長 8 設(shè)設(shè) MAR = = 4 位位 MDR = = 8 位位存儲器地址寄存器存儲器地址寄存器反映存儲單元的個數(shù)反映存儲單元的個數(shù)存儲器數(shù)據(jù)寄存器存儲器數(shù)據(jù)寄存器反映存儲字長反映存儲字長( (1) )存儲器的基本組成存儲器的基本組成MDR主存儲器主存儲器存儲體存儲體MAR ACC MQ X(2)運算器的基本組成及操作過程運算器的基本組成及操作過程運算器運算器MQACCALUX被加數(shù)被加數(shù)被減數(shù)被減數(shù)被除數(shù)被除數(shù)乘數(shù)乘數(shù)商商加數(shù)加數(shù)減數(shù)減數(shù)被乘數(shù)被乘數(shù)除數(shù)除數(shù)加法加法減法減法乘法乘法除法除法和和差差余數(shù)余數(shù)乘積高位乘積高位乘積低位乘積低位取

9、指令取指令分析指令分析指令執(zhí)行指令執(zhí)行指令PCIRCUPCIRCU取指取指執(zhí)行執(zhí)行PC 存放當(dāng)前欲執(zhí)行指令的地址,存放當(dāng)前欲執(zhí)行指令的地址, 具有計數(shù)功能(具有計數(shù)功能(PC)+ + 1 1 PCIR 存放當(dāng)前欲執(zhí)行的指令存放當(dāng)前欲執(zhí)行的指令訪存訪存訪存訪存完成完成一條一條指令指令( (3) )控制器的基本組成控制器的基本組成12356789以取數(shù)指令為例以取數(shù)指令為例4( (4) )主機完成一條指令的過程主機完成一條指令的過程CU控制控制單元單元主存儲器主存儲器MDRMAR存儲體存儲體CPUPC控制器控制器IR運算器運算器MQACCALUXI/O設(shè)設(shè)備備12356798以存數(shù)指令為例以存數(shù)指

10、令為例4( (4) )主機完成一條指令的過程主機完成一條指令的過程CU控制控制單元單元主存儲器主存儲器MDRMAR存儲體存儲體CPUPC控制器控制器IR運算器運算器MQACCALUXI/O設(shè)設(shè)備備( (5) ) ax2 + bx + c 程序的運行程序的運行過程過程 將程序通過輸入設(shè)備送至計算機將程序通過輸入設(shè)備送至計算機 程序首地址程序首地址 打印結(jié)果打印結(jié)果 分析指令分析指令 取指令取指令 停機停機 啟動程序運行啟動程序運行,(PC,(PC )+)+ 1 PC1 PC 執(zhí)行指令執(zhí)行指令 MARMARM MMDRMDRIRIRPCPCCUCUOP(IR)OP(IR)Ad(IR)Ad(IR)M

11、ARMARM MMDRMDRACCACCPCPC1.3 1.3 計算機硬件的主要技術(shù)指標(biāo)計算機硬件的主要技術(shù)指標(biāo)1. .機器字長機器字長2. .運算速度運算速度CPU 一次能處理數(shù)據(jù)的位數(shù)一次能處理數(shù)據(jù)的位數(shù)與與 CPU 中的中的 寄存器位數(shù)寄存器位數(shù) 有關(guān)有關(guān)= =ni = =1fi tiTM吉普森法吉普森法主頻主頻每秒執(zhí)行百萬條指令每秒執(zhí)行百萬條指令MIPS執(zhí)行一條指令所需時鐘周期數(shù)執(zhí)行一條指令所需時鐘周期數(shù)CPI每秒浮點運算次數(shù)每秒浮點運算次數(shù)FLOPS221 = = 256 KB213 = = 1 KB如如3. .存儲容量存儲容量主存容量主存容量輔存容量輔存容量存儲單元個數(shù)存儲單元個數(shù)

12、 存儲字長存儲字長字節(jié)數(shù)字節(jié)數(shù)字節(jié)數(shù)字節(jié)數(shù) 80 GB如如 MAR MDR 容量容量 10 8 16 32存放二進制信息的總位數(shù)存放二進制信息的總位數(shù)1K = 210 1B = 23b1GB = 230b1 K 8位位64 K 32位位第第篇篇 概論概論1.4 1.4 本書結(jié)構(gòu)本書結(jié)構(gòu)計算機計算機1.4 1.4 本書結(jié)構(gòu)本書結(jié)構(gòu)第篇第篇計算機系統(tǒng)的硬件結(jié)構(gòu)計算機系統(tǒng)的硬件結(jié)構(gòu)計算機計算機I/O系統(tǒng)總線系統(tǒng)總線存儲器存儲器CPU1.4 1.4 本書結(jié)構(gòu)本書結(jié)構(gòu) CPU內(nèi)部互連內(nèi)部互連ALUCU寄存器寄存器中央處理器中央處理器第第篇篇 CPU計算機計算機I/O系統(tǒng)總線系統(tǒng)總線存儲器存儲器CPU1.

13、4 1.4 本書結(jié)構(gòu)本書結(jié)構(gòu) CPU內(nèi)部互連內(nèi)部互連ALUCU寄存器寄存器中央處理器中央處理器寄存器寄存器和解碼器和解碼器控制單元控制單元排隊排隊邏輯邏輯控制控制存儲器存儲器第篇第篇 CU計算機計算機I/O系統(tǒng)總線系統(tǒng)總線存儲器存儲器CPU第章第章 計算機的發(fā)展及應(yīng)用計算機的發(fā)展及應(yīng)用2.3 計算機的展望計算機的展望2.2 計算機的應(yīng)用計算機的應(yīng)用2.1 計算機的發(fā)展史計算機的發(fā)展史2.1 2.1 計算機的發(fā)展史計算機的發(fā)展史一、計算機的產(chǎn)生和發(fā)展一、計算機的產(chǎn)生和發(fā)展1946年年 美國美國 ENIAC1955年退役年退役十進制運算十進制運算18 0001 500150301 500多個電子管

14、多個電子管多個繼電器多個繼電器千瓦千瓦噸噸平方英尺平方英尺5 000次加法秒次加法秒用手工搬動開關(guān)和拔插電纜來編程用手工搬動開關(guān)和拔插電纜來編程硬件技術(shù)對計算機更新?lián)Q代的影響硬件技術(shù)對計算機更新?lián)Q代的影響 100 000 000 超大規(guī)模超大規(guī)模 集成電路集成電路 1978現(xiàn)在現(xiàn)在五五 10 000 000 大規(guī)模大規(guī)模 集成電路集成電路 19721977 1 000 000 中小規(guī)模中小規(guī)模 集成電路集成電路 19651971 200 000 晶體管晶體管 19581964 40 000 電子管電子管 19461957 速度速度 /(次(次/秒)秒) 硬件技術(shù)硬件技術(shù) 時間時間 代代三三四四

15、二二一一二、微型計算機的出現(xiàn)和發(fā)展二、微型計算機的出現(xiàn)和發(fā)展微處理器芯片微處理器芯片存儲器芯片存儲器芯片1971年年 8位位16位位32位位64位位4位(位(4004)1970年年256位位 1K位位16K位位64K位位256K位位1M位位16M位位64M位位4K位位4M位位三、軟件技術(shù)的興起和發(fā)展三、軟件技術(shù)的興起和發(fā)展機器語言機器語言 面向機器面向機器匯編語言匯編語言 面向機器面向機器高級語言高級語言 面向問題面向問題FORTRAN 科學(xué)計算和工程計算科學(xué)計算和工程計算PASCAL 結(jié)構(gòu)化程序設(shè)計結(jié)構(gòu)化程序設(shè)計C 面向?qū)ο竺嫦驅(qū)ο驤ava 適應(yīng)網(wǎng)絡(luò)環(huán)境適應(yīng)網(wǎng)絡(luò)環(huán)境 1. 各種語言各種語言2

16、. 系統(tǒng)軟件系統(tǒng)軟件語言處理程序語言處理程序 匯編程序匯編程序 編譯程序編譯程序 解釋程序解釋程序操作系統(tǒng)操作系統(tǒng) DOS UNIX Windows 服務(wù)性程序服務(wù)性程序 裝配裝配 調(diào)試調(diào)試 診斷診斷 排錯排錯數(shù)據(jù)庫管理系統(tǒng)數(shù)據(jù)庫管理系統(tǒng) 數(shù)據(jù)庫和數(shù)據(jù)庫管理軟件數(shù)據(jù)庫和數(shù)據(jù)庫管理軟件網(wǎng)絡(luò)軟件網(wǎng)絡(luò)軟件3. 軟件發(fā)展的特點軟件發(fā)展的特點 開發(fā)周期長開發(fā)周期長 制作成本昂貴制作成本昂貴 檢測軟件產(chǎn)品質(zhì)量的特殊性檢測軟件產(chǎn)品質(zhì)量的特殊性軟件是程序以及開發(fā)、使用和軟件是程序以及開發(fā)、使用和維護程序所需要的所有文檔維護程序所需要的所有文檔2.2 2.2 計算機的應(yīng)用計算機的應(yīng)用一、科學(xué)計算和數(shù)據(jù)處理一、科

17、學(xué)計算和數(shù)據(jù)處理二、工業(yè)控制和實時控制二、工業(yè)控制和實時控制三、網(wǎng)絡(luò)技術(shù)三、網(wǎng)絡(luò)技術(shù)1. 電子商務(wù)電子商務(wù)2. 網(wǎng)絡(luò)教育網(wǎng)絡(luò)教育3. 敏捷制造敏捷制造四、虛擬現(xiàn)實四、虛擬現(xiàn)實五、辦公自動化和管理信息系統(tǒng)五、辦公自動化和管理信息系統(tǒng)六、六、CAD/CAM/CIMS七、多媒體技術(shù)七、多媒體技術(shù)八、人工智能八、人工智能一、計算機具有類似人腦的一些超級一、計算機具有類似人腦的一些超級 智能功能智能功能要求計算機的速度達要求計算機的速度達1015/秒秒二、芯片集成度的提高受以下三方面的限制二、芯片集成度的提高受以下三方面的限制 芯片集成度受物理極限的制約芯片集成度受物理極限的制約 按幾何級數(shù)遞增的制作成

18、本按幾何級數(shù)遞增的制作成本 芯片的功耗、散熱、線延遲芯片的功耗、散熱、線延遲三、?替代傳統(tǒng)的硅芯片三、?替代傳統(tǒng)的硅芯片1. 光計算機光計算機2. DNA生物計算機生物計算機3. 量子計算機量子計算機利用光子取代電子進行運算和存儲利用光子取代電子進行運算和存儲通過控制通過控制DNA分子間的生化反應(yīng)分子間的生化反應(yīng)利用原子所具有的量子特性利用原子所具有的量子特性第章第章 系統(tǒng)總線系統(tǒng)總線3.1 總線的基本概念總線的基本概念3.2 總線的分類總線的分類3.3 總線特性及性能指標(biāo)總線特性及性能指標(biāo)3.4 總線結(jié)構(gòu)總線結(jié)構(gòu)3.5 總線控制總線控制3.1 3.1 總線的基本概念總線的基本概念一、為什么要

19、用總線一、為什么要用總線二、什么是總線二、什么是總線三、總線上信息的傳送三、總線上信息的傳送總線是連接各個部件的信息傳輸線,總線是連接各個部件的信息傳輸線,是是 各個部件共享的傳輸介質(zhì)各個部件共享的傳輸介質(zhì)串行串行并行并行四、總線結(jié)構(gòu)的計算機舉例四、總線結(jié)構(gòu)的計算機舉例1. 面向面向 CPU 的雙總線結(jié)構(gòu)框圖的雙總線結(jié)構(gòu)框圖 中央處理器中央處理器 CPUI/O總線總線M總總線線主存主存 I/O接口接口 I/O 設(shè)備設(shè)備1 I/O 設(shè)備設(shè)備2I/O接口接口I/O接口接口 I/O 設(shè)備設(shè)備n單總線(系統(tǒng)總線)單總線(系統(tǒng)總線)2. 單總線結(jié)構(gòu)框圖單總線結(jié)構(gòu)框圖 CPU 主存主存 I/O接口接口 I

20、/O 設(shè)備設(shè)備1 I/O 設(shè)備設(shè)備2 I/O接口接口 I/O 設(shè)備設(shè)備n I/O接口接口3. 以存儲器為中心的雙總線結(jié)構(gòu)框圖以存儲器為中心的雙總線結(jié)構(gòu)框圖系統(tǒng)總線系統(tǒng)總線 主存主存 CPU I/O接口接口 I/O 設(shè)備設(shè)備1 I/O 設(shè)備設(shè)備n I/O接口接口存儲總線存儲總線3.2 3.2 總線的分類總線的分類1. .片內(nèi)總線片內(nèi)總線2. .系統(tǒng)總線系統(tǒng)總線芯片內(nèi)部芯片內(nèi)部 的總線的總線數(shù)據(jù)總線數(shù)據(jù)總線地址總線地址總線控制總線控制總線雙向雙向 與機器字長、存儲字長有關(guān)與機器字長、存儲字長有關(guān)單向單向 與存儲地址、與存儲地址、 I/O地址有關(guān)地址有關(guān)有出有出 有入有入計算機各部件之間計算機各部件

21、之間 的信息傳輸線的信息傳輸線存儲器讀、存儲器寫存儲器讀、存儲器寫總線允許、中斷確認總線允許、中斷確認中斷請求、總線請求中斷請求、總線請求3. .通信總線通信總線串行通信總線串行通信總線并行通信總線并行通信總線傳輸方式傳輸方式 用于用于 計算機系統(tǒng)之間計算機系統(tǒng)之間 或或 計算機系統(tǒng)計算機系統(tǒng)與其他系統(tǒng)與其他系統(tǒng)(如控制儀表、移動通信等)(如控制儀表、移動通信等)之間的通信之間的通信3.3 3.3 總線特性及性能指標(biāo)總線特性及性能指標(biāo)CPU 插板插板主存主存 插板插板I/O 插板插板一、總線物理實現(xiàn)一、總線物理實現(xiàn)BUS主板主板1. 機械特性機械特性2. 電氣特性電氣特性3. 功能特性功能特性

22、4. 時間特性時間特性二、總線特性二、總線特性尺寸尺寸、形狀、形狀、管腳數(shù)管腳數(shù)及及排列順序排列順序傳輸方向傳輸方向 和有效的和有效的 電平電平 范圍范圍每根傳輸線的每根傳輸線的 功能功能信號的信號的 時序時序 關(guān)系關(guān)系地址地址數(shù)據(jù)數(shù)據(jù)控制控制三、總線的性能指標(biāo)三、總線的性能指標(biāo)1. 總線寬度總線寬度2. 標(biāo)準(zhǔn)傳輸率標(biāo)準(zhǔn)傳輸率3. 時鐘同步時鐘同步/異步異步4. 總線復(fù)用總線復(fù)用5. 信號線數(shù)信號線數(shù)6. 總線控制方式總線控制方式7. 其他指標(biāo)其他指標(biāo)數(shù)據(jù)線數(shù)據(jù)線 的根數(shù)的根數(shù)每秒傳輸?shù)淖畲笞止?jié)數(shù)(每秒傳輸?shù)淖畲笞止?jié)數(shù)(MBps)同步同步、不同步不同步地址線地址線 與與 數(shù)據(jù)線數(shù)據(jù)線 復(fù)用復(fù)用

23、地址線、數(shù)據(jù)線和控制線的地址線、數(shù)據(jù)線和控制線的 總和總和負載能力負載能力并發(fā)、自動、仲裁、邏輯、計數(shù)并發(fā)、自動、仲裁、邏輯、計數(shù)ISAEISAVESA(LV-BUS)PCIAGPRS-232USB模塊模塊系統(tǒng)系統(tǒng)總總線線標(biāo)標(biāo)準(zhǔn)準(zhǔn) 四、總線標(biāo)準(zhǔn)四、總線標(biāo)準(zhǔn)系統(tǒng)系統(tǒng)模塊模塊標(biāo)標(biāo) 準(zhǔn)準(zhǔn) 界界 面面總線標(biāo)準(zhǔn)總線標(biāo)準(zhǔn)數(shù)據(jù)線數(shù)據(jù)線總線時鐘總線時鐘帶寬帶寬ISA168 MHz(獨立)(獨立)33 MBpsEISA328 MHz(獨立)(獨立)33 MBpsVESA(VL-BUS)3232 MHz(CPU)133 MBpsPCI326433 MHz(獨立)(獨立)64 MHz(獨立)(獨立)132 MBps

24、528 MBpsAGP3266.7 MHz(獨立)(獨立)133 MHz(獨立)(獨立)266 MBps533 MBpsRS-232串行通信串行通信總線標(biāo)準(zhǔn)總線標(biāo)準(zhǔn)數(shù)據(jù)終端設(shè)備(計算機)和數(shù)據(jù)通信設(shè)備數(shù)據(jù)終端設(shè)備(計算機)和數(shù)據(jù)通信設(shè)備(調(diào)制解調(diào)器)之間的標(biāo)準(zhǔn)接口(調(diào)制解調(diào)器)之間的標(biāo)準(zhǔn)接口USB串行接口串行接口總線標(biāo)準(zhǔn)總線標(biāo)準(zhǔn)普通無屏蔽雙絞線普通無屏蔽雙絞線帶屏蔽雙絞線帶屏蔽雙絞線最高最高1.5 Mbps (USB1.0)12 Mbps (USB1.0)480 Mbps (USB2.0) 四、總線標(biāo)準(zhǔn)四、總線標(biāo)準(zhǔn)3.4 3.4 總線結(jié)構(gòu)總線結(jié)構(gòu)一、單總線結(jié)構(gòu)一、單總線結(jié)構(gòu)單總線(系統(tǒng)總線)單

25、總線(系統(tǒng)總線) CPU 主存主存 I/O接口接口 I/O 設(shè)備設(shè)備1 I/O 設(shè)備設(shè)備2 I/O接口接口 I/O 設(shè)備設(shè)備n I/O接口接口1. 雙總線結(jié)構(gòu)雙總線結(jié)構(gòu)具有特殊功能的處理器,具有特殊功能的處理器,由通道對由通道對I/O統(tǒng)一管理統(tǒng)一管理通道通道 I/O接口接口 設(shè)備設(shè)備n I/O接口接口 設(shè)備設(shè)備0 CPU主存主存主存總線主存總線I/O總線總線二、多總線結(jié)構(gòu)二、多總線結(jié)構(gòu)2. 三總線結(jié)構(gòu)三總線結(jié)構(gòu)主存總線主存總線DMA總線總線I/O總線總線 CPU 主存主存設(shè)備設(shè)備1設(shè)備設(shè)備n高速外設(shè)高速外設(shè)I/O接口接口I/O接口接口I/O接口接口3. 三總線結(jié)構(gòu)的又一形式三總線結(jié)構(gòu)的又一形式

26、局域網(wǎng)局域網(wǎng)系統(tǒng)總線系統(tǒng)總線CPUCache局部總線局部總線擴展總線接口擴展總線接口擴展總線擴展總線Modem串行接口串行接口SCSI局部局部I/O控制器控制器主存主存4. 四總線結(jié)構(gòu)四總線結(jié)構(gòu)多媒體多媒體 Modem主存主存擴展總線接口擴展總線接口局域網(wǎng)局域網(wǎng)SCSICPU串行接口串行接口FAX系統(tǒng)總線系統(tǒng)總線局部總線局部總線高速總線高速總線擴展總線擴展總線圖形圖形Cache/橋橋1. 傳統(tǒng)微型機總線結(jié)構(gòu)傳統(tǒng)微型機總線結(jié)構(gòu)三、總線結(jié)構(gòu)舉例三、總線結(jié)構(gòu)舉例存儲器存儲器SCSI 控制器控制器主存控制器主存控制器ISA、EISA 8 MHz的的16位數(shù)據(jù)通路位數(shù)據(jù)通路標(biāo)準(zhǔn)總線控制器標(biāo)準(zhǔn)總線控制器3

27、3 MHz的的32位數(shù)據(jù)通路位數(shù)據(jù)通路系統(tǒng)總線系統(tǒng)總線多媒體多媒體高速局域網(wǎng)高速局域網(wǎng)高性能圖形高性能圖形 CPU Modem2. VL-BUS局部總線結(jié)構(gòu)局部總線結(jié)構(gòu)33 MHz的的32位數(shù)據(jù)通路位數(shù)據(jù)通路系統(tǒng)總線系統(tǒng)總線ISA、EISA多媒體多媒體高速局域網(wǎng)高速局域網(wǎng)高性能圖形高性能圖形圖文傳真圖文傳真8 MHz的的16位數(shù)據(jù)通路位數(shù)據(jù)通路標(biāo)準(zhǔn)總線標(biāo)準(zhǔn)總線 控制器控制器CPU主存控制器主存控制器存儲器存儲器局部總線局部總線 控制器控制器 SCSI控制器控制器VL BUS Modem3. PCI 總線結(jié)構(gòu)總線結(jié)構(gòu)CPU多媒體多媒體PCI 橋橋高速局域網(wǎng)高速局域網(wǎng)高性能圖形高性能圖形圖文傳真圖

28、文傳真PCI 總線總線系統(tǒng)總線系統(tǒng)總線33 MHz的的32位數(shù)據(jù)通路位數(shù)據(jù)通路8 MHz的的16位數(shù)據(jù)通路位數(shù)據(jù)通路ISA、EISA標(biāo)準(zhǔn)總線標(biāo)準(zhǔn)總線 控制器控制器 SCSI 控制器控制器存儲器存儲器 Modem4. 多層多層 PCI 總線結(jié)構(gòu)總線結(jié)構(gòu)PCI總線總線2存儲器存儲器橋橋0橋橋4 PCI設(shè)備設(shè)備橋橋5總線橋總線橋橋橋3橋橋1設(shè)備設(shè)備橋橋2第一級橋第一級橋第二級橋第二級橋第三級橋第三級橋PCI總線總線4PCI總線總線5PCI總線總線3PCI總線總線1PCI總線總線0存儲器總線存儲器總線 標(biāo)準(zhǔn)總線標(biāo)準(zhǔn)總線CPU3.5 3.5 總線控制總線控制一、總線判優(yōu)控制一、總線判優(yōu)控制 總線判優(yōu)控制

29、總線判優(yōu)控制分布式分布式集中式集中式 主設(shè)備主設(shè)備(模塊模塊)對總線有對總線有 控制權(quán)控制權(quán) 從設(shè)備從設(shè)備(模塊模塊)響應(yīng)響應(yīng) 從主設(shè)備發(fā)來的總線命令從主設(shè)備發(fā)來的總線命令1. 基本概念基本概念鏈?zhǔn)讲樵冩準(zhǔn)讲樵冇嫈?shù)器定時查詢計數(shù)器定時查詢獨立請求方式獨立請求方式2. 鏈?zhǔn)讲樵兎绞芥準(zhǔn)讲樵兎绞娇偪偩€線控控制制部部件件I/O接口接口0BSBRI/O接口接口1I/O接口接口nBG數(shù)據(jù)線數(shù)據(jù)線地址線地址線BS 總線忙總線忙BR總線請求總線請求BG總線同意總線同意I/O接口接口1 0BS 總線忙總線忙BR總線請求總線請求總總線線控控制制部部件件數(shù)據(jù)線數(shù)據(jù)線地址線地址線I/O接口接口0BSBRI/O接口接

30、口1I/O接口接口n設(shè)備地址設(shè)備地址3. 計數(shù)器定時查詢方式計數(shù)器定時查詢方式I/O接口接口1 計數(shù)器計數(shù)器設(shè)備地址設(shè)備地址 1排隊器排隊器排隊器排隊器4. 獨立請求方式獨立請求方式總總線線控控制制部部件件數(shù)據(jù)線數(shù)據(jù)線地址線地址線I/O接口接口0I/O接口接口1I/O接口接口nBR0 BG0BR1BG1BRnBGnBG總線同意總線同意BR總線請求總線請求二、總線通信控制二、總線通信控制1. 目的目的2. 總線傳輸周期總線傳輸周期主模塊申請主模塊申請,總線仲裁決定,總線仲裁決定主模塊向從模塊主模塊向從模塊 給出地址給出地址 和和 命令命令主模塊和從模塊主模塊和從模塊 交換數(shù)據(jù)交換數(shù)據(jù)主模塊主模塊

31、 撤消有關(guān)信息撤消有關(guān)信息 申請分配階段申請分配階段尋址階段尋址階段傳數(shù)階段傳數(shù)階段結(jié)束階段結(jié)束階段解決通信雙方解決通信雙方 協(xié)調(diào)配合協(xié)調(diào)配合 問題問題由由 統(tǒng)一時標(biāo)統(tǒng)一時標(biāo) 控制數(shù)據(jù)傳送控制數(shù)據(jù)傳送充分充分 挖掘挖掘 系統(tǒng)系統(tǒng) 總線每個瞬間總線每個瞬間 的的 潛力潛力同步通信同步通信 異步通信異步通信 半同步通信半同步通信 分離式通信分離式通信 3. 總線通信的四種方式總線通信的四種方式采用采用 應(yīng)答方式應(yīng)答方式 ,沒有公共時鐘標(biāo)準(zhǔn),沒有公共時鐘標(biāo)準(zhǔn)同步同步、異步結(jié)合異步結(jié)合 讀讀命令命令(1) 同步式數(shù)據(jù)輸入同步式數(shù)據(jù)輸入T1總線傳輸周期總線傳輸周期T2T3T4 時鐘時鐘 地址地址 數(shù)據(jù)數(shù)

32、據(jù) 數(shù)據(jù)數(shù)據(jù)(2) 同步式數(shù)據(jù)輸出同步式數(shù)據(jù)輸出T1總線傳輸周期總線傳輸周期T2T3T4 時鐘時鐘 地址地址 寫寫命令命令不互鎖不互鎖半互鎖半互鎖全互鎖全互鎖(3) 異步通信異步通信主設(shè)備主設(shè)備從設(shè)備從設(shè)備請請求求回回答答(4) 半同步通信半同步通信同步同步 發(fā)送方發(fā)送方 用系統(tǒng)用系統(tǒng) 時鐘前沿時鐘前沿 發(fā)信號發(fā)信號 接收方接收方 用系統(tǒng)用系統(tǒng) 時鐘后沿時鐘后沿 判斷、識別判斷、識別(同步同步、異步異步 結(jié)合)結(jié)合)異步異步 允許不同速度的模塊和諧工作允許不同速度的模塊和諧工作 增加一條增加一條 “等待等待”響應(yīng)信號響應(yīng)信號 WAIT以輸入數(shù)據(jù)為例的半同步通信時序以輸入數(shù)據(jù)為例的半同步通信時序

33、T1 主模塊發(fā)地址主模塊發(fā)地址T2 主模塊發(fā)命令主模塊發(fā)命令T3 從模塊提供數(shù)據(jù)從模塊提供數(shù)據(jù)T4 從模塊撤銷數(shù)據(jù),主模塊撤銷命令從模塊撤銷數(shù)據(jù),主模塊撤銷命令Tw 當(dāng)當(dāng) 為低電平時,等待一個為低電平時,等待一個 TWAITTw 當(dāng)當(dāng) 為低電平時,等待一個為低電平時,等待一個 TWAIT 讀讀 命令命令WAIT 地址地址 數(shù)據(jù)數(shù)據(jù) 時鐘時鐘總線傳輸周期總線傳輸周期T1T2TWTWT3T4(4) 半同步通信半同步通信 (同步同步、異步異步 結(jié)合)結(jié)合)上述三種通信的共同點上述三種通信的共同點一個總線傳輸周期(以輸入數(shù)據(jù)為例)一個總線傳輸周期(以輸入數(shù)據(jù)為例) 主模塊發(fā)地址主模塊發(fā)地址 、命令、命

34、令 從模塊準(zhǔn)備數(shù)據(jù)從模塊準(zhǔn)備數(shù)據(jù) 從模塊向主模塊發(fā)數(shù)據(jù)從模塊向主模塊發(fā)數(shù)據(jù)總線空閑總線空閑占用總線占用總線不占用總線不占用總線占用總線占用總線(5) 分離式通信分離式通信充分挖掘系統(tǒng)總線每個瞬間的潛力充分挖掘系統(tǒng)總線每個瞬間的潛力主模塊主模塊 申請申請 占用總線占用總線,使用完后,使用完后即即 放棄總線放棄總線 的使用權(quán)的使用權(quán)從模塊從模塊 申請申請 占用總線占用總線,將各種信,將各種信息送至總線上息送至總線上一個總線傳輸周期一個總線傳輸周期子周期子周期1子周期子周期2主模塊主模塊1. 各模塊有權(quán)申請占用總線各模塊有權(quán)申請占用總線分離式通信特點分離式通信特點充分提高了總線的有效占用充分提高了總

35、線的有效占用2. 采用同步方式通信,不等對方回答采用同步方式通信,不等對方回答3. 各模塊準(zhǔn)備數(shù)據(jù)時,不占用總線各模塊準(zhǔn)備數(shù)據(jù)時,不占用總線4. 總線被占用時,無空閑總線被占用時,無空閑第第章章 存存 儲儲 器器4.1 概述概述4.2 主存儲器主存儲器4.3 高速緩沖存儲器高速緩沖存儲器4.4 輔助存儲器輔助存儲器4.1 4.1 概概 述述一、存儲器分類一、存儲器分類1. 按存儲介質(zhì)分類按存儲介質(zhì)分類(1) 半導(dǎo)體存儲器半導(dǎo)體存儲器(2) 磁表面存儲器磁表面存儲器(3) 磁芯存儲器磁芯存儲器(4) 光盤存儲器光盤存儲器易失易失TTL 、MOS磁頭、載磁體磁頭、載磁體硬磁材料、環(huán)狀元件硬磁材料、

36、環(huán)狀元件激光、磁光材料激光、磁光材料非非易易失失(1) 存取時間與物理地址無關(guān)(隨機訪問)存取時間與物理地址無關(guān)(隨機訪問) 順序存取存儲器順序存取存儲器 磁帶磁帶2. 按存取方式分類按存取方式分類(2) 存取時間與物理地址有關(guān)(串行訪問)存取時間與物理地址有關(guān)(串行訪問) 隨機存儲器隨機存儲器 只讀存儲器只讀存儲器 直接存取存儲器直接存取存儲器 磁盤磁盤在程序的執(zhí)行過程中在程序的執(zhí)行過程中 可可 讀讀 可可 寫寫在程序的執(zhí)行過程中在程序的執(zhí)行過程中 只只 讀讀磁盤、磁帶、光盤磁盤、磁帶、光盤 高速緩沖存儲器(高速緩沖存儲器(Cache)Flash Memory存存儲儲器器主存儲器主存儲器輔助

37、存儲器輔助存儲器MROMPROMEPROMEEPROMRAMROM靜態(tài)靜態(tài) RAM動態(tài)動態(tài) RAM3. 按在計算機中的作用分類按在計算機中的作用分類高高低低小小大大快快慢慢輔存輔存寄存器寄存器緩存緩存主存主存磁盤磁盤光盤光盤磁帶磁帶光盤光盤磁帶磁帶速度速度容量容量 價格價格 位位1. 存儲器三個主要特性的關(guān)系存儲器三個主要特性的關(guān)系 二、存儲器的層次結(jié)構(gòu)二、存儲器的層次結(jié)構(gòu)CPUCPU主機主機緩存緩存CPU主存主存輔存輔存2. 緩存緩存 主存層次和主存主存層次和主存 輔存層次輔存層次緩存緩存主存主存輔存輔存主存主存虛擬存儲器虛擬存儲器10 ns20 ns200 nsms虛地址虛地址邏輯地址邏輯

38、地址實地址實地址物理地址物理地址主存儲器主存儲器(速度)(速度)(容量)(容量)4.2 4.2 主存儲器主存儲器一、概述一、概述1. 主存的基本組成主存的基本組成存儲體存儲體驅(qū)動器驅(qū)動器譯碼器譯碼器MAR控制電路控制電路讀讀寫寫電電路路MDR地址總線地址總線數(shù)據(jù)總線數(shù)據(jù)總線讀讀寫寫2. 主存和主存和 CPU 的聯(lián)系的聯(lián)系MDRMARCPU主主 存存讀讀數(shù)據(jù)總線數(shù)據(jù)總線地址總線地址總線寫寫 高位字節(jié)高位字節(jié) 地址為字地址地址為字地址 低位字節(jié)低位字節(jié) 地址為字地址地址為字地址設(shè)地址線設(shè)地址線 24 根根按按 字節(jié)字節(jié) 尋址尋址按按 字字 尋址尋址若字長為若字長為 16 位位按按 字字 尋址尋址若

39、字長為若字長為 32 位位字地址字地址字節(jié)地址字節(jié)地址11109876543210840字節(jié)地址字節(jié)地址字地址字地址4523014203. 主存中存儲單元地址的分配主存中存儲單元地址的分配224 = 16 M8 M4 M(2) 存儲速度存儲速度4. 主存的技術(shù)指標(biāo)主存的技術(shù)指標(biāo)(1) 存儲容量存儲容量(3) 存儲器的帶寬存儲器的帶寬主存主存 存放二進制代碼的總位數(shù)存放二進制代碼的總位數(shù) 讀出時間讀出時間 寫入時間寫入時間 存儲器的存儲器的 訪問時間訪問時間 存取時間存取時間 存取周期存取周期 讀周期讀周期 寫周期寫周期 連續(xù)兩次獨立的存儲器操作連續(xù)兩次獨立的存儲器操作(讀或?qū)懀┧璧模ㄗx或?qū)懀?/p>

40、所需的 最小間隔時間最小間隔時間 位位/秒秒芯片容量芯片容量二、半導(dǎo)體存儲芯片簡介二、半導(dǎo)體存儲芯片簡介1. 半導(dǎo)體存儲芯片的基本結(jié)構(gòu)半導(dǎo)體存儲芯片的基本結(jié)構(gòu)譯譯碼碼驅(qū)驅(qū)動動存存儲儲矩矩陣陣讀讀寫寫電電路路1K4位位16K1位位8K8位位片選線片選線讀讀/寫控制線寫控制線地地址址線線數(shù)數(shù)據(jù)據(jù)線線地址線地址線(單向)(單向)數(shù)據(jù)線數(shù)據(jù)線(雙向)(雙向)104141138二、半導(dǎo)體存儲芯片簡介二、半導(dǎo)體存儲芯片簡介1. 半導(dǎo)體存儲芯片的基本結(jié)構(gòu)半導(dǎo)體存儲芯片的基本結(jié)構(gòu)譯譯碼碼驅(qū)驅(qū)動動存存儲儲矩矩陣陣讀讀寫寫電電路路片選線片選線讀讀/寫控制線寫控制線地地址址線線數(shù)數(shù)據(jù)據(jù)線線片選線片選線讀讀/寫控制線

41、寫控制線(低電平寫(低電平寫 高電平讀)高電平讀)(允許讀)(允許讀)CSCEWE(允許寫)(允許寫)WEOE存儲芯片片選線的作用存儲芯片片選線的作用用用 16K 1位位 的存儲芯片組成的存儲芯片組成 64K 8位位 的存儲器的存儲器 32片片當(dāng)?shù)刂窞楫?dāng)?shù)刂窞?65 535 時,此時,此 8 片的片選有效片的片選有效 8片片16K 1位位 8片片16K 1位位 8片片16K 1位位 8片片16K 1位位0,015,015,70,7 讀讀/寫控制電路寫控制電路 地地址址譯譯碼碼器器 字線字線015168矩陣矩陣07D07D 位線位線 讀讀 / 寫選通寫選通A3A2A1A02. 半導(dǎo)體存儲芯片的譯

42、碼驅(qū)動方式半導(dǎo)體存儲芯片的譯碼驅(qū)動方式(1) 線選法線選法00000,00,7007D07D 讀讀 / 寫寫選通選通 讀讀/寫控制電路寫控制電路 A3A2A1A0A40,310,031,031,31 Y 地址譯碼器地址譯碼器 X地地址址譯譯碼碼器器 3232 矩陣矩陣A9I/OA8A7A56AY0Y31X0X31D讀讀/寫寫(2) 重合法重合法00000000000,031,00,31I/OD0,0讀讀 三、隨機存取存儲器三、隨機存取存儲器 ( RAM ) 1. 靜態(tài)靜態(tài) RAM (SRAM) (1) 靜態(tài)靜態(tài) RAM 基本電路基本電路A 觸發(fā)器非端觸發(fā)器非端1T4T觸發(fā)器觸發(fā)器5TT6、行開

43、關(guān)行開關(guān)7TT8、列開關(guān)列開關(guān)7TT8、一列共用一列共用A 觸發(fā)器原端觸發(fā)器原端T1 T4T5T6T7T8A A寫放大器寫放大器寫放大器寫放大器DIN寫選擇寫選擇讀選擇讀選擇DOUT讀放讀放位線位線A位線位線A 列地址選擇列地址選擇行地址選擇行地址選擇T1 T4A T1 T4T5T6T7T8A寫放大器寫放大器寫放大器寫放大器DIN寫選擇寫選擇讀選擇讀選擇讀放讀放位線位線A位線位線A 列地址選擇列地址選擇行地址選擇行地址選擇DOUT 靜態(tài)靜態(tài) RAM 基本電路的基本電路的 讀讀 操作操作 行選行選 T5、T6 開開T7、T8 開開列選列選讀放讀放DOUTVAT6T8DOUT讀選擇有效讀選擇有效T

44、1 T4T5T6T7T8A ADIN位線位線A位線位線A 列地址選擇列地址選擇行地址選擇行地址選擇寫放寫放寫放寫放讀放讀放DOUT寫選擇寫選擇讀選擇讀選擇 靜態(tài)靜態(tài) RAM 基本電路的基本電路的 寫寫 操作操作 行選行選T5、T6 開開 兩個寫放兩個寫放 DIN列選列選T7、T8 開開(左)(左) 反相反相T5A (右)(右) T8T6ADINDINT7寫選擇有效寫選擇有效T1 T4 (2) 靜態(tài)靜態(tài) RAM 芯片舉例芯片舉例 Intel 2114 外特性外特性存儲容量存儲容量1K4 位位I/O1I/O2I/O3I/O4A0A8A9WECSVCCGNDIntel 2114 Intel 2114

45、 RAM 矩陣矩陣 (64 64) 讀讀A3A4A5A6A7A8A0A1A2A9150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS第一組第一組第二組第二組第三組第三組第四組第四組150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS第一組第一組第二組第二組第三組第三組

46、第四組第四組0000000000 Intel 2114 RAM 矩陣矩陣 (64 64) 讀讀第一組第一組第二組第二組第三組第三組第四組第四組150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS0000000000 Intel 2114 RAM 矩陣矩陣 (64 64) 讀讀150311647326348第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 讀讀150311647

47、326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS00000000001503116473263480164832150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS00000000001503116473263480164832第一組第一組第二組第二組第三組第三組第四組第四組 In

48、tel 2114 RAM 矩陣矩陣 (64 64) 讀讀0163248CSWE150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS0164832第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 讀讀15031164732634801632480000000000150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路

49、讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS0000000000第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 讀讀15031164732634801632480164832150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS0000000000第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114

50、RAM 矩陣矩陣 (64 64) 讀讀1503116473263480163248讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0164832150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS0000000000第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 讀讀1503116473263480163248讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路

51、讀寫電路讀寫電路0164832I/O1I/O2I/O3I/O4A3A4A5A6A7A8A0A1A2A9150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址

52、譯譯碼碼I/O1I/O2I/O3I/O4WECS第一組第一組第二組第二組第三組第三組第四組第四組0000000000 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫第一組第一組第二組第二組第三組第三組第四組第四組150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS0000000000 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫150311647326348第一組第一組第二組第二組第三組第三組第四組第

53、四組 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼I/O1I/O2I/O3I/O4WECS0000000000150311647326348WECS0164832第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫I/O1I/O2I/O3I/O4WECS150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀

54、寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼0000000000150311647326348I/O1I/O2I/O3I/O40164832第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫I/O1I/O2I/O3I/O4WECS150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼0000000000150311647326348I/O1I/O2I/O3I/O4讀寫電路讀

55、寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0164832第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫I/O1I/O2I/O3I/O4WECS150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼0000000000150311647326348I/O1I/O2I/O3I/O4讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0164832第一組第一組第二組第二組第三組第三組第四組第

56、四組 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫I/O1I/O2I/O3I/O4150311647326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼WECS0000000000150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路I/O1I/O2I/O3I/O40164832第一組第一組第二組第二組第三組第三組第四組第四組 Intel 2114 RAM 矩陣矩陣 (64 64) 寫寫I/O1I/O2I/O3I/O41503116

57、47326348150311647326348讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路0163015行行地地址址譯譯碼碼列列地地址址譯譯碼碼WECS0000000000150311647326348I/O1I/O2I/O3I/O4讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路讀寫電路01632480164832ACSDOUT地址有效地址有效地址失效地址失效片選失效片選失效數(shù)據(jù)有效數(shù)據(jù)有效數(shù)據(jù)穩(wěn)定數(shù)據(jù)穩(wěn)定高阻高阻 (3) 靜態(tài)靜態(tài) RAM 讀讀 時序時序 tAtCOtOHAtOTDtRC片選有效片選有效讀周期讀周期 t tRCRC 地址有效地址有效 下一次地址有

58、效下一次地址有效讀時間讀時間 t tA A 地址有效地址有效數(shù)據(jù)穩(wěn)定數(shù)據(jù)穩(wěn)定 t tCOCO 片選有效片選有效數(shù)據(jù)穩(wěn)定數(shù)據(jù)穩(wěn)定t tOTDOTD 片選失效片選失效輸出高阻輸出高阻t tOHAOHA 地址失效后的地址失效后的數(shù)據(jù)維持時間數(shù)據(jù)維持時間ACSWEDOUTDIN (4) 靜態(tài)靜態(tài) RAM (2114) 寫寫 時序時序 tWCtWtAWtDWtDHtWR寫周期寫周期 t tWCWC 地址有效地址有效下一次地址有下一次地址有效效寫時間寫時間 t tW W 寫命令寫命令 WEWE 的有效時間的有效時間t tAWAW 地址有效地址有效片選有效的滯后時間片選有效的滯后時間t tWRWR 片選失效

59、片選失效下一次地址有效下一次地址有效t tDW DW 數(shù)據(jù)穩(wěn)定數(shù)據(jù)穩(wěn)定 WE WE 失效失效t tDHDH WE WE 失效后的數(shù)據(jù)維持時間失效后的數(shù)據(jù)維持時間DD預(yù)充電信號預(yù)充電信號讀選擇線讀選擇線寫數(shù)據(jù)線寫數(shù)據(jù)線寫選擇線寫選擇線讀數(shù)據(jù)線讀數(shù)據(jù)線VCgT4T3T2T11 (1) 動態(tài)動態(tài) RAM 基本單元電路基本單元電路 2. 動態(tài)動態(tài) RAM ( DRAM )讀出與原存信息相反讀出與原存信息相反讀出時數(shù)據(jù)線有電流讀出時數(shù)據(jù)線有電流 為為 “1”數(shù)據(jù)線數(shù)據(jù)線CsT字線字線DDV0 10 11 0寫入與輸入信息相同寫入與輸入信息相同寫入時寫入時 CS 充電充電 為為 “1” 放電放電 為為 “

60、0”T3T2T1T無電流無電流有電流有電流單元單元電路電路讀讀 寫寫 控控 制制 電電 路路列列 地地 址址 譯譯 碼碼 器器讀選擇線讀選擇線寫選擇線寫選擇線D行行地地址址譯譯碼碼器器001131311A9A8A7A6A531A4A3A2A1A0刷新放大器刷新放大器寫寫數(shù)數(shù)據(jù)據(jù)線線讀讀數(shù)數(shù)據(jù)據(jù)線線0 (2) 動態(tài)動態(tài) RAM 芯片舉例芯片舉例 三管動態(tài)三管動態(tài) RAM 芯片芯片 (Intel 1103) 讀讀00000000000D0 0單元單元電路電路讀讀 寫寫 控控 制制 電電 路路A9A8A7A6A5讀讀 寫寫 控控 制制 電電 路路列列 地地 址址 譯譯 碼碼 器器讀選擇線讀選擇線寫選

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論