七人表決器實(shí)驗(yàn)報(bào)告.doc_第1頁
七人表決器實(shí)驗(yàn)報(bào)告.doc_第2頁
七人表決器實(shí)驗(yàn)報(bào)告.doc_第3頁
七人表決器實(shí)驗(yàn)報(bào)告.doc_第4頁
七人表決器實(shí)驗(yàn)報(bào)告.doc_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、七人表決器實(shí)驗(yàn)報(bào)告篇一:哈工大電工學(xué)新技術(shù)實(shí)踐實(shí)驗(yàn)報(bào)告-7人表決器總成績:一、設(shè)計(jì)任務(wù)1、有七人參與表決,顯示贊同者個數(shù)。2當(dāng)贊同者達(dá)到及超過 4人時,綠燈顯示表示通過。二、設(shè)計(jì)條件本設(shè)計(jì)基于軟件 Multisim10.0.1進(jìn)行仿真,在電機(jī)樓實(shí)驗(yàn) 室20035進(jìn)行驗(yàn)證。三、設(shè)計(jì)要求1、熟悉74LS161 , 74LS151,數(shù)碼管的工作原理。2、設(shè)計(jì)相應(yīng)的電路圖,標(biāo)注元件參數(shù),并進(jìn)行仿真驗(yàn)證。四、設(shè)計(jì)內(nèi)容1 .電路原理圖(含管腳接線)電路原理圖如圖1所示圖1電路原理圖2 .計(jì)算與仿真分析仿真結(jié)果如圖2、3、4所示圖2仿真結(jié)果圖4仿真結(jié)果4 .調(diào)試流程調(diào)試流程如圖5所示圖5調(diào)試流程5 .設(shè)計(jì)和

2、使用說明74LS151芯片為互補(bǔ)輸生的8選1數(shù)據(jù)選擇器,引腳排列 如圖6所示,功能見表1。選擇控制端(地址端)為 CA, 按二進(jìn)制譯碼,從 8個輸入數(shù)據(jù)D0D7中,選擇一個需要 的數(shù)據(jù)送到輸由端 Y, G為使能端,低電平有效。(1)使能端G=1時,不論CA狀態(tài)如何,均無輸由(丫 = 0, W=1),多路開關(guān)被禁止。(2)使能端G=0時,多路開關(guān)正常工作,根據(jù)地址碼C、B、A的狀態(tài)選擇D0D7中莫一個通道的數(shù)據(jù)輸送到輸 由端丫。如:CBA=000,則選擇D0數(shù)據(jù)到輸由端,即 丫 = D0O如:CBA = 001,則選擇D1數(shù)據(jù)到輸由端,即Y=D1, 其余類推。圖6 74LS151引腳排列表1 7

3、4LS151功能表74LS161 功能:(1)異步置“C©能:接好電源和地,將清除端接低電平 無論其他各輸入端的狀態(tài)如何,測試計(jì)數(shù)器的輸由端,如果 操作無誤Q3Q0均為0。(2)預(yù)置數(shù)功能:將清除端接高電平,預(yù)置控制端接低 電平,數(shù)據(jù)輸入端 D3D0置0011,在CP的上升沿作用后, 測試輸由端 Q3Q0的電平。如果操作準(zhǔn)確,D3D0的數(shù)據(jù)為0011 ,說明D3D0的數(shù)據(jù)已預(yù)置到 Q3Q0端。(3)計(jì)數(shù)和進(jìn)位功能:將 LD、Cr、CET、CEP端均接 高電平,CLK端輸入單脈沖,記錄輸由端狀態(tài)。如果操作準(zhǔn) 確,每輸入一個CP脈沖,計(jì)數(shù)器就進(jìn)行一篇二:課程設(shè)計(jì)報(bào)告 一七人表決器設(shè)計(jì)電子

4、綜合設(shè)計(jì)題目學(xué)院專業(yè)班級學(xué)生姓名指導(dǎo)教師七人搶答器設(shè)計(jì)計(jì)信學(xué)院電子信息工程2012年6 月18日一、設(shè)計(jì)原理所謂表決器就是對于一個行為,由多個人投票,如果同意的票數(shù)過半,就認(rèn)為此行為可行;否則如果否決的票數(shù)過半,則認(rèn)為此行為無效。七人表決器顧名思義就是由七個人來投票,當(dāng)同意的票數(shù)大于或者等于4時,則認(rèn)為同意;反之,當(dāng)否決的票數(shù)大于或者等于4時,則認(rèn)為不同意。二、分析討論七人表決器這一功能可以用 C語言、匯編語言或 VHDL 編程后下載到單片機(jī)上實(shí)現(xiàn),不過用VHDL編程不僅技術(shù)含 量高而且能讓我們更熟練的掌握和使用 quartus軟件的步驟 和方法。所以我們是采用 VHDL編程來實(shí)現(xiàn)的。三、設(shè)計(jì)

5、準(zhǔn)備根據(jù)七人表決器的原理,我們的準(zhǔn)備過程如下:1、使用Altera的Cyclone II器件,所用的芯片為 EP2c35F672C8,開發(fā)平臺為 quartus II。2、使用七個撥動開關(guān)(K1K7)作為輸入變量來表示七 個投票人,當(dāng)撥動開關(guān)輸入為1'時,表示對應(yīng)的人投同 意票,否則當(dāng)撥動開關(guān)輸入為'0'時,表示對應(yīng)的人投反對票。3、使用一個七段數(shù)碼管來顯示同意的票數(shù)。4、使用七個 LED (LED2LED8 )用來分別記錄投票人 的個人投票結(jié)果,當(dāng) LED亮起時就表示對應(yīng)的投票人同意, 否則就表示不同意。5、使用一個 LED (LED1)來表示最終的投票結(jié)果,當(dāng) LE

6、D1亮起時表示表決通過,不亮?xí)r就表示表決不通過。6、使用一個撥動開關(guān)(K8)來達(dá)到復(fù)位要求,即需要復(fù) 位時能夠達(dá)到同時清零數(shù)碼管的顯示結(jié)果和LED的顯示情況。7、軟件仿真成功后,通過專用的連接線再用硬件進(jìn)行測 試,并將硬件測試的結(jié)果以照片的形式做記錄。四、設(shè)計(jì)思路根據(jù)程序設(shè)計(jì)的一般步驟,我們首先設(shè)計(jì)由七人表決器的系統(tǒng)框圖,也就是說先要確定一個大的設(shè)計(jì)方向;然后再 根據(jù)設(shè)計(jì)要求并結(jié)合系統(tǒng)框圖來設(shè)計(jì)程序流程圖;由程序流 程圖來編寫VHDL程序,并畫由表決器的外圍引腳圖;再將程序用軟件仿真,軟件仿真成功后進(jìn)行硬件測試。1、系統(tǒng)框圖如下:2、程序流程圖如下:3、外圍管腳圖如下:LED1 LEDAG0:

7、6LED0:6注釋:CLK :系統(tǒng)時鐘CLR:復(fù)位引腳,當(dāng)需要復(fù)位時,按下該管腳對應(yīng)的開關(guān)就 可以復(fù)位。K0:6:表決輸入,分別是七個撥動開關(guān)。LED1 :表示最終的投票結(jié)果,當(dāng) LED1亮起時表示表決 通過,不亮?xí)r就表示表決不通過。LEDAG0:6:為七段數(shù)碼管,用來顯示同意的票數(shù)。LED0:6:為七個 LED ( LED2LED8 ),用來分另記錄 投票人的個人投票結(jié)果。五、VHDL源程序設(shè)計(jì)根據(jù)設(shè)計(jì)要求,我們組設(shè)計(jì)的七人表決器程序如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTI

8、TY BJQ ISPORT;一 撥動開關(guān)輸入表決 Result:OUT STD_LOGIC;一 顯示表決是否通過LEDAG ,LED:OUT STD_LOGIC_VECTOR); LEDAG 為七段數(shù)碼管,用來顯示同意的人數(shù);LED為七個指示燈,用來指示投票人的個人投票結(jié)果。END ENTITY BJQ;ARCHITECTURE one OF BJQ ISBEGINPROCESSVARIABLE shu:INTEGER;- 定義變量shu來統(tǒng)計(jì)同意的 個數(shù)BEGINIF THEN -不復(fù)位,即正常工作LED=K;-將指示燈和投票人對應(yīng),即記名投票shu:=0;IF CLKEVENT AND C

9、LK=1 THENIF K=1 THEN shu尸shu+1;END IF;IF K=1 THEN shu尸shu+1;END IF;IF K=1 THEN shu尸shu+1;END IF;IF K=1 THEN shu尸shu+1;END IF;IF K=1 THEN shu尸shu+1;END IF;IF K=1 THEN shu尸shu+1;END IF;IF K=1 THEN shu尸shu+1;END IF;CASE shu IS -指示燈顯示投票結(jié)果,數(shù)碼管顯示同意人數(shù) WHEN 0 =Result=0;LEDAG=0111111;LED=K;WHEN 1 =Result=0;L

10、EDAG=0000110;LED=K;WHEN 2 =Result=0;LEDAG=1011011;LED=K;WHEN 3 =Result=0;LEDAG=1001111;LED=K;WHEN 4 =Result=1;LEDAG=1100110;LED=K;WHEN 5 =Result=1;LEDAG=1101101;LED=K;WHEN 6 =Result=1;LEDAG=1111101;LED=K;WHEN 7 =Result=1;LEDAG=0100111;LED=K;WHENOTHERS=Result=Z;LEDAG=ZZZZZZZ;LED=K;END CASE;END IF;ELS

11、E -一啟動復(fù)位功能,同時復(fù)位指示燈和數(shù)碼管Result=0;LEDAG=0111111;LED=0000000;END IF;END PROCESS;END ARCHITECTURE one;六、仿真測試過程1、創(chuàng)建工程首先啟動 Quartus II 軟件,點(diǎn)擊 FileNew Project Wizard, 創(chuàng)建一個新的工程;輸入此工程所在的工作目錄(應(yīng)為每個 工程創(chuàng)建一個單獨(dú)的目錄)、工程名稱(通常和頂層設(shè)計(jì)實(shí) 體名稱相同)、頂層設(shè)計(jì)實(shí)體名稱(每個工程只有一個);篇三:EDA實(shí)驗(yàn)報(bào)告模版-七人表決器河北科技大學(xué)實(shí)驗(yàn)報(bào)告級專業(yè)班學(xué)號 年 月 日姓名同組人指導(dǎo)教師 于國慶 實(shí)驗(yàn)名稱 實(shí)驗(yàn)一

12、七人表決器 成 績 實(shí)驗(yàn)類型 設(shè)計(jì)型批閱教師一、實(shí)驗(yàn)?zāi)康?1)掌握MUXPLUS II語言輸入的設(shè)計(jì)過程。(2)初步了解VHDL語言。(3)熟悉FPGA項(xiàng)目設(shè)計(jì)的基本流程。二、實(shí)驗(yàn)原理:用七個開關(guān)作為表決器的7個輸入變量,輸入變量為邏輯”1時表示表決者 贊同";輸入變量為邏輯 ”0時表示表決 者不贊同”;輸由邏輯”1時,表示表決 通過";輸由邏輯“0” 時,表示表決 不通過”;當(dāng)表決器的七個輸入變量中有4個及以上為“1時,則表決器輸由為“1;否則為“0:表決器輸入采用試驗(yàn)箱 K1K16 ,輸由采用試驗(yàn)箱 L15、 L16指示;同意紅燈亮,否則黃燈亮。三、實(shí)驗(yàn)內(nèi)容及步驟1 .打開MUX

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論