10套數(shù)字電路復(fù)習(xí)題(帶完整答案)_第1頁
10套數(shù)字電路復(fù)習(xí)題(帶完整答案)_第2頁
10套數(shù)字電路復(fù)習(xí)題(帶完整答案)_第3頁
10套數(shù)字電路復(fù)習(xí)題(帶完整答案)_第4頁
10套數(shù)字電路復(fù)習(xí)題(帶完整答案)_第5頁
已閱讀5頁,還剩48頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、M a d e b y 遇 見 第一套一選擇題 (18 分)1 以下式子中不正確的是 ( )a 1?AAbA A=Ac A B A Bd 1A12 已知 Y AB B AB 下列結(jié)果中正確的是 ( )a YAb YBc YABd Y A B3TTL 反相器輸入為低電平時其靜態(tài)輸入電流為 ( )a 3mAb 5mAc 1mAd 7mA4 下列說法不正確的是 ( )a集電極開路的門稱為 OC 門b三態(tài)門輸出端有可能出現(xiàn)三種狀態(tài) (高阻態(tài)、高電平、低電平 )c OC 門輸出端直接連接可以實(shí)現(xiàn)正邏輯的線或運(yùn)算d 利用三態(tài)門電路可實(shí)現(xiàn)雙向傳輸5 以下錯誤的是 ( )a數(shù)字比較器可以比較數(shù)字大小b 實(shí)現(xiàn)兩

2、個一位二進(jìn)制數(shù)相加的電路叫全加器c 實(shí)現(xiàn)兩個一位二進(jìn)制數(shù)和來自低位的進(jìn)位相加的電路叫全加器d編碼器可分為普通全加器和優(yōu)先編碼器6 下列描述不正確的是 ( )a觸發(fā)器具有兩種狀態(tài) , 當(dāng) Q=1 時觸發(fā)器處于 1 態(tài)b時序電路必然存在狀態(tài)循環(huán)c異步時序電路的響應(yīng)速度要比同步時序電路的響應(yīng)速度慢d 邊沿觸發(fā)器具有前沿觸發(fā)和后沿觸發(fā)兩種方式, 能有效克服同步觸發(fā)器的空翻現(xiàn)象,觸發(fā)器下一7電路如下圖 (圖中為下降沿 Jk觸發(fā)器 ),觸發(fā)器當(dāng)前狀態(tài) Q3 Q2 Q1為“011 ”,請問時鐘作用下 狀態(tài)為 ( )a“110 ” b“100 ” c“010 ” d “000 ”8 、下列描述不正確的是 (

3、)a 時序邏輯電路某一時刻的電路狀態(tài)取決于電路進(jìn)入該時刻前所處的狀態(tài)。b寄存器只能存儲小量數(shù)據(jù) , 存儲器可存儲大量數(shù)據(jù) 。c主從 JK 觸發(fā)器主觸發(fā)器具有一次翻轉(zhuǎn)性d上面描述至少有一個不正確9 下列描述不正確的是 ( )a EEPROM 具有數(shù)據(jù)長期保存的功能且比 EPROM 使用方便b集成二 十進(jìn)制計(jì)數(shù)器和集成二進(jìn)制計(jì)數(shù)器均可方便擴(kuò)展c將移位寄存器首尾相連可構(gòu)成環(huán)形計(jì)數(shù)器d上面描述至少有一個不正確二判斷題(10 分)1TTL 門電路在高電平輸入時 ,其輸入電流很小 ,74LS 系列每個輸入端的輸入電流在 40uA 以下( )2三態(tài)門輸出為高阻時 , 其輸出線上電壓為高電平 ( )3 超前進(jìn)

4、位加法器比串行進(jìn)位加法器速度慢 ( )4 譯碼器哪個輸出信號有效取決于譯碼器的地址輸入信號 ( )5 五進(jìn)制計(jì)數(shù)器的有效狀態(tài)為五個 ( )6 施密特觸發(fā)器的特點(diǎn)是電路具有兩個穩(wěn)態(tài)且每個穩(wěn)態(tài)需要相應(yīng)的輸入條件維持 。( )7 當(dāng)時序邏輯電路存在無效循環(huán)時該電路不能自啟動 ()8 RS 觸發(fā)器 、JK觸發(fā)器均具有狀態(tài)翻轉(zhuǎn)功能 ( )9 D/A 的含義是模數(shù)轉(zhuǎn)換 ( )10 構(gòu)成一個 7 進(jìn)制計(jì)數(shù)器需要 3 個觸發(fā)器 ( )三計(jì)算題(5 分)如圖所示電路在 Vi 0.3V 和 Vi5V 時輸出電壓 V0分別為多少 ,三極管分別工作于什么區(qū) (放大區(qū) 、截止 區(qū) 、 飽和區(qū) )。四分析題 (24 分)

5、1分析如圖所示電路的邏輯功能 ,寫出 Y1、 Y2 的邏輯函數(shù)式 ,列出真值表 ,指出電路能完成什么邏輯功 能。2分析下面的電路并回答問題( 1) 寫出電路激勵方程 、 狀態(tài)方程 、 輸出方程( 2) 畫出電路的有效狀態(tài)圖( 3) 當(dāng) X=1 時, 該電路具有什么邏輯功能五應(yīng)用題(43 分)1用卡諾圖化簡以下邏輯函數(shù) Y ABC ABD ACD C D ABC ACD Y CD A B ABC A CD , 給定約束條件為 ABCD02有一水箱 ,由大、小兩臺水泵 ML和 M S供水,如圖所示 。水箱中設(shè)置了 3個水位檢測元件 A、B、C。水 面低于檢測元件時 ,檢測元件給出高電平 ; 水面高

6、于檢測元件時 ,檢測元件給出低電平 ?,F(xiàn)要求當(dāng)水位超過 C 點(diǎn)時水泵停止工作 ;水位低于 C點(diǎn)而高于 B點(diǎn)時 M S單獨(dú)工作 ;水位低于 B點(diǎn)而高于 A點(diǎn)時 M L單獨(dú)工作 ;水位 低于 A點(diǎn)時 ML和MS同時工作 。試用 74LS138 加上適當(dāng)?shù)倪壿嬮T電路控制兩臺水泵的運(yùn)行 。74LS138 的邏輯功能表輸入輸出S1A2A1A00XXXX11111111X1XXX1111111110000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110CR

7、LD CTP CTT CP D0 D1 D2Q0 Q1 Q2 Q3D374LS161 功能表D2 D3”為“全 1”,LD =0 ,請畫出在兩個 CP作用( 2) 請用復(fù)位法設(shè)計(jì)一個六進(jìn)制記數(shù)器 (可附加必要的門電路 )4分析右面的電路并回答問題( 1)該電路為單穩(wěn)態(tài)觸發(fā)器還是無穩(wěn)( 2)當(dāng)R=1k 、C=20uF 時,請計(jì)算電言計(jì)算脈寬 , 對無穩(wěn)態(tài)觸發(fā)器而言計(jì)算周3 74LS161 邏輯符號 及功能表如下(1) 假定 161 當(dāng)前狀態(tài) Q3 Q2 Q1Q0為“0101”D“0 D1 下的狀態(tài)轉(zhuǎn)換關(guān)系 ?態(tài)觸發(fā)器 ?路的相關(guān)參數(shù) ( 對單穩(wěn)態(tài)觸發(fā)器而期)。第一套答案一選擇題 (18 分)1

8、c2c3 c4c 5 b6 A7 B8 A9 B二判斷題(10 分) ) 7( ) 8( )1( ) 2( )3( )4( )5 ( )69( ) 10( )三計(jì)算題解:(1)Vi 0.3V時,三極管截止 ,工作在截止區(qū) ,Vo 5V ;(2)Vi 5V時,三極管導(dǎo)通 ,工作在飽和區(qū) , Vo Vce(max) 0V四、分析題1 Y A D Y B AD AC2、(1)Qn+11=XQ2 Q n+12= Q1Q2 Y=XQ 1 Q2(2)(3)當(dāng) X=1 時 ,該電路為三進(jìn)制計(jì)數(shù)器五:應(yīng)用題1 解:(1)由圖可以寫出表達(dá)式 :2)真值表如下ABCABACBCY2Y100000000000100

9、0101010000101011001010100000001101010110110100110111111011(3)判斷邏輯功能 : Y2Y1表示輸入 1的個數(shù) 。2解:(1)輸入 A、B、C 按題中設(shè)定 ,并設(shè)輸出M L 1 時 , 開小水泵M L 0 時 , 關(guān)小水泵M S 1 時 ,開大水泵M S 1 時 , 關(guān)大水泵 ;2)根據(jù)題意列出真值表ABCMLMS000000010101001110100101110111113)由真值表化簡整理得到(4) 令 A=A,B=B,C=C , 畫出電路圖( 1)“0101 ” “1111 ”“1111 ”( 2)“0110 ”時復(fù)位4、( 1

10、)單穩(wěn)態(tài)(2)20mS第二套一選擇題 (18 分)1 下列說法正確的是 ( )a. 2 個 OC 結(jié)構(gòu)與非門線與得到與或非門b. 與門不能做成集電集開路輸出結(jié)構(gòu)c. 或門不能做成集電集開路輸出結(jié)構(gòu)d. 或非門不能做成集電集開路輸出結(jié)構(gòu)2 下列說法正確的是 ( )a. 利用三態(tài)門電路只可單向傳輸b三態(tài)門輸出端有可能出現(xiàn)三種狀態(tài) (高阻態(tài)、高電平、低電平 )c.三態(tài)門是普通電路的基礎(chǔ)上附加控制電路而構(gòu)成。d.利用三態(tài)門電路可實(shí)現(xiàn)雙向傳輸3TTL 反相器輸入為低電平時其靜態(tài)輸入電流約為( )a 100mAb 5mAc 1mAd 500mA4 下列等式不正確的是 ( )a. ABC = A+ B+ C

11、b. (A+B)(A+C) =A+BCc. A( A B )=A+ Bd. AB+ A C+BC=AB+ A C5 下列等式正確的是 ( )b. AB+ A B =A+ Bd. A A B C = B C)a. A+AB+B=A +Bc. A( AB )=A+ B6 下列描述不正確的是 (a D 觸發(fā)器具有兩個有效狀態(tài) ,當(dāng) Q=0 時觸發(fā)器處于 0 態(tài)b移位寄存器除具有數(shù)據(jù)寄存功能外還可構(gòu)成計(jì)數(shù)器c主從 JK 觸發(fā)器的主觸發(fā)器具有一次翻轉(zhuǎn)性d 邊沿觸發(fā)器具有前沿觸發(fā)和后沿觸發(fā)兩種方式, 能有效克服同步觸發(fā)器的空翻現(xiàn)象7電路如下圖 (圖中為下降沿 Jk觸發(fā)器 ),觸發(fā)器當(dāng)前狀態(tài) Q3 Q2 Q

12、1為“110 ”,請問時鐘作用下 ,觸發(fā)器下一狀態(tài)為 ( )圖1a“101 ” b“010 ” c“110 ” d “111 ”8 、下列描述不正確的是 ( )a譯碼器 、 數(shù)據(jù)選擇器 、EPROM 均可用于實(shí)現(xiàn)組合邏輯函數(shù) 。b寄存器 、存儲器均可用于存儲數(shù)據(jù) 。c將移位寄存器首尾相連可構(gòu)成環(huán)形計(jì)數(shù)器d上面描述至少有一個不正確9 下列描述不正確的是 ( )a EEPROM 具有數(shù)據(jù)長期保存的功能且比 EPROM 在數(shù)據(jù)改寫上更方便b 右圖所示為由 555 定時器接成的多諧振蕩器cDAC的含義是數(shù) -模轉(zhuǎn)換、ADC 的含義是模數(shù)轉(zhuǎn)換d 上面描述至少有一個不正確二判斷題(9 分)1兩個二進(jìn)制數(shù)相

13、加 , 并加上來自高位的進(jìn)位 , 稱為全加 , 所用的電路為全加器 ( )2 在優(yōu)先編碼器電路中允許同時輸入 2 個以上的編碼信號 ( )3 利用三態(tài)門可以實(shí)現(xiàn)數(shù)據(jù)的雙向傳輸 。()4 有些 OC 門能直接驅(qū)動小型繼電器 。()5構(gòu)成一個 5 進(jìn)制計(jì)數(shù)器需要 5 個觸發(fā)器 ( )6 RS 觸發(fā)器 、JK觸發(fā)器均具有狀態(tài)翻轉(zhuǎn)功能 ( )7 當(dāng)時序邏輯電路存在有效循環(huán)時該電路能自啟動 ( )8 施密特觸發(fā)器電路具有兩個穩(wěn)態(tài) , 而單穩(wěn)態(tài)觸發(fā)器電路只具有一個穩(wěn)態(tài) ( )9 可用 ADC 將麥克風(fēng)信號轉(zhuǎn)換后送入計(jì)算機(jī)中處理時 ( )三計(jì)算題(8 分)1、在圖 1 的反相器電路中 , Vcc=5V,VE

14、E=-10V,Rc=2K ,R1=5.1K ,R2=20K ,三極管的電流放大系數(shù) =30 ,飽和壓降 VCE(sat0=0.1V,輸入的高低電平分別為 V1H=5V 、 V1L=0V,計(jì)算輸入高 、低電平時對應(yīng)的輸出電平 。圖32已知一個 8位權(quán)電阻 DAC 輸入的 8位二進(jìn)制數(shù)碼用 16進(jìn)制表示為 40H ,參考電源 UREF=-8V ,取轉(zhuǎn)換比例系數(shù) 2RF 為 1。 求轉(zhuǎn)換后的模擬信號由電壓 UOR四分析題 (24 分)1 用卡諾圖法將下列函數(shù)化為最簡與或式1)、Y=A B+BC+ A+B+ABC2) 、 Y(A,B,C,D)=(m3, m5, m6, m7 , m10) ,給定的約束

15、條件為m0+ m 1+m2+m 4+m8=02分析下面的電路并回答問題 (觸發(fā)器為 TTL 系列)圖4并用卡洛圖法化簡為最簡4) 寫出電路激勵方程 、 狀態(tài)方程 、 輸出方程( 5) 畫出電路的有效狀態(tài)圖( 6) 該電路具有什么邏輯功能五應(yīng)用題(41 分)1分析圖 5 所示電路 , 寫出輸出 Z 的邏輯 與或式 。8選 1數(shù)據(jù)選擇器 CC4512 的功能表如下圖5A2A1A0Y000D0001D1010D2011D3100D4101D5110D6111D72 3-8 譯碼器 74LS138 的真值表如下3-8 譯碼器 74LS138 的真值表序輸入輸出號ABC00000111111110001

16、0111111200111011111300111101111401011110111501011111011601111111101701111111110請利用 3 8 譯碼器和若干與或非門設(shè)計(jì)一個多輸出的組合邏輯電路 輸出的邏輯式為 :Z1=A C + ABC+A B CZ2= AB+A BCZ3= ABC+ B C +ABCCR LD CTP CTT CP D0 D1 D2D3Q0 Q1 Q2 Q374LS161 功能表幾個 CP作用下 ,CO 信號將產(chǎn)生下降沿 ?3 74LS161 邏輯符號 及功能表如下(1) 假定 161 當(dāng)前狀態(tài) Q3 Q2 Q1Q0為“1101”請問在2)請用

17、置數(shù)法設(shè)計(jì)一個七進(jìn)制記數(shù)器 (可附加必要的門電路 ) 并畫出狀態(tài)圖555 定時器的功能表UI1UI2RD輸出 UOTD 狀態(tài)4試分析上圖所示電路中輸入信號UI 的作用并解釋電路的工作原理導(dǎo)通2U CC3 CC 2UCC32UCC32 3U CC 3 11UCC313UCC113UCC1UCC32b3導(dǎo)通截止保持4保持6第二套答案答案a 7 D 8D 9 B二判斷題9 分)1 2 34 5 6 7 8 9計(jì)算題 ( 8 分)飽和 ,答 :VI=0V,B-E 為反電壓 ,Ic=0,V0=VCC=5VVI=5V, B-E 為正電壓 , 導(dǎo)通后 VBE=0.7V, 計(jì)算得 Ib=0.308mAIbs=

18、(5-0.1)/(2*30)=0.082mA.V0=V CE(sat0=0.1V .2 2V四分析題 (24 分)1 用卡諾圖法將下列函數(shù)化為最簡與或式1)、Y=A B+BC+ A+B+ABCP41 13(3)Y= C+ A+ B + C +ABC=12) 、 Y(A,B,C,D)=(m3, m5, m6, m7 , m10) ,給定的約束條件為m0+ m 1+m2+m 4+m8=0P43-20(4) Y= B D + A23(1)3 個CP4輸入信號 UI=0 電路不工作 ;輸入信號 UI=1 ,多諧振蕩器五應(yīng)用題(41 分)a) 分析圖 2 所示電路 ,寫出輸出 Z 的邏輯函數(shù)式 。并用卡

19、洛圖法化簡為最簡與或式 。p182-148選 1數(shù)據(jù)選擇器 CC4512 的功能表如下圖2A2A1A0Y000D0001D1010D2011D3100D4101D5110D6111D7答:A2=A,A1=B,A0=C.Z=D( AB C+ ABC+A BC+A BC)+ ABC+ DABC= BD+ ABC +B C Db) 利用 3 8 譯碼器和若干與或非門設(shè)計(jì)一個多輸出的組合邏輯電路輸出的邏輯式為 : P158Z1=A C + ABC+A B CZ2= AB+A BCZ3= ABC+ B C +ABC圖 4)序號輸入輸出ABC00000111111110001011111120011101

20、1111300111101111401011110111501011111011601111111101701111111110(3-8 譯碼器 74LS138 的真值表 )答:Z1=A C + ABC+A B C= m3+m4+m5+m6Z2= AB+A B C=m2+m3+m5Z3= ABC + B C +ABC =m0+m2+m4+m7 第三套 一選擇題 (16 分1已知 Y AB B AB A ,下列結(jié)果正確的是 ( )a Y=Ab Y=Bc Y B Ad Y=12已知 A= (1044)10(下標(biāo)表示進(jìn)制 ),下列結(jié)果正確的是 ( )a A= (10101)2bA=(0A8)16c

21、A=(124)8dA= (2021)53 下列說法不正確的是 ( )a當(dāng)高電平表示邏輯 0、低電平表示邏輯 1 時稱為正邏輯 b三態(tài)門輸出端有可能出現(xiàn)三種狀態(tài) (高阻態(tài)、高電平、低電平 ) cOC 門輸出端直接連接可以實(shí)現(xiàn)正邏輯的線與運(yùn)算 d集電極開路的門稱為 OC 門4 以下錯誤的是 ( )a數(shù)字比較器可以比較數(shù)字大小b 半加器可實(shí)現(xiàn)兩個一位二進(jìn)制數(shù)相加c編碼器可分為普通全加器和優(yōu)先編碼器d上面描述至少有一個不正確5 下列描述不正確的是 ( )a 觸發(fā)器具有兩種狀態(tài) ,當(dāng) Q=1 時觸發(fā)器處于 1 態(tài)b時序電路必然存在狀態(tài)循環(huán)c異步時序電路的響應(yīng)速度要比同步時序電路的響應(yīng)速度慢d主從 JK

22、觸發(fā)器具有一次變化現(xiàn)象6電路如下圖 (圖中為上升沿 Jk觸發(fā)器 ),觸發(fā)器當(dāng)前狀態(tài) Q3 Q2 Q1為“100 ”,請問在時鐘作用下 ,觸發(fā)器下 一狀態(tài) (Q3 Q2 Q 1)為( )a“101 ” b“100 ” c“011 ” d “000 ” 7電路如下圖 ,已知電路的當(dāng)前狀態(tài) Q3 Q2 Q1 Q0為“1100 ”,74LS191 具有異步置數(shù)的邏輯功能 ,請問在時鐘LD CT U /D CP D 0 D 1 D2 D3Q0 Q 1 Q2 Q374LS191 功能表0 d0d1 d2d3作用下 ,電路的下一狀態(tài) (Q3 Q2 Q1 Q0)為( )a“1100 ” b“1011 ”c“1

23、101 ” d “0000 ”8 下列描述不正確的是 ( )a EEPROM 具有數(shù)據(jù)長期保存的功能且比 EPROM 在數(shù)據(jù)改寫上更方便bDAC的含義是數(shù) -模轉(zhuǎn)換、ADC 的含義是模數(shù)轉(zhuǎn)換c積分型單穩(wěn)觸發(fā)器電路只有一個狀態(tài)d上面描述至少有一個不正確二判斷題(9 分)1TTL 輸出端為低電平時帶拉電流的能力為 5mA( )2TTL、 CMOS 門中未使用的輸入端均可懸空 ( )3當(dāng)決定事件發(fā)生的所有條件中任一個 (或幾個 )條件成立時 , 這件事件就會發(fā)生 ,這種因果關(guān)系稱為與運(yùn) 算。()4將代碼狀態(tài)的特點(diǎn)含義 “翻譯 ”出來的過程稱為譯碼 。實(shí)現(xiàn)譯碼操作的電路稱為譯碼器 。()5 設(shè)計(jì)一個

24、3 進(jìn)制計(jì)數(shù)器可用 2 個觸發(fā)器實(shí)現(xiàn) ( )6 移位寄存器除了可以用來存入數(shù)碼外 ,還可以利用它的移存規(guī)律在一定的范圍內(nèi)構(gòu)成任意模值 n 的計(jì)數(shù)器 。 所以又稱為移存型計(jì)數(shù)器 ( )7 判斷時序邏輯電路能否自啟動可通過判斷該電路是否存在有效循環(huán)來實(shí)現(xiàn) ( )8 施密特觸發(fā)器電路具有兩個穩(wěn)態(tài) , 而多諧振蕩器電路沒有穩(wěn)態(tài) ( )9 DRAM 需要定期刷新 ,因此 ,在微型計(jì)算機(jī)中不如 SRAM 應(yīng)用廣泛 ( )三計(jì)算題(8 分)1、在如圖所示電路中 ,Ucc=5V,UBB=9V,R1=5.1k,R2=15k,Rc=1k ,=40 ,請計(jì)算 UI分別為 5V,0.3V 時輸出 UO 的大小 ?。2

25、已知一個 8位權(quán)電阻 DAC系統(tǒng)的參考電源 UREF= -16V ,轉(zhuǎn)換比例系數(shù) 2RF 為1。當(dāng)輸入最大時輸出近R似為 16V ,請求當(dāng) 8位二進(jìn)制輸入數(shù)碼用 16進(jìn)制表示為 30H 時的模擬信號輸出電壓 UO四分析題 (24 分)1分析下面的電路并回答問題(1)寫出 Y1、Y3、Y 的輸出表達(dá)式2)列出輸出 Y 的真值表(3)說明電路的邏輯功能2分析下面的電路并回答問題 (觸發(fā)器為 TTL 系列)(分析時請考慮異步復(fù)位信號的作用 ) ( 7) 寫出電路激勵方程 、 狀態(tài)方程 、 輸出方程( 8) 畫出電路的有效狀態(tài)圖 該電路具有什么邏輯功能并說明能否自啟動五應(yīng)用題(43 分)1 請用 74

26、LS138 設(shè)計(jì)一個三變量的多數(shù)表決電路 。具體要求如下1)輸入變量 A、B、C 為高電平時表示贊同提案2)當(dāng)有多數(shù)贊同票時提案通過 , 輸出高電平74LS138 的邏輯功能及引腳圖如下A2A1A0輸出0全11全1100 0 0Y0 0 ,其 余為 110Yi mi , 其余為 174LS138 譯碼器真值表2請用卡諾圖化簡下面的邏輯函數(shù)Y (A B)CD ABC ACDAB+CD=03 74LS161 邏輯符號及功能表如下74LS161 功能表給定約束條件為:.下載可編輯CRLDCTPCTTCP D0 D1 D2 D3Q0 Q1 Q2 Q3( 1)若 161 當(dāng)前狀態(tài) Q3 Q20 0 0

27、0 0Q1Q0為 0111 ,D0 D1 D2 D3 為10 d0d1 d2 d3d0 d1 d2 d3“全 1”,LD =0 并保持 , 請畫出在兩個 CP作用下1111 正常計(jì)數(shù)的狀態(tài)轉(zhuǎn)換關(guān)系 ?110 保持(但 C=0)( 2)請用清零法設(shè)計(jì)一個八進(jìn)制記數(shù)器( 可附1101 保持加必要的門電路 )4 請用 555 定時器實(shí)現(xiàn)一個單穩(wěn)態(tài)觸發(fā)電路 ( 暫態(tài)時間為 1S), 555 定時器功能表及引腳圖如下555 定時器的功能表第三套答案本大題 8 小題每小題 2 分共 16 分 )1D 2D 3A 4C 5A 6C 7D 8C二(本大題 9小題每小題 1分共 9分)1 2 3 4 5 6 7

28、 8 9 三(本大題 2小題每小題 4分共 8 分)1 結(jié)果正確 1 分,步驟正確 3 分, 參考結(jié)果如下 :UI=5V , UO0.3VUI=0.3V , UO5V2 結(jié)果正確 1 分,步驟正確 3 分, 參考結(jié)果如下 :UO=3V四(本大題 2小題每小題 12分共 24 分)真值表ABCY000000110101011110011(1)Y Y2Y3Y4 AABC BABC CABC(4 分)2) 真值表見右表 ,利用摩根定理變換過程如下 (5 分 ):仿真波形如下3)結(jié)論(3分)由真值表及仿真波形可看出 ,當(dāng)電路輸入端 A、B、C 不完全相同時 ,電路輸出 Y 為“1”;否則,輸出 Y 為

29、0”。該電路又稱為三變量不一致電路 。2( 1) J1=1nK1=1 ; J2 Q1n n nK 2 Q1 ; J3 Q1Q2nnK 3Q1 Q2.下載可編輯n n n1 n n n n n nY Q3n ; Q1n1 Q1nQn21Q1nQ2nQ1nQ2nQ1nQn2n 1 n n n n n nQ3 Q1Q2Q3 Q1 Q2Q3復(fù)位 :nnRD Q3 Q25 分)2)(4分)3)可以自啟動的六進(jìn)制加法計(jì)數(shù)器五應(yīng)用題(43 分)1(1)邏輯抽象,求出真值表 ,有:2)變換令 74LS1383 線 -8 線 譯 碼 器 的 地 址 端 分 別 為ABCY00000010010001111000

30、真值表A2=AA1=B 、A0=C, 則(3)畫出電路如下2 Y B AD AC3( 1) 0111 1111 1111(2)電路如右4 電路如右 , 參考參數(shù)如下R=230kC=4uF第四套一. 選擇題.(每題 2分,共20分. 每小題只有一個答案 )1) 8421BCD 碼 100100110100 對應(yīng)的十進(jìn)制數(shù)是 :( * 知識點(diǎn) :BCD 碼)(A)2356 (B)934 (C)4712 (D)23552) n 個變量可組成多少個最小項(xiàng) ?( *知識點(diǎn) : 最小項(xiàng) )(A)n (B)2n (C)2n (D)2 n-13) 已知函數(shù) F的卡諾圖如圖 1-1, 試求其最簡與或表達(dá)式 (*

31、知識點(diǎn) :卡諾圖化簡 )4) 如果在時鐘脈沖 CP=1 期間 , 由于干擾的原因使觸發(fā)器的數(shù)據(jù)輸入信號經(jīng)常有變化,此時不能選用什么結(jié)構(gòu)的觸發(fā)器 ?(* 知識點(diǎn) :主從結(jié)構(gòu)觸發(fā)器的動作特點(diǎn) ) (A)TTL 主從 (B)邊沿 (C)維持阻塞 (D) 同步 RS5) 已知函數(shù),該函數(shù)的反函數(shù)是 (*知識點(diǎn) :求反函數(shù) )6) 為構(gòu)成 1024 4的RAM, 需要多少片 256 1的RAM? ( * 知識點(diǎn):RAM 的擴(kuò)展) (A)16 (B)4 (C)8 (D)127) 欲得到一個頻率高度穩(wěn)定的矩形波 , 應(yīng)采用什么電路 ( *知識點(diǎn) : 石英晶體多諧振蕩器 )(A) 計(jì)數(shù)器(B)單穩(wěn)態(tài)觸發(fā)器(C

32、)施密特觸發(fā)器(D)石英晶體多諧振蕩器8) 若將一個頻率為 能)10KH Z的矩形波變換成一個 1KHZ的矩形波 , 應(yīng)采用什么電路 ?(* 知識點(diǎn) :計(jì)數(shù)器的分頻功(A)T 觸發(fā)器(B) 十進(jìn)制計(jì)數(shù)器(C)環(huán)形計(jì)數(shù)器(D) 施密特觸發(fā)器9) 一個八位 D/A 轉(zhuǎn)換器的最小輸出電壓增量為 知識點(diǎn) : D/A 轉(zhuǎn)換器 )0.02V, 當(dāng)輸入代碼為01001100 時, 輸出電壓 VO為多少伏 ?(*(A)0.76V (B)3.04V (C)1.40V (D)1.52V10) 對于 TTL門電路來說 ,下列各圖哪個是正確的 ?( * 知識點(diǎn) :TTL門電路)二 . 分析題 .1. 邏輯電路及輸入端

33、 CP、D 的波形如圖 2-1, 設(shè) Q0=Q1=Q2=0(10 分)( * 知識點(diǎn) : 移位寄存器 ) (1) 試畫出在 CP、D 作用下 ,輸出端 Q0 、Q1、Q2 的波形 ;(2) 說明電路的邏輯功能 .2. 由 555 定時器構(gòu)成的單穩(wěn)態(tài)電路如圖 2-2, 試回答下列問題 (15 分 )(* 知識點(diǎn) : 555 定時器 ) (1) 該電路的暫穩(wěn)態(tài)持續(xù)時間 two=?(2) 根據(jù) two 的值確定圖 2-2 中, 哪個適合作為電路的輸入觸發(fā)信號 , 并畫出與其相應(yīng)的 VC和 VO波形.4腳6腳2腳3腳7腳00導(dǎo)通12/3V CC1/3V CC0導(dǎo)通11/3V CC不變不變12/3V C

34、C2/3V CC1/3V CC1截止555 定時器功能表三 .設(shè)計(jì)題 :1. 已知函數(shù) , 試用 以下幾種組件實(shí)現(xiàn)電路(15 分)(* 知識點(diǎn): 用 MSI 進(jìn)行組合邏輯電路的設(shè)計(jì) )(1) 八選一數(shù)據(jù)選擇器(2) 四線 -十六線譯碼器和多輸入端與非門 .2。試用 JK 觸發(fā)器設(shè)計(jì)一個同步時序邏輯電路 , 其狀態(tài)轉(zhuǎn)換表如表3-1. 要求畫出卡諾圖 ,求狀態(tài)方程 、驅(qū)動方程 、 畫出邏輯電路 圖 .(15 分) (* 知識點(diǎn) : 同步時序電路的設(shè)計(jì) )Q2nQ1nX01Q2 n+1 Q1n+1000111010010100100110001表 3-1第四套答案一. 選擇題 .(每題 2分,共 2

35、0分. 每小題只有一個答案 )題號34112567890答案BCCABADBDB二1.(1)(2) 右移移位寄存器2.(1)two=1.1RC=36.3 s(2)Vi2 適合作為單穩(wěn)態(tài)電路的輸入觸發(fā)脈沖三 . 設(shè)計(jì)題1.(1)令 A2=A A1=B A0=C,則 D7=D6=D5=D3=1, D4=D2=D1=D0=0(2)2.卡諾圖: 狀態(tài)方程 : 驅(qū)動方程 : 邏輯電路圖 :第五套一、填空題(每空 1分,共20 分)1、與非門的邏輯功能為。2、數(shù)字信號的特點(diǎn)是在上和 上都是斷續(xù)變化的 ,其高電平和低電平常用 和來表示 。3、三態(tài)門的 “三態(tài) ”指, 和 。4、邏輯代數(shù)的三個重要規(guī)則是、 、

36、 。5、為了 實(shí) 現(xiàn)高 的 頻率穩(wěn) 定度 ,常采 用振蕩 器;單穩(wěn)態(tài) 觸發(fā)器 受 到外觸發(fā)時進(jìn) 入 態(tài)6、同步 RS觸發(fā)器中 R、S為電平有效,基本 R、 S觸發(fā)器中 R、S為 電平有效7、在進(jìn)行 A/D 轉(zhuǎn)換時 ,常按下面四個步驟進(jìn)行 ,、 、。二、選擇題(每題 1分,共10 分)1、有八個觸發(fā)器的二進(jìn)制計(jì)數(shù)器 ,它們最多有 () 種計(jì)數(shù)狀態(tài)A、8; B、16; C、256 ; D、642、下列觸發(fā)器中上升沿觸發(fā)的是 ( )。A、主從 RS觸發(fā)器;B、JK觸發(fā)器;C、T觸發(fā)器;D、D 觸發(fā)器3、下式中與非門表達(dá)式為 (), 或門表達(dá)式為 ( )。A、Y=A+B;B、Y=AB;C、Y= A B

37、;D、Y= AB4、十二進(jìn)制加法計(jì)數(shù)器需要 () 個觸發(fā)器構(gòu)成 。A、8;B、16; C、4; D、 35、邏輯電路如右圖,函數(shù)式為A、F=AB+C ; B、F= AB +C;C、 F= AB C ;D、 F=A+ BC6、邏輯函數(shù) F=AB+BC 的最小項(xiàng)表達(dá)式為 ()A、 F=m 2 +m 3+m 6B、F=m 2+m 3+m 7C、 F=m 3+m 6+m 7D、F=m3+m4+m77、74LS138 譯碼器有 (), 74LS148 編碼器有 ()A、 三個輸入端 ,三個輸出端 ;B、八個輸入端 ,八個輸出端 ;C、三個輸入端 ,八個輸出端 ;D、八個輸入端 , 三個輸出端 。8 、單

38、穩(wěn)態(tài)觸發(fā)器的輸出狀態(tài)有 ( )A、一個穩(wěn)態(tài) 、 一個暫態(tài)B、兩個穩(wěn)態(tài)C、只有一個穩(wěn)態(tài)D 、沒有穩(wěn)態(tài)三、判斷(每題 1 分,共 10 分):1、邏輯變量的取值 ,比 0 大。()2、對于 MOS 門電路多余端可以懸空 。()3、計(jì)數(shù)器的模是指對輸入的計(jì)數(shù)脈沖的個數(shù) 。()4、JK觸發(fā)器 的輸入端 J 懸空,則相當(dāng)于 J = 0。( )5 、時序電路的輸出狀態(tài)僅與此刻輸入變量有關(guān) 。()6、RS觸發(fā)器的輸出狀態(tài) Q N+1 與原輸出狀態(tài) Q N 無關(guān)。()7、JK觸發(fā)器的 J=K=1 變成 T 觸發(fā)器 。()8、各種功能觸發(fā)器之間可以相互轉(zhuǎn)換 。()9 、優(yōu)先編碼只對優(yōu)先級別高的信息進(jìn)行編碼 。(

39、)10 、組合邏輯電路中產(chǎn)生競爭冒險(xiǎn)的主要原因是輸入信號受到尖峰干擾 。( )四、數(shù)制轉(zhuǎn)化(每題 2 分,共 10 分 ):1、( 11110.11 )2=()102、(100011.011 ) 2=()8 = ()163、(374.51)10=() 8421BCD五、邏輯函數(shù)化簡 (每題 5 分,共10 分):1、用公式法化簡邏輯函數(shù)F= A(B+ C ) + A (B +C)+ BCDE+ B C (D+E)F2、用卡諾圖法化簡邏輯函數(shù)F= m(1,3,8,9,10,11 ,14, 15)六、分析電路 :( 每題 10 分,共 20 分)1. 八路數(shù)據(jù)選擇器構(gòu)成的電路如圖所示 , A 2

40、、 A 1 、 A 0 為數(shù)據(jù)輸入端 ,根據(jù)圖中對 D 0 D 7 的設(shè)置 ,寫出該電路所實(shí)現(xiàn)函數(shù) Y 的表達(dá)式 。2. 如圖所示為利用 74LS161 的同步置數(shù)功能構(gòu)成的計(jì)數(shù)器分析(1)當(dāng) D3D2D1D0=0000 時為幾進(jìn)制計(jì)數(shù)器 ?(2)當(dāng) D3D2D1D0=0001 時為幾進(jìn)制計(jì)數(shù)器 ?七、設(shè)計(jì)電路(共 10 分)為提高報(bào)警信號的可靠性 , 在有關(guān)部位安置了 3 個同類型的危險(xiǎn)報(bào)警器 , 只有當(dāng) 3 個危險(xiǎn) 報(bào)警器中至少有兩個指示危險(xiǎn)時 , 才實(shí)現(xiàn)關(guān)機(jī)操作 。試畫出具有該功能的邏輯電路 。 第五套答案一、填空題1. 全 1 出 0 ,有 0 出 12. 時間 、幅值 、1、03.

41、高電平 , 低電平 , 高阻狀態(tài)4. 代入規(guī)則 對偶規(guī)則 反演規(guī)則5. 石英晶體 暫穩(wěn)態(tài)6. 高 低7. 采樣 保持 量化 編碼二、選擇題1. C 2.D 3. D A 4. C 5. A 6.C 7. A 8. A三、判斷題1. 2 . 3. 4. 5. 6. 7. 8. 9. 10. 四、數(shù)制轉(zhuǎn)化 :1、( 11110.11 )2=( 30.75 )102、(100011.011 ) 2=( 143.3 )8 = ( 63.6 )163、( 374.51 ) 10=( 1101110100.01010001) 8421BCD五、邏輯函數(shù)化簡 1、F= BC+A C+ A B一、填空(每空

42、1 分,計(jì) 20 分)1、觸發(fā)器有 個穩(wěn) 態(tài),存儲 8 位 二進(jìn) 制信 息要 個 觸發(fā)器。2、在 一 個 CP 脈 沖 作 用 下 , 引 起 觸 發(fā) 器 兩 次 或 多 次 翻 轉(zhuǎn) 的 現(xiàn) 象 稱 為 觸 發(fā) 器 的 ,觸 發(fā)方 式為 式 或 式 的觸發(fā)器 不會 出現(xiàn) 這種現(xiàn)象 。3、常見 的脈沖產(chǎn) 生電 路有,常見 的脈 沖整 形電路有 、 。4 、 數(shù) 字 電 路 按 照 是 否 有 記 憶 功 能 通 常 可 分 為 兩 類 :、 。5、TTL 與 非門 電壓傳輸 特性 曲線 分為區(qū) 、 區(qū) 、區(qū) 、 區(qū) 。 。6 、寄 存 器 按 照 功 能 不 同 可 分 為 兩 類 :寄 存 器

43、和 寄存器 。7、邏輯代數(shù)的三個重要規(guī)則是 、 、 。8、邏輯函數(shù) F= AB AB AB AB=二、判斷題:(每題 1分,共10 分)1、邏輯變量的取值 , 比大。()/2、一個存儲單元可存 1 位 2 進(jìn)制數(shù) 。( )3、若兩個函數(shù)具有不同的真值表 ,則兩個邏輯函數(shù)必然不相等 。 ( )4、對 MOS 門電路多余端不可以懸空 。( )5、數(shù)字電路中用 “1”和“0”分別表示兩種狀態(tài) ,二者無大小之分 。( )6、JK觸發(fā)器的輸入端 J懸空 ,相當(dāng)于 J=1。()7 、時序電路的輸出狀態(tài)僅與此刻輸入變量有關(guān) 。() /8、三態(tài)門的三種狀態(tài)分別為 :高電平 、低電平 、不高不低的電壓 。()

44、/9、與非門的邏輯功能是 :有0出1,全1出 0。()10 、施密特觸發(fā)器能作為幅值鑒別器 。 ( )三、選擇題(每題 1分,共10 分)1、對于 MOS 門電路 ,多余端不允許A、懸空B、與有用端并聯(lián)C、接電源D、接低電平2、一個 8 選 1 多路選擇器 , 輸入地址有,16 選 1 多路選擇器輸入地址有 。A、2 位B、3位C、4 位D、8位3. 同 步計(jì) 數(shù)器和異 步計(jì) 數(shù)器 比較,同 步計(jì) 數(shù)器 的顯著優(yōu) 點(diǎn)是。AA.工作速度高 B.觸 發(fā)器 利用率高 C.電 路簡 單 D.不受時鐘 CP 控 制。4. 把 一 個 五 進(jìn) 制 計(jì) 數(shù) 器 與 一 個 四 進(jìn) 制 計(jì) 數(shù) 器 串 聯(lián) 可

45、 得 到進(jìn) 制 計(jì) 數(shù) 器A. 4 B.5 C.9 D.205. 下 列邏 輯電路中 為時 序邏 輯電路的 是。A.變量譯碼器 B.加法器 C.數(shù) 碼寄存器D.數(shù) 據(jù)選 擇器 C6、下列邏輯函數(shù)表達(dá)式中與 F=A B + A B功能相同的是A、 A BB、A BC、A BD、A B7、施密特觸發(fā)器常用于A、脈沖整形與變換B、定時、延時C、計(jì)數(shù)D、寄存8、單穩(wěn)態(tài)觸發(fā)器的輸出狀態(tài)有A、一個穩(wěn)態(tài) 、 一個暫態(tài)B、兩個穩(wěn)態(tài)D、沒有穩(wěn)態(tài)C、只有一個穩(wěn)態(tài)9. 一 位 8421BCD 碼計(jì)數(shù)器 至少 需要個觸發(fā)器 。BA. 3 B.4 C.5 D.10四、邏輯函數(shù)化簡 (10 分)1、用公式法化簡下列函數(shù)F

46、=A(B+ C )+ A ( B +C)+BCDE+ B C (D+E)F2、用卡諾圖法化簡下列函數(shù)F= m (0 ,1,2,3,4,6,7,8,9, 10,11, 14)五、畫波形圖 (每題 5 分,共 10 分 )1、如圖( a )所示邏輯電路 ,已知 CP 為連續(xù)脈沖 ,如圖( b )所示,試畫出 Q 1 , Q 2 的波形。2、已知各邏輯門輸入 A 、 B 和輸出 F 的波形如下圖所示寫出 F 的邏輯表達(dá)式并畫出邏輯電 路。六、綜合設(shè)計(jì)題 (每題 10 分,共 20 分)1 、設(shè)計(jì)一個故障顯示電路 , 要求:( 1) 兩臺電機(jī)同時工作時 F1 燈亮2) 兩臺電機(jī)都有故障時 F2 燈亮(

47、3)其中一臺電機(jī)有故障時 F3 燈亮 。2、試分析下圖為幾進(jìn)制計(jì)數(shù)器七、數(shù)制轉(zhuǎn)換 (10 分))8(1)、( 11110.110 )2=()10=(2)、( 10010011 ) 8421BCD=()10(3)、( 45.378)10=()2八、圖( a )是 555 定時器構(gòu)成的單穩(wěn)態(tài)電路 已知: R = 3.9k , C = 1 F , v i 和 v c 的波形見圖 ( b )1. 對應(yīng)畫出 v o 的波形 。2. 估算脈寬 T w 的數(shù)值 。第六套答案一、填空題 1. 2 82. 空翻 主從式 邊沿式3. 多諧振蕩器 單穩(wěn)態(tài)觸發(fā)器 施密特觸發(fā)器4. 組合邏輯電路 時序邏輯電路5. 飽和

48、區(qū) 轉(zhuǎn)折區(qū) 線性區(qū) 截止區(qū)6、移位 數(shù)碼7、代入規(guī)則 對偶規(guī)則 反演規(guī)則 8、0二、判斷題 :1. 2. 3. 4. 5. 6 7. 8. 9. 10.三、選擇題 1.C 2.D 3. A4.A5. C 6.B 7.C 8.D 9.B 10.C四、邏輯函數(shù)化簡 1.F=BC+ A C + A B2. F= B+ A D +C D + A C五、畫波形圖 1、.2.(a)F=AB(b) F=A+B六、綜合設(shè)計(jì)題1. 真值表 :ABF1F2F300010010011000111100邏輯表達(dá)式 :F1= AB F2= A BF3= A B+A B =A B2. 輸出方程:Y= Q1n Q0n驅(qū)動方程 :J0=1 K 0 1 J1 Q0n = K1 狀態(tài)方程: Q0n 1 J0Q0n K0Q0n Q0n 畫狀態(tài)轉(zhuǎn)換表可得狀態(tài)轉(zhuǎn)換圖如圖所示 。現(xiàn)態(tài)次態(tài)輸出Y0001001100101101 1 0 0 1 電路為同步四進(jìn)制計(jì)數(shù)器七、數(shù)制轉(zhuǎn)換 (10 分)(1)、(11110

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論