計算機組成與結構試題及答案_第1頁
計算機組成與結構試題及答案_第2頁
計算機組成與結構試題及答案_第3頁
計算機組成與結構試題及答案_第4頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、(0013) 計算機組成原理復習思考題一、單項選擇題1下列()屬于應用軟件。 操作系統(tǒng) 編譯系統(tǒng) 連接程序 文本處理2計算機的字長決定了()。指令直接尋址能力計算機的運算精度計算機的運算速度計算機的高低檔次3主板上高速緩沖存儲器CACHE 是設在()。主存與 CPU 之間主存與外存之間接口板上CPU 內(nèi)部4進位計數(shù)制中的最大數(shù)是指()。一個數(shù)允許使用的最大數(shù)碼一個數(shù)位允許使用的數(shù)碼個數(shù)一個固定的常數(shù)值數(shù)碼在數(shù)據(jù)中的不同位置5相聯(lián)存貯器是按()進行尋址的存貯器。 地址方式 堆棧方式 內(nèi)容指定方式 地址方式與堆棧方式6總線中地址線的作用是()。 用于選擇存儲器單元 用于選擇進行信息傳輸?shù)脑O備 用于

2、選擇存儲器單元及用于選擇進行信息傳輸?shù)脑O備 地址信號7某計算機字長32 位,其存儲容量為128KB ,若按字編址,那么它的尋址范圍是( 064K 016K 08K 032K8基址尋址方式中,操作數(shù)的有效地址等于()。 堆棧指示器內(nèi)容加上位移量 程序計數(shù)器內(nèi)容加上位移量 基值寄存器內(nèi)容加上位移量 變址寄存器內(nèi)容加上位移量9目前大多數(shù)集成電路生產(chǎn)中,所采用的基本材料為()。 單晶硅 非晶硅銻化鉬 硫化鎘10 CRT 的分辨率為1024 1024 像素,像素顏色數(shù)為512,則刷新存儲器容量是( 256KB 512KB 2MB 1MB11 CPU 內(nèi)由許多部件組成,其核心部件是()。 累加寄存器 算術

3、運算部件 ALU 部件 多路開關12用某個寄存器中操作數(shù)的尋址方式稱為()尋址。 直接 間接 寄存器直接 寄存器間接13.二級高速緩沖存儲器CACHE 是設在()。 主存與 CPU 之間 主存與外存之間 接口板上 CPU 內(nèi)部14. 主 - 輔存儲器的目的是()。 解決 CPU和主存之間的速度匹配問題 擴大主存儲器的容量 擴大 CPU中通用寄存器的數(shù)量 既擴大主存儲容量又擴大CPU通用寄存器數(shù)量15. 在機器數(shù)()中,零的表示形式是唯一的。原碼補碼移碼反碼16. 為了便于實現(xiàn)多級中斷,保存現(xiàn)場信息最有效的辦法是采用()。 通用寄存器 堆棧 存儲器 外存17 DMA傳送是實現(xiàn)()之間信息高速傳送

4、的一種方式。 CPU與 I O接口電路 內(nèi)存與外設 CPU 與內(nèi)存 內(nèi)存與內(nèi)存)。)。精選文庫18磁盤轉速提高一倍,則()。 平均等待時間縮小一半 其存取速度也提高一倍 影響查道時間 存取速度不變19用補碼表示的定點小數(shù),其表示范圍為()。 1X1 1X1 1X1 1X 120直接、間接、立即三種尋址方式指令的執(zhí)行速度由快到慢的順序列是()。 直接、立即、間接直接、間接、立即立即、直接、間接不確定21符號不相同的兩數(shù)相減是()。 一定會產(chǎn)生溢出的 可能產(chǎn)生溢出的 一定不產(chǎn)生溢出 以上都不是22某 SRAM 芯片,存儲容量為64K × 16 位,該芯片的地址線和數(shù)據(jù)線數(shù)目為()。 64

5、,16 16,16 64,8 16, 6423閃速存儲器稱為()。光盤固態(tài)盤硬盤軟盤24指令周期是指()。 CPU從主存取出一條指令的時間 CPU執(zhí)行一條指令的時間 CPU從主存取出一條指令加上CPU執(zhí)行這條指令的時間 時鐘周期時間;25浮點數(shù)比定點小數(shù)和整數(shù)的使用()。差不多更復雜更方便更慢26符號相同的兩數(shù)相減是()。 會產(chǎn)生溢出的 是不會產(chǎn)生溢出的 不一定產(chǎn)生溢出 以上都不是27常用的虛擬存儲系統(tǒng)由()兩級存儲器組成,其中輔存是磁表面存儲器。 cache 主存 主存 輔存 cache 輔存 通用寄存器 主存28要用 256× 16 位的存儲器芯片組成4K 字節(jié)存儲器,需要這樣的

6、存儲器芯片數(shù)為()。2481629磁盤上的磁道是()。 記錄密度不同的同心圓 記錄密度相同的同心圓 一條阿基米德螺線 兩條阿基米德螺線30系統(tǒng)總線中地址線的功能是()。 選擇主存單元地址 選擇進行信息傳輸?shù)脑O備 選擇外存地址 指定主存和I/O 設備接口電路的地址31在 CPU中跟蹤指令后繼地址的寄存器是()。 主存地址寄存器 程序計數(shù)器 指令寄存器 狀態(tài)條件寄存器32至今為止,計算機中的所有信息仍以二進制方式表示的理由是()。 節(jié)約元件 運算速度快 物理器件的性能決定 信息處理方便33貯存器是計算機系統(tǒng)的記憶設備,它主要用來()。 存放數(shù)據(jù) 存放程序 存放數(shù)據(jù)和程序 存放微程序34磁盤驅動器向

7、盤片磁層記錄時采用()方式寫入。 并行 串行 并串行串并行35 DMA方式指直接依靠硬件實現(xiàn)主機I O設備間()數(shù)據(jù)直接傳送。軟件位成組塊36運算器的主要功能是進行()運算。 邏輯 算術 初等函數(shù) 邏輯與算術37用于對某個操作數(shù)在內(nèi)存的尋址方式稱為()尋址。-2精選文庫 直接 間接寄存器直接 寄存器間接38 DMA方式指直接依靠硬件實現(xiàn)主機I O設備間()數(shù)據(jù)直接傳送。軟件位成組塊39動態(tài) RAM刷新時間一般小于或等于()的時間內(nèi)進行一次。 2ns 2 s2ms 2s40發(fā)生中斷請求的條件是()。 一條指令執(zhí)行結束 一次 I/O 操作結束 機器內(nèi)部發(fā)生故障 一次 DMA 操作結束41定點原碼運

8、算是()。補碼運算僅數(shù)值運算 數(shù)值、符號運算后鄰接類似二進制運算42下述 I/O 控制方式,哪種主要由程序實現(xiàn)()。 PPU(外圍處理機)中斷方式 DMA方式 通道方式二、填空題1( 65 25) 10 =() 16。2設 X 補 1 011,則 X(真值)為。3( 3C 4) 16() 2。4 廣泛使用的 _和_都是半導體隨機讀寫存儲器 ,前者速度快 ,后者速度慢。5一條指令分為和 _ _兩部份。6沿磁盤半徑方向單位長度的磁道數(shù)稱為單位長度磁道所能記錄二進制信息的位數(shù)叫。7浮點數(shù)的尾數(shù)碼部份,在機器中多采用表示。8堆棧按結構不同 ,分為 _堆棧和 _堆棧。9相聯(lián)存儲器是按 _訪問的存儲器,在

9、cache 中用來存放 _.10磁盤一般采用磁記錄方式,而磁帶一般采用磁記錄方式。11布爾代數(shù)有“與” 、三種基本邏輯關系。12動態(tài) RAM刷新一般有和 _ 兩種。13在微程序控制器中一組實現(xiàn)一定操作功能的微命令的組合構成一條而一條機器指令的功能是由若干條組成。14設 X(真值) -0 1001,則 X 補 為。15主存與 cache 的地址映射有 _, _,_三種方式。16中斷有軟中斷、。.17 AR 寄存器存放的是_, MDR 寄存器用來存放 _ 。18完成一條指令一般分為周期和周期。19半導體 SRAM 靠 _存貯信息,半導體 DRAM則是靠 _存貯信息。20重寫型光盤分 _和 _ 兩種

10、。21中斷向量地址是 _地址。22.機器周期基本上是根據(jù)確定。23堆棧的棧底是,堆棧的棧頂。24一個 16 位的浮點數(shù),階碼用 6 位表示,尾數(shù)用 10 位(含一位符號位)表示,階的基數(shù)為2,階碼用補碼表示,尾數(shù)用原碼表示,則其浮點數(shù)表示的最大值為最小正值為。25微程序控制器是一種控制器。三、簡答題1兩數(shù)的浮點數(shù)相加減后,為什么用階碼判別溢出?-3精選文庫2寫出浮點數(shù)加減運算步驟。3簡述補碼加減運算溢出的三種檢測方法。4在寄存器寄存器型,寄存器存儲器型和存儲器存儲器型三類指令中,哪類指令的執(zhí)行時間最長?哪類指令的執(zhí)行時間最短?為什么?5簡述主存儲器中動態(tài)和靜態(tài)存儲器的異同。6簡述微程序與硬布線

11、控制的計算機異同。7指令和數(shù)據(jù)均以二進制代碼形式放在主存中,請問CPU 如何區(qū)別它們是指令還是數(shù)據(jù)?8簡述補碼運算與原碼運算的不同。9簡述激光打印機工作原理。10簡述中斷處理步驟。11操作數(shù)的編址方式有哪些?12簡述 DMA方式和程序中斷方式區(qū)別13一個計算機系統(tǒng)中的總線,大致分為哪幾類。14簡述計算機CPU 流水線工作原理及流水線阻塞原因,并舉三個因素分析。15外圍設備的I/O 控制分哪幾類?。16簡述硬盤頭盤組件密封原因。17 CPU 內(nèi)部有哪些部件組成?其功能是什么?18簡述 CRT 對一屏字符(字符顯示窗口8× 15, 字符點陣7× 8,一屏字符為 80×

12、 25 個字)工作原理。19簡述堆棧的作用。20 DRAM 存儲器采用何種方式刷新?有哪幾種常用的刷新方式?四、計算題1已知 x = -0.01111y = +0.11001 用補碼計算 x 補 , -x 補, y 補, -y 補 , x+y, x-y 。2求十進制數(shù) -113 的原碼表示,反碼表示,補碼表示和移碼表示(用8 位二進制表示,并設最高位為符號位,真值為7 位)。3機器數(shù)字長為 8 位(含 1 位符號位),當 X= -100 (十進制)時,其對應的二進制表示,寫出(X)原 表示及 (X) 補 表示。4某硬盤內(nèi)有 10 片盤片,每盤片有 2 個記錄面,每個記錄面有6000 磁道,每道

13、分為 32 個扇區(qū),每扇區(qū) 512 字節(jié),磁盤轉速 5400 轉 /分,求硬盤內(nèi)有多少個存儲面,有多少個柱面,硬盤的存儲容量是多少,數(shù)據(jù)傳輸率是多少。5設計算機的存儲器為64× 64 位,直接地址映像的 cache 容量為 2字,每塊 4 字,問: cache 地址的標志字段、塊號和塊內(nèi)地址字段分別有多少位? cache 中可裝入多少塊數(shù)據(jù)?6設有一個具有20 位地址和32 位字長的存儲器,問:(1) 該存儲器能存儲多少個字節(jié)的信息?(2) 如果存儲器由256k× 8 位的 SRAM芯片組成,需多少片?(3) 需多少位地址作芯片選擇?7用 16K× 16 位的 S

14、RAM芯片構成64K×32 位的存儲器。要求畫出該存儲器的組成邏輯框圖。8計算機系統(tǒng)的內(nèi)存儲器由 cache 和主存構成, cache 的存取周期為 50 納秒,主存的存取周期為 400 納秒。已知在一段給定的時間內(nèi), CPU訪問了 cache 的 1、3、5、7、3、4、6 塊,訪問了主存 1003、 1004 、1005 地址。問: (1) cache 的命中率是多少? (2) CPU 訪問內(nèi)存的平均時間是多少納秒?9 某機字長16 位,定位表示,尾數(shù)15 位,數(shù)符1 位,問:(1) 定點原碼整數(shù)表示時,最大正數(shù)是多少?最大負數(shù)是多少?(2) 定點原碼小數(shù)表示時,最大正數(shù)是多少?

15、最大負數(shù)是多少?10已知某機采用微程序控制方式,其存儲器容量為512× 64(位),微程序在整個控制存儲器中實-4精選文庫現(xiàn)轉移, 可控制微程序的條件共4 個,微指令采用水平型格式,后繼微指令地址采用斷定方式。畫出微指令采用水平型格式,微指令中的三個字段分別應多少位?畫出對應這種微指令格式的微程序控制器邏輯框圖。11 機器數(shù)字長為8 位(含 1 位符號位),若機器數(shù)為FF (十六進制),當它分別表示原碼、補碼、反碼和移碼時,等價的十進制整數(shù)分別是多少?12某機器有5 級中斷 L0 L4, 中斷響應次序L0 最高, L4 最低,現(xiàn)改為中斷處理次序從高到低為L0、L3 、L4 、L1、L

16、2,問: (1) 各級中斷處理程序的中斷級屏蔽值如何設置。(2)5 級中斷同時發(fā)出中斷請求,按更改后次序畫出進入各級中斷處理程序的過程示意圖。(0013)計算機組成原理復習思考題答案一單項選擇題1 2 3 4 5 67 8 9 10 11 1213 14 15 1617 1819 2021 2223 24 25 26 27 28 2930 3132 33 34 35 36 37 38 39 40 41 42二填空題二填空題答案: 1; 41.012; -0.1013; 111100.014;SRAM , DRAM 5;操作碼,地址碼6 ;道密度 ,位密度7;補碼8;寄存器,存儲器9;內(nèi)容,部分

17、主存內(nèi)容10;隨機,順序 11;或 ,非12;集中、分布刷新13;微指令14; 1.0111 15; 直接相聯(lián)、組相聯(lián)、全相聯(lián)16; 內(nèi)中斷 , 外中斷17;地址、數(shù)據(jù)18;取指令、執(zhí)行 19;觸發(fā)器 mos 電容 20;磁光型、相變型21; 中斷服務程序入口 22;微操作時間 23; 棧底不變,棧頂可變24; +232 ×( 1-2-10)、+242 25;軟件三 簡答題見教材。四 計算題1.解: X 補=1.10001 -X補 =0.01111Y補=0.11001-Y補 =1.00111X+Y=+0.01010X-Y結果發(fā)生溢出2原碼 11110001反碼 10001110補碼

18、10001111移碼 000011113 11111111, 100000014存儲面 =20 個記錄面柱面 =6000硬盤的存儲容量 =32* 6000* 32* 512B數(shù)據(jù)傳輸率 =(5400/60) * (32* 512)B/s5 5 位,9 位,2 位 512 塊。6 4MB 16 片 ( 3)2 位地址線作芯片片選選擇7 所需芯片總數(shù)( 64K×32)÷( 16K× 16)= 8 片 因此存儲器可分為4 個模塊,每個模塊16K×32 位,各模塊通過A15、 A14 進行 2:4 譯碼。-5精選文庫8 (1) 0.7 ; (2)190ns9.

19、(1) +215 -1、-1; (2) +(1-2 -15 )、-2-15。10. (1) 51、 4、9 位 ; (2) 見教材。11原碼 -127 、補碼 - 1、 反碼 0 和移碼 +112 見教材。試卷 A一、填空題:(每空 1 分,共 15 分)1、原碼一位乘法中,符號位與數(shù)值位(),運算結果的符號位等于()。2、碼值 80H:若表示真值0,則為()碼;若表示真值128,則為()碼。3、微指令格式分為()型微指令和()型微指令,其中,前者的并行操作能力比后者強。4、在多級存儲體系中,Cache 存儲器的主要功能是()。5、在下列常用術語后面,寫出相應的中文名稱:VLSI(), RIS

20、C(), DMA(), DRAM()。6、為了實現(xiàn)CPU 對主存儲器的讀寫訪問,它們之間的連線按功能劃分應當包括(),()()。7、從計算機系統(tǒng)結構的發(fā)展和演變看,近代計算機是以()為中心的系統(tǒng)結構。二、單項選擇題: (每題 2 分,共 40 分)1、寄存器間接尋址方式中,操作數(shù)處于()中。A 、通用寄存器B、主存C、程序計數(shù)器D、堆棧2、 CPU 是指()。-6精選文庫A 、運算器B 、控制器C、運算器和控制器D 、運算器、控制器和主存3、若一臺計算機的字長為2 個字節(jié),則表明該機器()。A 、能處理的數(shù)值最大為2 位十進制數(shù)。B、能處理的數(shù)值最多由2 位二進制數(shù)組成。C、在 CPU 中能夠

21、作為一個整體加以處理的二進制代碼為16 位。D、在 CPU 中運算的結果最大為2 的 16 次方4、在浮點數(shù)編碼表示中,()在機器數(shù)中不出現(xiàn),是隱含的。A 、基數(shù)B、尾數(shù)C、符號D 、階碼5、控制器的功能是()。A 、產(chǎn)生時序信號B 、從主存取出一條指令C、完成指令操作碼譯碼D、從主存取出指令,完成指令操作碼譯碼,并產(chǎn)生有關的操作控制信號,以解釋執(zhí)行該指令。6、虛擬存儲器可以實現(xiàn)()。A 、提高主存儲器的存取速度B、擴大主存儲器的存儲空間,并能進行自動管理和調(diào)度C、提高外存儲器的存取周期D、擴大外存儲器的存儲空間7、 32 個漢字的機內(nèi)碼需要()。A、 8 字節(jié)B、64 字節(jié)C、32 字節(jié)D、

22、16 字節(jié)8、相聯(lián)存儲器是按()進行尋址的存儲器。A 、地址指定方式B、堆棧指定方式C、內(nèi)容指定方式D、地址指定方式與堆棧存儲方式結合-7精選文庫9、狀態(tài)寄存器用來存放()。A 、算術運算結果B 、邏輯運算結果C、運算類型D 、算術邏輯運算指令及測試指令的結果狀態(tài)10、在機器數(shù)()中,零的表示形式是唯一的。A 、原碼B、補碼C、補碼和移碼D、原碼和反碼11、計算機的存儲器采用分級方式是為了()。A 、減少主機箱的體積B 、解決容量、價格、速度三者之間的矛盾C、保存大量數(shù)據(jù)方便D 、操作方便12、有關 Cache 的說法正確的是()。A 、只能在 CPU 以外B 、 CPU 內(nèi)外都可以設置Cac

23、heC、只能在 CPU 以內(nèi)D 、若存在 Cache, CPU 就不能再訪問主存13、在定點二進制運算中,減法運算一般通過()來實現(xiàn)。A 、原碼運算的二進制減法器B 、補碼運算的二進制減法器C、補碼運算的十進制加法器D 、補碼運算的二進制加法器14、堆棧常用于()。A 、數(shù)據(jù)移位B、程序轉移C、保護程序現(xiàn)場D、輸入、輸出15、計算機系統(tǒng)的層次結構從內(nèi)到外依次為()。A 、硬件系統(tǒng)、系統(tǒng)軟件、應用軟件B 、系統(tǒng)軟件、硬件系統(tǒng)、應用軟件C、系統(tǒng)軟件、應用軟件、硬件系統(tǒng)D 、應用軟件、硬件系統(tǒng)、系統(tǒng)軟件16、一個指令周期通常由()組成。A 、若干個節(jié)拍B 、若干個時鐘周期C、若干個工作脈沖D 、若干

24、個機器周期-8精選文庫17、在計算機系統(tǒng)中,表征系統(tǒng)運行狀態(tài)的部件是()。A 、程序計數(shù)器B、累加計數(shù)器C、中斷計數(shù)器D、程序狀態(tài)字18、某虛擬存儲器采用頁式內(nèi)存管理,使用LRU 頁面替換算法,考慮下面的頁面訪問地址流(每次訪問在一個時間單位中完成), 1、 8、 1、 7、 8、 2、 7、 2、 1、 8、3、 8、 2、 1、 3、1、 7、 1、3、7。假定內(nèi)存容量為 4 個頁面,開始時為空的,則頁面失效次數(shù)是()。A 、 4B、 5C、6D、 719、某一 SRAM 芯片,其容量是1024× 8 位,除電源和接地端外,該芯片引腳的最小數(shù)目是()。A、20B、 22C、 25

25、D、 3020、下面尾數(shù)(1 位符號位)的表示中,不是規(guī)格化尾數(shù)的是()。A 、 010011101(原碼)B、 110011110(原碼)C、 010111111(補碼)D、 110111001(補碼)三、簡答題:(每題 5 分,共 10 分)1、 Cache 與主存之間的地址映像方法有哪幾種?各有何特點?2、 DRAM 存儲器為什么要刷新?有哪幾種常用的刷新方法?四、綜合題:(共 35 分)1、(本題7 分)某機采用微程序控制器,其微程序控制器有18 種微操作命令(采用直接控制法,即水平型微指令) ,有 8 個轉移控制狀態(tài)(采用譯碼形式),微指令格式中的下址字段7 位。該機機器指令系統(tǒng)采用

26、4 位定長操作碼,平均每條指令由7 條微指令組成。問:( 1)該微指令的格式中,操作控制字段和判別測試字段各有幾位?控存的容量是多少(字數(shù)×字長)?( 4 分)(2)該機指令系統(tǒng)共有多少條指令?需要多少容量的控存?上述的控存是否合適?(3 分)操作控制字段判別測試字段-9精選文庫下址字段2、(本題12 分)設浮點數(shù)的格式為:階碼4 位,包含一位符號位,尾數(shù)5 位,包含一位符號位,階碼和尾數(shù)均用補碼表示,排列順序為:階符( 1 位)階碼( 3 位)數(shù)符( 1 位)尾數(shù)( 4 位)則按上述浮點數(shù)的格式:(1)若( X ) 10=22/64 ,( Y) 10= 2.75,則求 X 和 Y

27、的規(guī)格化浮點數(shù)表示形式。(6 分)(2)求 X+Y 浮(要求用補碼計算,列出計算步驟)( 6 分)3、(本題共 16 分)某機字長 8 位, CPU 地址總線 16 位,數(shù)據(jù)總線 8 位,存儲器按字節(jié)編址, CPU 的控制信號線有: MREQ# (存儲器訪問請求,低電平有效) ,R/W# (讀寫控制,低電平為寫信號,高電平為讀信號) 。試問:(1)若該機主存采用16K × 1 位的 DRAM 芯片(內(nèi)部為128× 128 陣列)構成最大主存空間,則共需多少個芯片?若采用異步刷新方式,單元刷新周期為2ms,則刷新信號的周期為多少時間?刷新用的行地址為幾位?(6 分)( 2)若

28、為該機配備 2K × 8 位的 Cache,每塊 8 字節(jié),采用 2 路組相聯(lián)映像,試寫出對主存地址各個字段的劃分 (標出各個字段的位數(shù)) ;若主存地址為 3280H ,則該地址可映像到 Cache 的哪一組?( 4 分)(3)若用 4 個 8K × 4 位的 SRAM 芯片和 2 個 4K × 8 位的 SRAM 芯片形成 24K × 8 位的連續(xù) RAM 存儲區(qū)域,起始地址為 0000H ,假設 SRAM 芯片有 CS#(片選,低電平有效)和 WE# (寫使能,低電平有效)信號控制端。試畫出 SRAM 與 CPU 的連接圖,在圖上標清楚地址譯碼連接,

29、數(shù)據(jù)線、地址線、控制線連接。 ( 6 分)-10精選文庫試卷 B一、單項選擇題: (每題1 分,共 20 分)1、目前我們所說的個人臺式商用機屬于。A 、巨型機B、中型機C、小型機D 、微型機2、下列數(shù)中最大的數(shù)是。A 、( 10011001) 2B 、( 227) 8C、( 98)16D 、( 152) 103、在小型或微型計算機里,普遍采用的字符編碼是。A、 BCD 碼B、 16 進制C、 格雷碼D、 ASC 碼4、在下列機器數(shù)中,零的表示形式是唯一的。A 、原碼B、補碼C、反碼D 、原碼和反碼5、設 X 補 =1.x1x2x3x4, 當滿足時, X > -1/2成立。A 、 x1

30、必須為 1,x2x3x4 至少有一個為1B 、x1必須為1, x2x3x4 任意C、 x1 必須為 0,x2x3x4 至少有一個為1D 、x1必須為0, x2x3x4 任意6、假定下列字符碼中有奇偶校驗位,但沒有數(shù)據(jù)錯誤,采用偶校驗的字符碼是。A 、 11001011B、 11010110C、 11000001D 、110010017、在 CPU 中,跟蹤后繼指令地址的寄存器是。A 、指令寄存器B、程序計數(shù)器C、地址寄存器D 、狀態(tài)條件寄存器8、 EPROM 是指。A 、讀寫存儲器B 、只讀存儲器C、可編程的只讀存儲器D 、光擦除可編程的只讀存儲器9、堆棧尋址方式中,設A 為累加器, SP 為

31、堆棧指示器, MSP 為 SP 指示的棧頂單元。如果進棧操作的動作順序是(A) MSP, (SP) 1 SP。那么出棧操作的動作順序應為。A 、 (MSP) A , (SP)+1 SPB、 (MSP) A ,( SP) 1 SPC、 (SP 1) SP, (MSP) AD、 (SP)+1 SP, (MSP) A10、下面尾數(shù)(1 位符號位)的表示中,不是規(guī)格化的尾數(shù)的是。A 、 010011101(原碼)B 、 110011110(原碼)C、 010111111(補碼)D、 110111001(補碼)11、在主存和 CPU 之間增加 cache 存儲器的目的是。A 、增加內(nèi)存容量B 、提高內(nèi)存

32、可靠性C、解決 CPU 和主存之間的速度匹配問題D 、增加內(nèi)存容量,同時加快存取速度12、 CPU 主要包括。A 、控制器B、控制器、運算器、 cacheC、運算器和主存D、控制器、 ALU 和主存13、設變址寄存器為X ,形式地址為D,(X )表示寄存器X 的內(nèi)容,變址尋址方式的有效地址為。A 、 EA=(X)+DB 、 EA=(X)+(D)C、 EA=(X)+D)D、 EA=(X)+(D)14、信息只用一條傳輸線,且采用脈沖傳輸?shù)姆绞椒Q為。A 、串行傳輸B 、并行傳輸C、并串行傳輸D、分時傳輸15、下述 I/O 控制方式中,主要由程序實現(xiàn)的是。A 、 PPU(外圍處理機 )方式B、中斷方式

33、C、 DMA 方式D、通道方式16、系統(tǒng)總線中地址線的功能是。A 、用于選擇主存單元地址B、用于選擇進行信息傳輸?shù)脑O備-11精選文庫C、用于選擇外存地址D、用于指定主存和I/O 設備接口電路的地址17、 CRT 的分辨率額為1024 × 1024,顏色深度為 8 位,則刷新存儲器的存儲容量是。A、2MBB、 1MBC、 8MBD 、 1024B18、設寄存器位數(shù)為 8 位,機器數(shù)采用補碼形式(含一位符號位)。對應于十進制數(shù)-27,寄存器內(nèi)為。A、27HB、9BHC、E5HD、 5AH19、根據(jù)國標規(guī)定,每個漢字在計算機內(nèi)占用存儲。A 、一個字節(jié)B、二個字節(jié)C、三個字節(jié)D 、四個字節(jié)2

34、0、某一 SRAM芯片,其容量為512× 8 位,考慮電源端和接地端,該芯片引出線的最小數(shù)目應為。A、23B、 25C、50D、19二、填空題:(每空 1 分,共 20 分)1、設 X= 0.1011,則 X 補為。2、漢字的、是計算機用于漢字輸入、內(nèi)部處理、輸出三種不同用途的編碼。3、數(shù)控機床是計算機在方面的應用,郵局把信件自動分揀是在計算機方面的應用。4、計算機軟件一般分為和兩大類。5、 RISC 的中文含義是; CISC 的中文含義是。6、對動態(tài)存儲器的刷新有兩種方式,它們是和。7、機器字長 16 位,表示浮點數(shù)時,階碼6 位(階符 1 位),尾數(shù) 10 位(數(shù)符 1 位),則

35、浮點補碼表示時,最大浮點數(shù)是,絕對值最小的非 0 的正數(shù)是。8、在存儲系統(tǒng)的Cache 與主存層次結構中,常會發(fā)生數(shù)據(jù)替換問題,此時我們較常使用的替換算法有和等。9、一條指令實際上包括兩種信息即和。10、按照總線仲裁電路的位置不同,可分為仲裁和仲裁。三、簡答題:(每題 5 分,共 15 分)1、 CPU 中有哪些主要寄存器?簡述這些寄存器的功能。2、 RISC 機器具有什么優(yōu)點,試簡單論述。3、計算機存儲系統(tǒng)分那幾個層次?每一層次主要采用什么存儲介質?其存儲容量和存取速度的相對值如何變化?四、綜合題:(共 45 分)1、求十進制數(shù)123 的原碼表示,反碼表示,補碼表示和移碼表示(用8 位二進制

36、表示,并設最高位為符號位,真值為7 位)。(本題 8 分)2、基址寄存器的內(nèi)容為3000H ,變址寄存器的內(nèi)容為02B0H ,指令的地址碼為002BH ,程序計數(shù)器(存放當前正在執(zhí)行的指令的地址)的內(nèi)容為4500H,且存儲器內(nèi)存放的內(nèi)容如下:地址內(nèi)容002BH3500H302BH3500H-12精選文庫32B0H5600H32DBH2800H3500H2600H452BH2500H( 1)、若采用基址尋址方式,則取出的操作數(shù)是什么?( 2)、若采用變址尋址(考慮基址)方式,取出的操作數(shù)是什么?( 3)、若采用立即尋址方式,取出的操作數(shù)是什么?( 4)、若采用存儲器間接尋址(不考慮基址)方式,取

37、出的操作數(shù)是什么?(5)、若相對尋址用于轉移指令,則轉移地址是多少?(本題10 分)3、現(xiàn)有 SRAM 芯片容量為2K ×4 位,試用此芯片組成8K ×8 位的存儲器,( 1)、共需要多少這樣的芯片?( 2)、要訪問此存儲器至少需要多少條地址線?其中片內(nèi)尋址需幾條?(本題6 分)4、某雙面磁盤,每面有 220 道,已知磁盤轉速 r = 3000 轉 /分。數(shù)據(jù)傳輸率為 175000B/s。求磁盤總容量。(本題 6 分)5、設浮點數(shù)x=2 011×0.101100, y=2 010× ( 0.011010)( 1)、計算 x+y ;(階碼與尾數(shù)均用補碼運算

38、) 。( 2)、計算 x× y;(階碼用補碼運算,尾數(shù)用原碼一位乘) 。(本題 15 分)自測試卷A 參考答案一、填空題(每空1 分,共 15 分)1、分開計算,相乘兩數(shù)符號位的異或值。2、移,補3、水平,垂直4、匹配 CPU 和主存之間的速度5、超大規(guī)模集成電路,精簡指令系統(tǒng)計算機,直接存儲器存?。ㄔL問),動態(tài)隨機讀寫存儲器。6、地址總線,數(shù)據(jù)總線,讀寫控制線7、存儲器二、單項選擇題(每題2 分,共 40 分)1、 b2、 c3、c4、 a5、 d6、 b7、 b8、 c9、d10、 c11、 b12、 b13、 d14、 c15、 a16、 d17、 d18、 c19、a20、

39、d三、簡答題(每題5 分,共 10 分)1、映像方式有直接映像,全相聯(lián)映像,組相聯(lián)映像三種。直接映像是每個主存塊只能放到一個唯一對應的 Cache 塊中,實現(xiàn)簡單但Cache 利用率低;全相聯(lián)映像是每個主存塊可以放到任何一個Cache 塊中,最靈活但實現(xiàn)的成本代價最大;組相聯(lián)映像時每個主存塊唯一對應一個cache 組,但可放到組內(nèi)任何一個塊中,是前兩種方式的折中。2、 DRAM存儲器采用電容存放信息,由于電容漏電,保存信息經(jīng)過一段時間會丟失,故用刷新保證信息不丟失。常用的刷新方法有集中式刷新和分布式刷新。四、綜合題(共35 分)1、(本題 7 分)(1)、操作控制字段18 位,判別測試字段3

40、位,控存容量是128×28;(2)、共 16 條指令,需 112 條微指令,控存合適,能滿足需要。2、(本題共 12 分)(1)、 X 和 Y 的表示為:X階碼: 1111尾數(shù): 01011Y階碼: 0010尾數(shù): 10101-13精選文庫(2)、對階: Ex Ey=11.101保留 Ey, X 尾數(shù)右移3 位。、尾數(shù)加:得:11.0110011、規(guī)格化:已經(jīng)是、舍入:尾數(shù): 11.0110、判溢出:無溢出,故結果為:階碼0010尾數(shù) 10110值: 0.1010× 223、(本題共 16分)( 1)共需 32個芯片,刷新信號周期約為15.6 s,刷新行地址 7位;( 2)

41、主存字塊標記6 位,組地址 7 位,塊內(nèi)地址3 位。地址3280H 在 Cache 的 50H 組內(nèi)。( 3)連接情況大致如圖:自測試卷 B 參考答案一、單項選擇題: (每題1 分,共 20 分)1、 D2、 A3、 D4、 B5、 A6、 D7、 B8、 D9、 D10、 D11、 C12、B13、 A14、 A15、B16、D17、 C18、 C 19、B20、 D二、填空題:(每空 1 分,共 20 分)1、 101012、輸入碼,機內(nèi)碼,字形碼3、自動控制,人工智能4、系統(tǒng)軟件,應用軟件5、精簡指令系統(tǒng)計算機,復雜指令系統(tǒng)計算機6、集中式刷新,分布式刷新7、(1 2 9)×

42、231、2 41、8、先進先出算法( FIFO ),近期最少使用算法(LRU ),9、操作碼,地址碼10、集中式,分布式三、簡答題:(每題 5 分,共 15 分)1、CPU 有以下寄存器: 指令寄存器 (IR ):用來保存當前正在執(zhí)行的一條指令。程序計數(shù)器 ( PC):用來確定下一條指令的地址。地址寄存器(AR ):用來保存當前CPU 所訪問的內(nèi)存單元的地址。緩沖寄存器( DR ): <1>作為 CPU 和內(nèi)存、外部設備之間信息傳送的中轉站。<2>補償 CPU 和內(nèi)存、外圍設備之間在操作速度上的差別。<3> 在單累加器結構的運算器中,緩沖寄存器還可兼作為操作

43、數(shù)寄存器。通用寄存器(AC ):當運算器的算術邏輯單元(ALU )執(zhí)行全部算術和邏輯運算時,為 ALU 提供一個工作區(qū)。狀態(tài)條件寄存器(PSW):保存由算術指令和邏輯指令運行或測試的結果建立的各種條件碼內(nèi)容。除此之外,還保存中斷和系統(tǒng)工作狀態(tài)等信息,以便使CPU 和系統(tǒng)能及時了解機器運行狀態(tài)和程序運行狀態(tài)。2、 RISC 是精簡指令系統(tǒng)計算機,它有以下特點:選取使用頻率最高的一些簡單指令,以及很有用但不復雜的指令。指令長度固定,指令格式種類少,尋址方式種類少。只有取數(shù)/存數(shù)指令訪問存儲器, 其余指令的操作都在寄存器之間進行。大部分指令在一個機器周期內(nèi)完成。CPU 中通用寄存器數(shù)量相當多。以硬布線控制為主,不用或少用微指令碼控制。一般用高級語言編程,特別重視編譯優(yōu)化工作,以減少程序執(zhí)行時間。3、分為高速 Cache主存輔存三級層次結構,容量從小到大,速度從高到低。存儲介質: CacheSRAM主存DRAM輔存磁表面存儲器四、綜合題:(共 45 分)1、(本題 8 分)原碼: 11111011反碼: 10000100補碼:

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論