嵌入式系統(tǒng)接口設計PPT課件_第1頁
嵌入式系統(tǒng)接口設計PPT課件_第2頁
嵌入式系統(tǒng)接口設計PPT課件_第3頁
嵌入式系統(tǒng)接口設計PPT課件_第4頁
嵌入式系統(tǒng)接口設計PPT課件_第5頁
已閱讀5頁,還剩11頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、第五章 嵌入式系統(tǒng)接口設計本章要了解的幾個問題q接口控制方式q通用并行I/O接口q定時、計數(shù)器部件q人機接口第1頁/共16頁5.1 接口控制方式q典型I/O接口的邏輯結(jié)構(gòu)數(shù)據(jù)寄存器狀態(tài)寄存器控制寄存器I/O接口芯片去I/O設備去CPU核第2頁/共16頁5.1 接口控制方式q程序查詢方式 由CPU周期性的執(zhí)行一段查詢程序來讀取I/O接口邏輯(或芯片)中狀態(tài)寄存器的內(nèi)容,并判斷狀態(tài),從而控制CPU與I/O設備的同步第3頁/共16頁5.1 接口控制方式q中斷方式 I/O接口邏輯(或芯片)在完成一I/O操作后,產(chǎn)生一個信號給CPU,這個信號叫中斷請求,CPU響應這個請求信號,停止當前的程序操作,而轉(zhuǎn)向

2、對該I/O接口邏輯進行新的操作。第4頁/共16頁5.1 接口控制方式qI/O接口的尋址q存儲器映像法 CPU存儲器I/O接口譯碼譯碼地址總線數(shù)據(jù)總線讀信號線寫信號線第5頁/共16頁5.1 接口控制方式qI/O接口的尋址qI/O隔離法 CPU存儲器I/O接口地址總線數(shù)據(jù)總線讀信號線寫信號線MERQ/IORQ第6頁/共16頁5.2 通用并行I/O接口qGPIO的一般性原理同步定時方式讀寫命令地址1地址2地址3數(shù)據(jù)1數(shù)據(jù)2數(shù)據(jù)3地址數(shù)據(jù)寫讀寫第7頁/共16頁5.2 通用并行I/O接口qGPIO的一般性原理同步定時方式優(yōu)點:簡單、速度快、適合速 度匹配的器件缺點:不適合速度不匹配的器 件第8頁/共16

3、頁5.2 通用并行I/O接口qGPIO的一般性原理異步定時方式 模塊1模塊2EQUACK數(shù)據(jù)操作EQUACK信號接線異步第9頁/共16頁5.3 定時/計數(shù)器部件q定時/計數(shù)器原理系統(tǒng)時鐘M分頻器外部事件脈沖N位計數(shù)器=0回0信號初始值K第10頁/共16頁5.3 定時/計數(shù)器部件q定時/計數(shù)器的應用q頻率測量q脈沖計數(shù)q看門狗q脈沖寬度測量第11頁/共16頁5.4 人機接口q鍵盤接口設計D0D1D2D3D0D1D2D30123456789ABCDEFVCC第12頁/共16頁5.4 人機接口qLED顯示器接口I/O端口D0D7與CPU相連+5V第13頁/共16頁5.4 人機接口q八段顯示器外形原理abcdefghabcdefghabcdefgh共陰極共陽極第14頁/共16頁5.4 人機接口qLCD接口邏輯微

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論