NJUST模電EDA設計.doc_第1頁
NJUST模電EDA設計.doc_第2頁
NJUST模電EDA設計.doc_第3頁
NJUST模電EDA設計.doc_第4頁
NJUST模電EDA設計.doc_第5頁
已閱讀5頁,還剩35頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

EDA設計報告院系:能源與動力工程學院專業(yè):電氣工程及其自動化姓名: 學號:實驗一:單級放大電路圖電路正常工作的靜態(tài)分析B=IcIb=186Ie=Ic+Ib=1.37mA理論Rbe=200+(1+B)261.37=3749歐姆理論的增益Av=B*6.04*5.1(6.04+5.1)Rbe=137.19實際測的Av=8877.071=125.44E=(137.19-125.44)137.19*100%=8.56%輸入特性實測的Rbe=dxdy=2.0151*1.8843*1000=3797E=(3797-3749)3749*100%=1.3%輸出rce=dxdy=3.8660*6.8070=26.3K歐失真飽和失真截止失真輸入電阻:測的輸入電阻為70713.881=1822歐理論的輸入電阻為76.435.73.749=3.2k歐輸出電阻:理論值為6.04K實際測的為70711.461=4840歐E=(4.84-6.04)6.04*100%=20%幅頻和相頻fH=8.7855MHzfL=198.7415Hz實驗2電路圖空載時Avd=142820=71三極管工作參數Q2Vce=987.38+655.45=1.64vVbe=655.45-0.49=655mVB=IcIb=127.5輸入曲線Rbe=dxdy= 3163.77672理論上Rbe=200+(1+B)*26Ie=2940輸出Rce=dxdy=32258.17188Q1Vce=2.81+0.666=3.48vVbe=0.666-0.017=0.649vB=icib=129.5Rbe=dxdy=5.0633*702.65=3557.727745理論上rbe=200+(1+B)26Ie=3343輸出Rce=dxdy=20.9424*1.91*1000=39999.984Q4Vce=3.1667-0.7165=2.45vVbe=3.16667-2.49606=0.671vB=icib=139.37694704049844236760124610592輸入Rbe=dxdy=0.7481*2.0757*1000=1552.83117理論上rbe=1819輸出Rce=dxdy=2.5316*6.8103*1000=17118.37008Q3Vce=vbe=3.1679-2.4961=0.672vB=icib=133.6輸入Rbe=dxdy=1552.86014輸出Rce=dxdy=16394.469增益Avd1=53.672.Avc1=1.899-1.8999mv=0理論Avc1=3.Avd=1.818v18mV*1000=1014.AvcAvc=0.224P9mV約為0理論0實驗三:電路增益Av=1670.707=236接入R12的反饋電壓增益:AF= 1.1850.707=1.68輸出波形 未加入反饋時:加入反饋后頻率響應不加反饋加反饋輸入電阻不加反饋此時輸入電阻Ri=7070.113=6257加反饋Ri=7070.054=13092輸出電阻不加反饋Ro=7070.355= 1991.5492957746478873239436619718加反饋Ro=7070.233= 3034.3347639484978540772532188841失真V=1.25mV時候波形不加反饋加反饋V=1.5波形不加反饋加反饋V=2mV時波形不加反饋加反饋V=5mV時波形加反饋V=8mV不加反饋加反饋V=10mV不加反饋加反饋V=8mv時候已經出現失真驗證電路的AF=1.681F=1.6837606837606837606837606837607F=0.59190556492411467116357504215852實驗四 階梯波發(fā)生器的設計與仿真一 、實驗目的1. 設計一個能產生周期性階梯波的電路,要求階梯波周期在24ms左右,輸出電壓范圍10V,階梯個5個。(注意:電路中均采用模擬、真實器件,不可以選用計數器、555定時器、D/A轉換器等數字器件,也不可選用虛擬器件。)2. 對電路進行分段測試和調節(jié),直至輸出合適的階梯波。3. 改變電路元器件參數,觀察輸出波形的變化,確定影響階梯波電壓范圍和周期的元器件。二、實驗原理1. 階梯波發(fā)生器實驗原理圖2實驗原理:首先由一個方波電路產生方波,其次,經過微分電路輸出得到上、下都有的尖脈沖,然后經過限幅電路,只留下所需的正脈沖,再通過積分電路后,因脈沖作用時間很短,積分器輸出就是一個負階梯。對應一個尖脈沖就是一個階梯,在沒有尖脈沖時,積分器的輸出不變,在下一個尖脈沖到來時,積分器在原來的基礎上進行積分,因此,積分器就起到了積分和累加的作用。當積分累加到比較器的比較電壓,比較器翻轉,比較器輸出正值電壓,使振蕩控制電路起作用,方波停振。同時,這正值電壓使電子開關導通,使積分電容放電,積分器輸出對地短路,恢復到起始狀態(tài),完成一次階梯波輸出。積分器輸出由負值向零跳變的過程,又使比較器發(fā)生翻轉,比較器輸出變?yōu)樨撝担@樣振蕩控制電路不起作用,方波輸出,同時使電子開關截止,積分器進行積分累加,如此循環(huán)往復,就形成了一系列階梯波。 3實驗原理圖:三、實驗過程:1.設計一個方波發(fā)生器:原理圖及得到的波形為:作用:輸出電壓限幅方波2得到尖脈沖波形原理圖及得到的波形為:作用:將方波發(fā)生器產生的方波通過積分器轉換成脈沖信號3單向限幅電路(二極管)和積分器原理及波形圖:限幅后加積分器后:作用:二極管限制電壓輸出幅度,積分電路將二極管傳過來的信號轉換成逐次降低的階梯波。4. 得到周期階梯波電路圖及波形圖:實測周期為23.899ms 實驗誤差為(24-23.899)/24=0.42%輸出電壓范圍實測值為9.926V誤差為:(10-9.926)/10=0.74%四、問題分析:(a) 調節(jié)電路中哪些元器件值可以改變階梯波的周期?答:因為周期T=2R4C1ln(1+2R1/R2),所以階梯波周期與R4C1成正比,改變R1與R2的比值也可以影響周期的大??!同時,在后面調節(jié)階梯波的輸出電壓范圍和階梯個數也會對周期產生影響! (b) 調節(jié)電路中哪些元器件值可以改變階梯波的輸出電壓范圍?答:比較器分電路控制了階梯波的輸出電壓范圍,因此調節(jié)這塊電路中的R8、R9、R10阻值的大小可以改變階梯波輸出電壓的范圍!還有電源V3?。╟)調節(jié)電路中哪些元器件值可以改變階梯波的階梯個數?答:因為:階梯個數=階梯波的輸出電壓范圍/每個階梯的高度。在輸出電壓

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論