版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
一、選擇題
1.目前我們所說的個人臺式商用機(jī)屬于一D—。
A.巨型機(jī)B.中型機(jī)C.小型機(jī)D.微型機(jī)
2.(2000)10化成十六進(jìn)制數(shù)是一B—o
A.(7CD)16B.(7D0)16C.(7E0)16D.(7F0)16
3.下列數(shù)中最大的數(shù)是一A一
A.(10011001)2B.(227)8C.(98)16D.(152)10
4.—D—表示法主要用于表示浮點(diǎn)數(shù)中的階碼。
A.原碼B.補(bǔ)碼C.反碼D.移碼
5.在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是_D_o
A.BCD碼B.16進(jìn)制C.格雷碼D.ASCII碼
6.下列有關(guān)運(yùn)算器的描述中,一D—是止確的。
A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算B.只做加法
C.能暫時存放運(yùn)算結(jié)果D.既做算術(shù)運(yùn)算,又做邏輯運(yùn)算
7.EPROM是指一D—o
A.讀寫存儲器B.只讀存儲器
C.可編程的只讀存儲器D.光擦除可編程的只讀存儲器
8.Intel80486是32位微處理器,Pentium是_D位微處理器。
A.16B.32C.48D.64
9.設(shè)[X]補(bǔ)=1^以2*3*4,當(dāng)滿足一A_時,X>?1/2成立。
A.xl必須為1,x2x3x4至少有一個為1B.xl必須為1,x2x3x4任意
C.xl必須為0,x2x3x4至少有一個為1D.xl必須為0,x2x3x4任意
10.CPU主要包括一B一口
A.控制器B.控制器、運(yùn)算器、cache
C運(yùn)算器和主存D.控制器、ALU和主存
H.信息只用一條傳輸線,且采用脈沖傳輸?shù)姆绞椒Q為一A_3
A.串行傳輸B.并行傳輸C.并串行傳輸D.分時傳輸
12.以下四種類型指令中,執(zhí)行時間最長的是一C—。
A.RR型B.RS型C.SS型D.程序控制指令
13.下列一D一屬于應(yīng)用軟件。
A.操作系統(tǒng)B.編譯系統(tǒng)C.連接程序D.文本處理
14.在主存和CPU之間增加cache存儲器的目的是一C—。
A.增加內(nèi)存容量B.提高內(nèi)存可靠性
C.解決CPU和主存之間的速度匹配問題
D.增加內(nèi)存容量,同時加快存取速度
15.某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時改變,則可以選用一B—作為存儲芯片。
A.SRAMB.閃速存儲器C.cacheD.輔助存儲器
16.設(shè)變址寄存器為X,形式地址為D,(X)表示寄存器X的內(nèi)容,這種尋址方式的有效
地址為—A_o
A.EA=(X)+DB.EA=(X)+(D)C.EA=((X)+D)D.EA=((X)+(D))
17.在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為一B-o
A.隱含尋址B.立即尋址C.寄存器尋址D.直接尋址
18.下述I/O控制方式中,主要山程序?qū)崿F(xiàn)的是一B—
A.PPU(外圍處理機(jī))方式B.中斷方式C.DMA方式D.通道方式
19.系統(tǒng)總線中地址線的功能是一D-3
A.用于選擇主存單元地址B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備
C.用于選擇外存地址D.用于指定主存和I/O設(shè)備接口電路的地址
20.采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)要占用一D—的時間。
A.一個指令周期B.一個機(jī)器周期
C.一個時鐘周期D.一個存儲周期
21.馮.諾依曼機(jī)工作方式的基本特點(diǎn)是一Bi
A.多指令流單數(shù)據(jù)流B.按地址訪問并順序執(zhí)行指令
C.堆棧操作D.存儲器按內(nèi)容選擇地址
22.某機(jī)字長32位。其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,則垠大正整數(shù)為
一A-c
A.+(231-1)B.+(230-1)C.+(231+1)D.+(230+1)
23.假設(shè)下列字符碼中有奇偶位校驗(yàn),但沒有數(shù)據(jù)錯誤,采用偶校驗(yàn)的字符碼是一D-o
A.11001011B.11010110C.11000001D.11001001
24.設(shè)[x]補(bǔ)=I.xlx2x3x4,當(dāng)滿足A_時,x>-l/2成立。
A.xl必須為l,x2—x4至少有個為1B.火1必須為1,x2-x4任意
C.xl必須為0,x2—x4至少有一個為1D.xl必須為0,x2一x4任意
25.在主存和CPUZ間增加cache存儲器的目的是一C_。
A.增加內(nèi)存容量
B.提高內(nèi)存的可靠性
C.解決CPU與內(nèi)存之間的速度匹配問題
D.增加內(nèi)存容量,同時加快存取速度
26.采用虛擬存儲器的主要目的是—B-o
A.提高主存儲器的存IR速度B.擴(kuò)大存儲器空間,并能進(jìn)行自動管理
C.提高外存儲器的存取速度D.擴(kuò)大外存儲器的存儲空間
27.存儲器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于一D-o
A.存放程序B.存放軟件C.存放微程序D.存放程序和數(shù)據(jù)
28.在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為一B—。
A.隱含地址B.立即尋址C.寄存器尋址D.直接尋址
29.指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實(shí)現(xiàn)一D-o
A.堆棧尋址B.程序的條件轉(zhuǎn)移
C.程序的無條件轉(zhuǎn)移D.程序的條件轉(zhuǎn)移成無條件轉(zhuǎn)移
30.堆棧尋址方式中,沒A為累加器,SP為堆棧指示器,Msp為SP指示的棧頂單元。如果進(jìn)
棧操作的動作順序是(A)Msp,(SP)?1,SP,那么出棧操作應(yīng)為一B—o
A.(Msp)->A,(SP)+1->SPB.(SP)+l->SP,(Msp)->A
C.(SP)-l->SP,(Msp)->AD.(Msp)->A,(SP)-I->SP
31.Intel80486是32位微處理器,pentiumD_位處理器。
A.16B.32C.48D.64
32.指令周期是指一C-o
A.CPU從主存iR出一?條指令的時間。
B.CPU執(zhí)行-一條指令的時■間
C.CPU從主存取出一條指令加上執(zhí)行這條指令的時間
D.時鐘周期時間
33.指出下面描述匯編語言特性的句子中概念上有錯誤的句子一C—。
A.對程序員的訓(xùn)練要求來說,需要硬件知識
B.匯編語言對機(jī)器的依賴性高
C.用匯編語言編制程序的難度比高級語言小
D.匯編語言編寫的程序執(zhí)行速度比高級語言快
34.總線中地址線的用處是一D_。
A.選擇主存單元地址B.選擇進(jìn)行信息傳輸?shù)脑O(shè)備
C.選擇外存地址D.指定主存單元和1/0設(shè)備接口電路的選擇地址
35.異步控制常用于一A__中,作為其主要控制方式。
A.單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外圍設(shè)備。
B.微型機(jī)中的CPU控制
C.組合邏輯控制的CPU
D.微程序控制器
36.在一A—的計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲器單元統(tǒng)一編址,因此可以不使用I/O指令。
A.單總線B.雙總線C.三總線D.多總線
37.CD-ROM光盤是一B—型光盤,可用做計(jì)算機(jī)的存儲器和數(shù)字化多媒體設(shè)備。
A.重寫,內(nèi)B.只讀,外C.一次,外D.只讀,內(nèi)
38.CPU響應(yīng)中斷時,進(jìn)入''中斷周期”采用硬件方法保護(hù)并更新程序計(jì)數(shù)器PC內(nèi)容而不是
由軟件完成,主要因?yàn)橐籄_o
A.能進(jìn)入中斷處理程序并能止確返問原程序。
B.節(jié)省內(nèi)存。
C.提高處理機(jī)速度。
D.易于編制中斷處理程序。
39.采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)就要占用一C
A.一個指令周期B.一個機(jī)器周期
C.一個存儲周期D.一個總線周期
40.CPU對通道的請求形式是一D~o
A.自陷B.中斷C.通道命令D.I/O指令
41.完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括一D-o
A.運(yùn)算器、存儲器、控制器B.外部設(shè)備和主機(jī)
C.主機(jī)和實(shí)用程序D.配套的硬件設(shè)備和軟件設(shè)備
42.下列數(shù)中最大的數(shù)為一B—o
A.(10010101)2B.(227)8C.(96)16D.(143)5
43.電子郵件是指一B一
A.用計(jì)算機(jī)管理郵政信件B.通過計(jì)算機(jī)網(wǎng)絡(luò)收發(fā)消息
C.用計(jì)算機(jī)管理電話系統(tǒng)D.用計(jì)算機(jī)處理收發(fā)報(bào)業(yè)務(wù)
44.設(shè)字長32位,使用IEEE格式,則階碼采用一C—表示。
A.補(bǔ)碼B.原碼C.移碼D.反碼
45.四片74181ALU和一片74182cLA器件相配合,具有如下進(jìn)位傳遞功能一B—。
A.形波進(jìn)位B.組內(nèi)先行進(jìn)位,t1I[間先行進(jìn)位
C.紐內(nèi)先行進(jìn)位,組間行波進(jìn)位D.組內(nèi)形波進(jìn)位,組間先行進(jìn)位
46.某機(jī)字長32位,存儲容量1MB。若按字編址,它的尋址范圍是—C_。
A.1MB.512KBC.256KD.256KB
47.EPROM是指一D—o
A.閃速存儲器B.只讀存儲器
C.可編程的只讀存儲器D.光擦可編程的只讀存儲器
48.相聯(lián)存儲器是按一C—進(jìn)行尋址的存儲器。
A.地址指定方式B.堆棧存4X方式
C.內(nèi)容指定方式D.地址指定方式與堆棧存取方式結(jié)合
49.總地址指令中為了完成兩個數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個操作數(shù)外,另一個數(shù)常
需采用—C_o
A.堆棧尋址方式B.立即尋址方式
C.隱含尋址方式D.間接尋址方式
50.二地址指令中,操作數(shù)的物理位置不可能采取的結(jié)構(gòu)是_D_。
A.寄存器一寄存器B.寄存器一存儲器
C.存儲器一存儲器D.寄存器一鎖存器
51.操作控制器的功能是一D_。
A.產(chǎn)生時序信號
B.從主存4又出一條指令
C.完成指令操作碼譯碼
D.從主存U又出指令,完成指令操作碼譯碼,并產(chǎn)生相關(guān)的操作控制信號,以解釋執(zhí)行該指令
52.同步控制是一C—。
A.只適用于CPU控制的方式B.只適用于外圍設(shè)備控制的方式
C.山統(tǒng)一時序信號控制的方式D.所有指令執(zhí)行時間都相同的方式
53.以下敘述中不止確的句子是D—o
A.同一個CPU周期中,可以并行執(zhí)行的微操作叫相容性微操作
B.同一個CPU周期中,不可以并行執(zhí)行的微操作叫相容性微操作
C.同一個CPU周期中,可以并行執(zhí)行的微操作叫相斥性微操作
D.同一個CPU周期中,不可以并行執(zhí)行的微操作叫相斥性微操作
54.會產(chǎn)生DMA請求的總線部件是一D—o
A.任何外設(shè)B.高速外設(shè)
C.需要與主機(jī)批量交換數(shù)據(jù)的外設(shè)D.具有DMA接口的外設(shè)
55?同步通信之所以比異步通信具有較高的傳輸頻率是因?yàn)橐籇_。
A.同步通信不需要應(yīng)答信號且同步通信方式的總線長度較短
B.同步通信用一個公共的時鐘信號進(jìn)行同步
C.同步通信中,各部件存取時間比較接近
D.以上因素的總和
56.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用一A方法,對提高系統(tǒng)的吞吐率殿有效。
A.多端口存儲器B.提高主存的速度
C.交叉編址多模存儲器D.高速緩沖存儲器
57.為了使設(shè)備相對獨(dú)立,磁盤控制器的功能全部轉(zhuǎn)到設(shè)備中,主機(jī)與設(shè)備間應(yīng)采用一A_接
口。
A.SCSIB.專用C.ESDI
58.中斷向量地址是一C—o
A.子程序入口地址B.中斷服務(wù)例行程序入口地址
C.中斷服務(wù)例行程序入口地址的地址D.主程序返何地址
59.通道對CPU的請求方式是一B—o
A.自陷B.中斷C.通道命令D.跳轉(zhuǎn)指令
60.周期挪用(竊取)方式常用于一A一中。
A.直接內(nèi)存存取方式的輸入/輸出
B.直接程序傳送方式的輸入/輸出
C.CPU的某寄存器與存儲器zr可的直接傳送
D.程序中斷方式的輸入/輸出
61.計(jì)算機(jī)的存儲器系統(tǒng)是指一D-o
A.RAM存儲器B.ROM存儲器
C.主存儲器D.cache,主存儲器和外存儲器
62.至今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理曲是一C-o
A.節(jié)約元件B.運(yùn)算速度快
C.物理器件性能決定D.信息處理方便
63.某機(jī)字長32位,英中1位符號位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,則最小負(fù)整數(shù)為
—A_c
A.-(231-1)B.-(230-1)C.-(231+1)D.-(230+1)
64.*=+0.1011>=+0.0110,貝|用補(bǔ)碼運(yùn)算[x-刃補(bǔ)二一A—。
A.0.0101B.0.0001C.1.1011D?1.1111
65.存儲單元是指B—o
A.存放一個二進(jìn)制信息位的存儲元
B.存放一個機(jī)器字的所有存儲元集合
C.存放一個字節(jié)的所有存儲元集合
D.存放兩個字節(jié)的所有存儲元集合
66.某存儲器芯片的存儲容量為8Kx8位,則它的地址線和數(shù)據(jù)線引腳相加的和為
A.12B.13C.21D.22
67.在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過D—來實(shí)現(xiàn)。
A.原碼運(yùn)算的--進(jìn)制減法器B.補(bǔ)碼運(yùn)算的一進(jìn)制減法器
C.補(bǔ)碼運(yùn)算的十進(jìn)制加發(fā)器D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器
68.對于某個寄存器中操作數(shù)的尋址方式稱為一C—尋址。
A.直接B.間接C.寄存器克接D.寄存器間接
69.運(yùn)算型指令的尋址與轉(zhuǎn)移型指令的尋址不同點(diǎn)在于一A.
A.前者取操作數(shù),后者決定程序轉(zhuǎn)移地址
B.后者操作數(shù),前者決定程序轉(zhuǎn)移地址
C.前者是短指令,后者是長指令
D.前者是長指令,后者是短指令
70.程序控制類指令的功能是一D—。
A.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算
B.進(jìn)行主存與CPU之間的數(shù)據(jù)傳送
C.進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送
D.改變程序執(zhí)行的順序
71.在CPU中跟蹤指令后繼地址的寄存器是一B
A.主存地址寄存器B.程序計(jì)數(shù)器
C.指令寄存器D.狀態(tài)條件寄存器
72.微程序控制器中,機(jī)器指令與微指令的關(guān)系是_B一。
A.每一條機(jī)器指令山一條微指令來執(zhí)行
B.每一條機(jī)器指令山一段山微指令編成的微程序來解釋執(zhí)行
C.一段機(jī)器指令紐成的程序可山一條微指令來執(zhí)行
D.一條微指令山若干條機(jī)器指令紐?成
73.系統(tǒng)總線中控制線的功能是一A_。
A.提供主存、I/O接口設(shè)備的控制信號和響應(yīng)信號及時序信號
B.提供數(shù)據(jù)信息
C.提供主存、I/O接口設(shè)備的控制信號
D.提供主存、I/O接口設(shè)備的響應(yīng)信號
74.從信息流的傳送效率來看,一B—工作效率最低。
A.三總線系統(tǒng)B.單總線系統(tǒng)C.雙總線系統(tǒng)D.多總線系統(tǒng)
75.三種集中式總線仲裁中,_A-方式對電路故障最敏感。
A.鏈?zhǔn)讲樵傿.計(jì)數(shù)器定時查詢C.獨(dú)立請求
76.用于筆記本電腦的大容量存儲器是C_=
A.軟磁盤B.硬磁盤C.固態(tài)盤D.寄存器
77.具有自同步能力的記錄方式是一BCDi
A.NREB.PMC.MFMD.FM
78.一臺計(jì)算機(jī)對n個數(shù)據(jù)源進(jìn)行分時采集送入主存,然后分時處理,采集數(shù)據(jù)時最好的方
案是使用一D—=
A.堆棧緩沖區(qū)B.一-個指針的緩沖區(qū)
C.兩個指針的緩沖區(qū)D.n個指針的n個緩沖區(qū)
79.為了便于實(shí)現(xiàn)多級中斷,保存現(xiàn)場垠有效的方法是采用一B—。
A.通用寄存器B.堆棧C.存儲器D.外存
80.CPU對通道的請求形式是一D—。
A.自陷B.中斷C.通道命令D.I/O指令
81.計(jì)算機(jī)科技文獻(xiàn)中,英文縮寫CAI代表一B_。
A.計(jì)算機(jī)輔助制造B.計(jì)算機(jī)輔助教學(xué)
C.計(jì)算機(jī)輔助設(shè)計(jì)D.計(jì)算機(jī)輔助管理
82.某機(jī)字長32位。其中I位符號位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示,則垠大正小數(shù)為
—B—o
A.+(1-2-32)B.+(1-2-31)C.+(1-2-30)D.2-31-1
83.某機(jī)字長32位,采用IEEE格式,則階碼采用一C—表示。
A補(bǔ)碼B原碼C移碼D反碼
84.運(yùn)算器的核心部分是一C-o
A.數(shù)據(jù)總線B.多路開關(guān)C.算術(shù)邏輯運(yùn)算單元D.累加寄存器
85.某計(jì)算機(jī)字長為32位,其存儲器容量為16MB,若按字編址,它的尋址范圍是一B_3
A.8MBB.4MC.4MBD.8M
86.存儲周期是指一C_。
A.存儲器的讀出時間
B.存儲器的寫入口寸間
C.存儲器進(jìn)行連續(xù)讀和寫操作所允許的最短時間間隔
D.存儲器進(jìn)行連續(xù)寫操作所允許的最短時間間隔
87.在虛擬存儲器中,當(dāng)程序止在執(zhí)行時,山一D—完成地址映射。
A.程序員B.編譯器C.裝入程序D.操作系統(tǒng)
88.零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,因此它的操作數(shù)可以來自—B-o
A.立即數(shù)和棧頂B.棧頂和次棧頂
C.暫存器和棧頂D.寄存器和內(nèi)存單元
89.寄存器間接尋址方式中,操作數(shù)處在一B-o
A.通用寄存器B.主存單元C.程序計(jì)數(shù)器D?堆棧
90.和具有m個并行部件的處理器相比,一個m段流水線處理器一A_。
A.具備同等水平的吞吐能力B.不具備同等水平的吞吐能力
C.吞吐能力大于前者的吞吐能力D.吞吐能力小于前者的吞吐能力
91._D_用于保存當(dāng)前止在執(zhí)行的一條指令。
A.緩沖寄存器B.地址寄存器C.程序計(jì)數(shù)器D.指令寄存器
92.水平型微指令與垂直型微指令相比,一B—。
A.前者一?次只能完成一個操作
B.后者一?次只能完成一個操作
C.兩者都是一次只能完成一個操作
D.兩者都能一次完成多個操作
93.集中式總線仲裁中,一C—響應(yīng)時間最快。
A.菊花鏈方式B.計(jì)數(shù)器定時杳詢方式C.獨(dú)立請求方式
94.描述當(dāng)代流行總線結(jié)構(gòu)中,基本概念表述正確的句子是_B_。
A.當(dāng)代流行總線結(jié)構(gòu)不是標(biāo)準(zhǔn)總線
B.當(dāng)代總線結(jié)構(gòu)中,CPU和它私有的cache-起作為一個模塊與總線相連
C.系統(tǒng)中只允許有一個這樣的CPU模塊
D.總線是處理器引腳的延伸
95.CPU將一個字節(jié)羽變量送到CRT顯示,CRT總線接口中設(shè)有8位數(shù)據(jù)寄存器,則CPU將該
字節(jié)型變量的二進(jìn)制碼以—D_方式送到接口,再山接口發(fā)送到CRT。
A.并行B.串行C.分時D.并串行
96.當(dāng)采用一A_輸入操作情況下,除非計(jì)算機(jī)等待數(shù)據(jù),否則無法傳送數(shù)據(jù)給計(jì)算機(jī)
A.程序杳詢方式B.中斷方式C.DMA方式D.獨(dú)立請求方式
97.微型機(jī)系統(tǒng)中,外圍設(shè)備通過適配器與主板的系統(tǒng)總線柑連接,英功能是一D_o
A.數(shù)據(jù)緩沖和數(shù)據(jù)格式轉(zhuǎn)換B.監(jiān)測外圍設(shè)備的狀態(tài)
C.控制外圍設(shè)備的操作D.前三種功能的綜合作用
98.中斷向量地址是_C_o
A.子程序入口地址B.中斷服務(wù)例行程序入口地址
C.中斷服務(wù)例行程序入口地址的地址D.4J斷返向地址
99.CPU讀/寫控制信號的作用是一D—。
A.決定數(shù)據(jù)總線上的數(shù)據(jù)流方向B.控制存儲器操作(R/W)的類型
C.控制流入、流出存儲器信息的方向D.以上任一作用
100.某存儲器芯片的存儲容杲為8Kx8位,則它的地址線和數(shù)據(jù)線引腳相加的和為一A-O
A.21B.20C.18D.16
101.計(jì)算機(jī)與日常使用的袖珍計(jì)算器的本質(zhì)區(qū)別在于一D_。
A.運(yùn)算速度的高低B.存儲器容量的大小
C.規(guī)模的大小D.自動化程度的高低
102.完象的計(jì)算機(jī)系統(tǒng)應(yīng)包括一A——
A.配套的硬件設(shè)備和軟件系統(tǒng)B.外部設(shè)備和主機(jī)
C.運(yùn)算器、存儲器、控制器D.主機(jī)和實(shí)用程序
103.下列數(shù)中最小的數(shù)為一C—o
A.(101001)BCDB.(40)10
C.(23)8D.(19)16
104.H;16位字長的字,采用2的補(bǔ)碼形式表示時,一個字所能表示的輟數(shù)范圍是D_3
A.-215—+2I5B.-(215-1)~+(215-1)
C.-(215+1)~+215D.-215-+(215—1)
105.原碼加減法是指一D—o
A.操作數(shù)用原碼表示,連同符號位直接相加減
B.操作數(shù)U又絕對■值,直接相加減,符號位單獨(dú)處理
C.操作數(shù)用原碼表示,尾數(shù)直接相加減,符號位單獨(dú)處理
D.操作數(shù)用原碼表示,根據(jù)兩數(shù)符號決定實(shí)際操作,符號位的獨(dú)處理
106.定點(diǎn)運(yùn)算器用來進(jìn)行一A—。
A.定點(diǎn)數(shù)運(yùn)算B.浮點(diǎn)數(shù)運(yùn)算
C.既進(jìn)行定點(diǎn)數(shù)運(yùn)算也進(jìn)行浮點(diǎn)數(shù)運(yùn)算
D.十進(jìn)制數(shù)加減法
107.某計(jì)算機(jī)字長32位,其存儲容量為32MB,若按字編址,那么它的尋址范圍是一C一
A.8MBB.16MC.8MD.32M
108.用的虛擬存儲系統(tǒng)山B—兩級存儲器紐成,其中是大容量的磁農(nóng)面存儲
器。
A.快存一輔存,輔存B.主存一輔存,輔存
C.快存一主存,輔存D.通用寄存器一主存,主存
109.某一RAM芯片,其容量為1024X8位,其數(shù)據(jù)線和地址線分別為一C—。
A.3,10B.10,3C.8,10D.10,8
110.變址尋址方式中,操作數(shù)的有效地址等于—D—。
A.堆棧指示器內(nèi)容加上形式地址(位移量)
B.程序計(jì)數(shù)器內(nèi)容加上形式地址
C.基值寄存器內(nèi)容加上形式地址
D.變址寄存器內(nèi)容加上形式地址
111.一個子程序在主程序執(zhí)行期間可以多次被調(diào)用,甚至可以白C調(diào)用自己,實(shí)現(xiàn)這種調(diào)
用的最好的辦法是使用一B_。
A.寄存器B.堆棧C.鎖存器D.主存
112.為了確定下一?條微指令的地址,通常采用斷定方式,英基本思想是一B—。
A.用程序計(jì)數(shù)器PC3fc產(chǎn)生后繼微指令地址
B.通過微指令順序控制字段曲設(shè)計(jì)者指定或【11設(shè)計(jì)者指定的判別字段控制產(chǎn)生后繼微指令
地址
C.用微程序計(jì)數(shù)器pPC來產(chǎn)生后繼微指令地址
D.通過指令中指定一個專門字段來控制產(chǎn)生后繼微指令地址
113.CPU是指一C—o
A.運(yùn)算器B.控制器
D.運(yùn)算器、控制器和cacheD.主機(jī)
114.描述流水CPU基本概念中,止確表述的句子是—A—。
A.流水CPU是一種非常經(jīng)濟(jì)而實(shí)用的時間并行技術(shù)
B.流水CPU是以空間并行性為原理構(gòu)造的處理器
C.流水CPU一定是多媒體CPU
D.流水CPU一定是RISC機(jī)器
115.總線中地址線的功能是一C-o
A.用于選擇存儲器單元
B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備
C.用于指定存儲器單-元和I/O設(shè)備接口電路的選擇地址
D.以上四項(xiàng)均不是
116.PCI總線的基本傳輸機(jī)制是一C—。
A.并行傳送B.串行傳送C.猝發(fā)式傳送D.DMA傳送
117.根據(jù)傳送信息的種類不同,系統(tǒng)總線分為一B-o
A.地址線和數(shù)據(jù)線B.地址線、數(shù)據(jù)線和控制線
C.地址線、數(shù)據(jù)線和響應(yīng)線D.數(shù)據(jù)線和控制線
118.CRT的分辨率為1024x1024像素,像素的顏色數(shù)為256,則刷新存儲器的容量是
A.256KBB.512KBC.1MBD.8MB
119.下而哪種情況會產(chǎn)生中斷請求?一A—
A.一次I/O操作結(jié)束B.兩數(shù)相加
C.產(chǎn)生存儲周期“竊取”D.一條指令執(zhí)行結(jié)束
120.在數(shù)據(jù)傳送過程中,數(shù)據(jù)山串行變并行或山并行變串行,英轉(zhuǎn)換是通過一A—。
A.移位寄存器B.數(shù)據(jù)寄存器
C.鎖存器D.指令寄存器
121.“與非”門中的某一個輸入值為V,那么它的輸出值一B—o
A.為“(TB.為力”
C.取決于正邏輯還是負(fù)邏輯D.要取決于其他輸入端的值
122.假定下列字符碼中有奇偶校驗(yàn)位,但沒有數(shù)據(jù)錯?誤,采用奇校驗(yàn)的字符碼有一C_。
(四個數(shù)為①10011010@11010000(3)11010111@10111100)
A.①③B.①C.②④D.④
123.下列表達(dá)式中正確的運(yùn)算結(jié)果為一D—。
A.(10101)2x(2)10=(20202)2
B.(10101)8x(8)10=(80808)8
C.(101010)&(70707)8=(11011)8
D.(10101)8x(7)10=(70707)8
124.在定點(diǎn)運(yùn)算器中,尢論采用雙符號位還是的符號位,必須有一B—,它一般用異或門來實(shí)
現(xiàn)。
A.譯碼電路B.溢出判斷電路C.編碼電路D.移位電路
125.某機(jī)字長32位,其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)農(nóng)示,則最小負(fù)小數(shù)為
一
A.?(1-2-31)B.-(1-2-32)C.-(1-2-30)D.-231
126.運(yùn)算器的主要功能除了進(jìn)行算術(shù)運(yùn)算之外,還能進(jìn)行一B-o
A.初等函數(shù)運(yùn)算B.邏輯運(yùn)算C.對貂判斷D.浮點(diǎn)運(yùn)算
127.和內(nèi)存儲器柑比,外存儲器的特點(diǎn)是一B—。
A.容量大,速度快,成本低B.容量大,速度慢,成本低
C.容量小,速度快,成本高D.容量小,速度快,成本低
128.某一SRAM芯片,其容量為1024x8位,包括電源端和接地端,該芯片引出線的最小數(shù)目
應(yīng)為一D—□
A.13B.15C.18D.20
129.雙端口存儲器在一B—情況下會發(fā)生讀/寫沖突。
A.左端口與右端口的地址碼不同B.左、右端口的地址碼相同
C.左、右端口的數(shù)據(jù)碼相同D.左、右端口的數(shù)據(jù)碼不同
130.二地址指令中,操作數(shù)的物理位不會安排在一c—。
A.兩個主存單元B.一個主存單元和一個寄存器
C.相聯(lián)存儲器D.兩個寄存器
131.寄存器直接尋址方式中,操作數(shù)處在一A—。
A.寄存器B.主存單元C.堆棧D.程序計(jì)數(shù)器
132.位操作類指令的功能是_B—3
A.對CPU內(nèi)部通用寄存器或主存某一單元任一位進(jìn)行狀態(tài)檢測(0或1)
B.文寸CPU內(nèi)部通用寄存器或主存某一單元任一位進(jìn)行狀態(tài)檢測或強(qiáng)
C.文寸CPU內(nèi)部通用寄存器或主存某一單元任一位進(jìn)行狀態(tài)強(qiáng)置
D.進(jìn)行移位操作
133.操作控制器的功能是一D—。
A.從主存i|X出一?條指令
B.完成指令操作碼譯碼
C.產(chǎn)生時序信號
D.從主存取出指令,完成指令操作碼譯碼,并產(chǎn)生有關(guān)操作控制信號,以解釋執(zhí)行該指令
134.CPU從主存取出一條指令并執(zhí)行該指令的時間叫做一B—。
A.機(jī)器周期B.指令周期C.時鐘周期D.總線周期
135.異步控制常用于一C—中,作為其主要控制方式
A.微型機(jī)中的CPU控制B.微程序控制器
C.單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外圍設(shè)備D.硬布線控制的CPU
136.從吞吐量5^看,一A—最強(qiáng)。
A.三總線系統(tǒng)B.單總線系統(tǒng)C.雙總線系統(tǒng)
137.描述PCI總線中基本概念表述不正確的是一B—o
A.HOST總線不僅連接主存,還可以連接多個CPU
B.以橋連接實(shí)現(xiàn)的PCI總線結(jié)構(gòu)不允許多總線并行工作
C.PCI總線體系中有三種橋,它們都是PCI設(shè)備
D.橋的作用可使所有的存取都按CPU的需耍出線在總線上
138.CRT的顏色數(shù)為256色,則刷新存儲器每個單元的字長是一C—。
A.256位B.16位C.8位D.7位
139.屬于發(fā)生中斷請求的條件的是一B—。
A.一次邏輯運(yùn)算結(jié)束B.一次DMA操作結(jié)束
C.一次算術(shù)運(yùn)算結(jié)束D.一條指令執(zhí)行結(jié)束
140.IEEE1394的高速特性適合于新型高速硬盤和多媒休數(shù)據(jù)傳送。它的數(shù)據(jù)傳輸率標(biāo)準(zhǔn)是
—C—=
A.50M位/SB.500M位/SC.400M位/SD.300M位/S
141.郵局把信件進(jìn)行自動分揀,使用的計(jì)算機(jī)技術(shù)是一D—。
A.機(jī)器翻譯B.白然語言理解C.機(jī)器證明D.模式識別
142.下列數(shù)中最大數(shù)為一B_。
A.(101001)2B.(52)8C.(13)16D.(101001)BCD
143.某機(jī)字長16位,定點(diǎn)表示,尾數(shù)15位,數(shù)符1位,則定點(diǎn)法原碼整數(shù)農(nóng)示的最大止數(shù)為
—A_
A.(215-1)I0B.?(215?1)10
C.(1-2-15)10D.-(1-2-15)10
144.算術(shù)/邏輯運(yùn)算單元74181ALU可完成一A_。
A.16種算術(shù)運(yùn)算和16種邏輯運(yùn)算功能
B.16種算術(shù)運(yùn)算和8種邏輯運(yùn)算功能
C.8種算術(shù)運(yùn)算和16種邏輯運(yùn)算功能
D.8種算術(shù)運(yùn)算和8種邏輯運(yùn)算功能
145.某計(jì)算機(jī)字長16位,其存儲容量為2MB,若按半字編址,它的尋址范圍是一C」
A.8MB.4MC.2MD.IM
146.磁盤存儲器的等待口寸間通常是指一A_=
A.磁盤旋轉(zhuǎn)半周所需的時■間B.磁盤轉(zhuǎn)2/3周所需時間
C.磁盤轉(zhuǎn)1/3周所需時間D.磁盤轉(zhuǎn)一周所需時■間
147.下列有關(guān)存儲器的描述中,不正確的是一A—。
A.多體交叉存儲器主要解決擴(kuò)充容量問題
B.訪問存儲器的請求是山CPU發(fā)出的
C.cache與主存統(tǒng)一編址,即主存空間的某一部分屬于cache
D.cache的功能全山硬件實(shí)現(xiàn)
148.殆用的虛擬存儲器系統(tǒng)山一B—兩級存儲器組成,其中輔存是大量的磁衣面存儲器。
A.快存一主存B.主存一輔存
C.通用寄存器一主存D.快存一輔存
149.寄存器間接尋址方式中,操作數(shù)處在一C—=
A.通用寄存器B.程序計(jì)數(shù)器C.主存單元D.堆棧
150.邏輯右移指令執(zhí)行的操作是一A—。
A.符號位填0,并順次右移1位,最低位移至進(jìn)位標(biāo)志位
B.符號位不變,并順次右移1位,最低位移至進(jìn)位標(biāo)志位
C.進(jìn)位標(biāo)志位移至符號位,順次右移1位,最低位移至進(jìn)位標(biāo)志位
D.符號位填1,并順次右移1位,最低位移至進(jìn)位標(biāo)志位
151.指令系統(tǒng)中采用不同尋址方式的目的主要是一Ci
A.實(shí)現(xiàn)存儲器程序和程序控制
B.可以直接訪問外存
C.縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性
D.提供擴(kuò)展操作碼的可能并降低指令譯碼難度
152.CPU包含—D_口
A.運(yùn)算器B.控制器
C.運(yùn)算器、控制器和主存儲器D.運(yùn)算器、控制器和cache
153.假設(shè)微操作控制信號用Cn來表示,指令操作碼譯碼器輸出用Im表示,節(jié)拍電位信號用
Mk表示,節(jié)才“脈沖信號用Ti表示,狀態(tài)反饋信息用Bj表示,則硬布線控制器的基本原理可
表示為一D—。
A.Cn=f(Im,Ti)B.Cn=f(lm,Bj)
C.Cn=f(Mk,Ti,Bj)D.Cn=f(Im,Mk,Ti,Bj)
154.HI于CPU內(nèi)部的操作速度較快,而CPU訪問一次主存所花的時間較長,因此機(jī)器周期通
常用一B—來規(guī)定。
A.主存中讀取一?個數(shù)據(jù)字的最長時間
B.主存中讀取一個指令字的最短時間
C.主存中讀收一個數(shù)據(jù)字的平均時間
D.主存中寫入一個數(shù)據(jù)字的平均時間
155.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用一A_方法,對提高系統(tǒng)的吞吐率最有效。
A.多端口存儲器B.提高主存的速度
C.cacheD.交叉編址多模塊存儲器
156.計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同口寸一C_。
A.減少信息傳輸量B.提高信息傳輸速度
C.減少了信息傳輸線的條數(shù)D.減少了存儲器占用時間
157.描述PCI總線中基本概念表述不正確的是一B—。
A.PCI設(shè)備不一定是主設(shè)備
B.PCI總線是一個與處理器有關(guān)的高速外圍總線
C.PCI總線的基本傳輸機(jī)制是猝發(fā)式傳送
D.系統(tǒng)中允許有多條PC1總線
15&帶有處理器的設(shè)備一?般稱為一A_設(shè)備。
A.智能化B.交互式C.運(yùn)程通信D.過程控制
159.中斷向量地址是一C—o
A.子程序入口地址B.中斷服務(wù)例行程序入口地址
C.中斷服務(wù)例行程序入口地址的指示器D.中斷返何地址
160.并行I/O標(biāo)準(zhǔn)接口SCSI中,一塊適配器可以連接一B—臺具有SCSI接口的設(shè)備。
A.6B.7-I5C.8D.9
161.2000年我國研制的神威號計(jì)算機(jī)的浮點(diǎn)運(yùn)算速度達(dá)到每秒一C—億次。
A.10000B.4080C.3840D.2840
162.目前大多數(shù)集成電路生產(chǎn)中,所采用的基本材料為一B-c
A.非品硅B.單品硅C.多品硅D.硫化鎘
163.某機(jī)字長32位,其中數(shù)符1位,則定點(diǎn)輟數(shù)表示的最小負(fù)數(shù)值為一A—。
A.-(231-1)B.-(232-l)C.-231D.-232
164.在機(jī)器數(shù)中,零的表示形式是唯一的。
A.原碼和補(bǔ)碼B.反碼C.移碼D.補(bǔ)碼
165.多路開關(guān)是一種用來從n個數(shù)據(jù)源中選擇一CD—數(shù)據(jù)送到一公共目的地的器件,英功能
實(shí)現(xiàn)述可用一B—來代替。
A.一個以上,與非門B.一個,三態(tài)緩沖器
C.n個,三態(tài)緩沖器D.n個以上,或非門
166.浮點(diǎn)運(yùn)算器的描述中,止確的句子是一B-o
A.階碼部件可實(shí)現(xiàn)加、減、乘、除四種運(yùn)算
B.階碼部件只進(jìn)行階碼相加、相減和比較操作
C.階碼部件只進(jìn)行階碼相加、相減操作
D.尾數(shù)部件只進(jìn)行乘法和除法運(yùn)算
167.模4交叉存儲器有4個存儲模塊,它們有各白的一C—。
A.地址寄存器
B.地址寄存器和指令寄存器
C.地址寄存器和數(shù)據(jù)緩沖寄存器
D.地址寄存器、數(shù)據(jù)緩沖寄存器和指令寄存器
168.某機(jī)字長64位,存儲器容量是32MB。若按半字編址,那么它的尋址范圍是_D_o
A.64MB.32MC.16MD.8M
169.雙端口存儲器之所以能高速進(jìn)行讀/寫,是因?yàn)椴捎靡籆r
A.新型器件B.流水技術(shù)
C.兩套相互獨(dú)立的讀寫電路D.高速芯片
170.寄存器直接尋址方式中,寄存器中所存的是一A-0
A.操作數(shù)
B.存放操作數(shù)的主存單元的地址
C.存放操作數(shù)的寄存器的編號
D.存放操作數(shù)的主存甲元地址的地址
171.指令的尋址方式采用跳躍尋址方式時,可實(shí)現(xiàn)一D_。
A.堆棧尋址B.程序的條件轉(zhuǎn)移
C.程序的無條件轉(zhuǎn)移D.程序的條件轉(zhuǎn)移或無條件轉(zhuǎn)移
172.下面描述RISC指令系統(tǒng)中基本概念不止確的句子是一Cr
A.選取使用頻率高的一些簡單指令,指令條數(shù)少
B.指令長度固定
C.指令格式種類多,尋址方式種類多
D.只有L反數(shù)/存數(shù)指令訪問存儲器
173.同步控制是一A—o
A.山統(tǒng)一時序信號控制的方式B.所有指令執(zhí)行時間都柑同的方式
C.只適用于CPU控制的方式D.只適用于外圍設(shè)備控制的方式
174.PentiumCPU是一D—。
A.16位微處理器B.準(zhǔn)16位微處理器
C.32位微處理器D.64位微處理器
175.在CPU中,暫存指令的寄存器是一D—=
A.數(shù)據(jù)寄存器B.程序計(jì)數(shù)器
C.狀態(tài)條件寄存器D.指令寄存器
176.描述PCI總線基本概念中正確的句子是一A—a
A.PCI總線的基本傳輸機(jī)制是猝發(fā)式傳送
B.PCI總線是一個與處理器有關(guān)的高速外圍總線
C.PCI設(shè)備一定是主設(shè)備
E.系統(tǒng)中允許只有一條PCI總線
177.CPU的控制總線提供一D—o
A.數(shù)據(jù)信號流B.所有存儲器和I/O設(shè)備的時序信號及控制信號
C.來0I/O設(shè)備和存儲器的響應(yīng)信號D.B和C兩項(xiàng)
178.軟磁盤、硬磁盤、磁帶機(jī)、光盤屬于一B—設(shè)備。
A.遠(yuǎn)程通信B.外存儲器C.內(nèi)存儲器D.人機(jī)界面的I/O
179.在中斷發(fā)生時,山硬件保護(hù)并更新程序計(jì)數(shù)器PC,而不山軟件完成,主要是為一A_c
A.能進(jìn)入中斷處理程序并能止確返問原程序B?節(jié)省內(nèi)存
C.使中斷處理程序易于編制,不易出錯D.提高處理機(jī)速度
180.字符的編碼,目前普遍采用的是一D—碼。
A.16進(jìn)制B.8進(jìn)制C.BCDD.ASCII
181.計(jì)算機(jī)問附:至今,不管怎樣更新,依然保持“存儲程序”的概念,最早提出這種概念的是一
C_O
A.帕斯卡B.巴貝奇C.馮?諾依曼D.貝爾
182.下列數(shù)中最小的是一D_o
A.(10010011)2B.(92)16C.(227)8D.(143)10
183.某機(jī)字長16位,其中1位符號位,15位農(nóng)示尾數(shù),若用定點(diǎn)小數(shù)表示,最小負(fù)小數(shù)為
—B_o
A.-(1-2-14)B.-(1-2-15)C.-(l-2-16)D.-(215-l)
184.運(yùn)算器的主要功能是進(jìn)行一B_3
A.算術(shù)運(yùn)算B.算術(shù)運(yùn)算與邏輯運(yùn)算
C.邏輯運(yùn)算與初等函數(shù)運(yùn)算D.算術(shù)運(yùn)算、邏輯運(yùn)算和初等函數(shù)運(yùn)算
185.四片74181ALU和一片74182CLA器件相配合,具有傳遞功能。—C_
A.行波進(jìn)位B.紐內(nèi)行波進(jìn)位,紐?間先行進(jìn)位
C.紐.內(nèi)先行進(jìn)位,組間先行進(jìn)位D.組內(nèi)先行進(jìn)位,組間行波進(jìn)位
186.某RAM芯片,其存儲容量為1024x16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為一D_。
A.20,16B.20,4C.1024,4D.10,16
187.設(shè)寄存器位數(shù)為8位,機(jī)器采用補(bǔ)碼形式(含一位符號位)。對應(yīng)于十進(jìn)制數(shù)?38,寄存器
內(nèi)為一C_o
A.(B8)16B.(A6)16C.(DA)16D.(C8)16
188.磁盤存儲器的記錄方式采用一C_。
A.歸零制B.不歸零制C.改進(jìn)調(diào)頻制D.調(diào)相制
189.EPROM是指一B_o
A.隨機(jī)讀寫存儲器B.光擦可編程的只讀存儲器
C.電榕可編程的只讀存儲器D.只讀存儲器
190.指出下面描述匯編語言特性的句子中概念上止確的句子一A_。
A.對程序員的訓(xùn)練要求來說,需要硬件知識
B.匯編語言對機(jī)器的依賴性低
C.用匯編語言編制程序的難度比高級語言小
D.匯編語言編寫的程序執(zhí)行速度比高級語言慢
191.零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,因此它的操作數(shù)可以來6_C_。
A.立即數(shù)和棧頂B.寄存器和棧頂
C.棧頂和次棧頂D.寄存器和內(nèi)存單元
192.指令系統(tǒng)中采用不同尋址方式的目的主要是一D_o
A.可直接訪問外存
B.提供擴(kuò)展操作碼并降低指令譯碼難度
C.實(shí)現(xiàn)存儲程序和程序控制
D.縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性
193.下列關(guān)于微操作的描述止確的是一A_。
A.同一CPU周期中,可以并行執(zhí)行的微操作叫相容性微操作
B.同一CPU周期中,不可以并行執(zhí)行的微操作叫相容性微操作
C.同一CPU周期中,可以并行執(zhí)行的微操作叫相斥性微操作
D.在不同的CPU周期,可以并行執(zhí)行的微操作叫相斥性微操作
194.指令周期是指一B_o
A.CPU執(zhí)行一條指令的時間
B.從主存取出一條指令加上執(zhí)行這條指令的時間
C.時鐘周期時間
D.CPU從主存i|X出一?條指令的口寸間
195.下而對計(jì)算機(jī)總線的描述中,確切完備的概念是一D_o
A.地址信息、數(shù)據(jù)信息不能同時出現(xiàn)
B.地址信息與控制信息不能同時出現(xiàn)
C.數(shù)據(jù)信息與控制信息不能同時出現(xiàn)
D.兩種信息源的代碼不能在總線中同時傳送
196.同步通信之所以比并步通信具有較高的傳輸頻率是因?yàn)開D_o
A.同步通信不需要應(yīng)答信號且總線長度較短
B.同步通信用一個公共的時鐘信號進(jìn)行同步
C.同步通信中,各部件存取時間較接近
D.以上各項(xiàng)因素的綜合結(jié)果
197.在以DMA方式傳送數(shù)據(jù)過程中,由于沒有破壞一B一的內(nèi)容,所以一旦數(shù)據(jù)傳送完畢,主
機(jī)可以立即返何原程序。
A.程序計(jì)數(shù)器B.程序計(jì)數(shù)器和寄存器
C.指令寄存器D.非以上答案
19&帶有處理器的設(shè)備一般稱為一A_設(shè)備。
A.智能化B.自動化C.過程控制D.交互式
199.一臺計(jì)算機(jī)對n個數(shù)據(jù)源進(jìn)行分時取數(shù),然后分時處理。采集數(shù)據(jù)時,使用一D一最好。
A.堆棧緩沖區(qū)B.一個指針的單緩沖區(qū)
C.兩個指針的單緩沖區(qū)D.n個指針的n個緩沖區(qū)
200.周期挪用(竊取)方式簾用于一B一中。
A.直接程序傳送方式的輸入/輸出
B.育接內(nèi)存存取方式的輸入/輸出
C.程序中斷方式的輸入/輸出
D.CPU的某寄存器與存儲器之間的直接程序傳送
201.計(jì)算機(jī)在過程控制應(yīng)用時,控制單元必須使用的重要部件是一D_o
A.鍵盤B.CRTC.打印機(jī)D.數(shù)/模與模/數(shù)轉(zhuǎn)換器
202.設(shè)x=0.1101,則[x]補(bǔ)為一A_o
A.1.0011B,1.1101C.1.0010D.1J110
203.下列數(shù)中最大的是一A_。
A.(100101)2B.(44)8C.(23)16D.(35)10
204.用16位字長(其中1位符號位)表示定點(diǎn)整數(shù)時,所能表示的數(shù)值范圍是一A_。
A.0W|N|恣151B.OWINIW2161
C.owlN|$141D.OWIN|@16
205.運(yùn)算器的核心部分是一D_。
A.數(shù)據(jù)總線B.多路開關(guān)C.累加寄存器D.算術(shù)邏輯運(yùn)算單元
206,某計(jì)算機(jī)字長32位,存儲容量是8MB,若按雙字編址,那么它的尋址范圍是一C_o
A.256KB.512KC.1MD.2M
207.主存儲器和CPU之間增加cache的目的是B_3
A.擴(kuò)大主存儲器的容量
B.解決CPU和主存之間的速度兀配問題
C.擴(kuò)大CPU中通用寄存器的數(shù)量
D.既擴(kuò)大主存儲容量又?jǐn)U大CPU通用寄存器數(shù)量
208.閃速存儲器被稱為一B_o
A.光盤B.固態(tài)盤C.硬盤D.軟盤
209.采用虛擬存儲器的主要目的是一B_o
A.提高主存儲器的存取速度B.擴(kuò)大主存儲器的存儲空間
C.擴(kuò)大外存儲器的存儲空間D.提高外存儲器的存取速度
210.單地址指令中為了完成兩個數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個操作數(shù)外,另一?個數(shù)
常需采用_D_o
A.立即尋址方式B.間接尋址方式
C.堆棧尋址方式D.隱含尋址方式
211.程序控制類指令的功能是一B」
A.進(jìn)行算術(shù)和邏輯運(yùn)算B.改變程序執(zhí)行的順序
C.進(jìn)行CPU和I/O設(shè)備Z間的數(shù)據(jù)傳送
D.進(jìn)行主存與CPU之間的數(shù)據(jù)傳送
212.多媒體CPU是指一B_o
A.以時間并行性為原理構(gòu)造的處理器
B.帶有MMX技術(shù)的處理器,適合于圖像處理
C.精簡指令系統(tǒng)的處理器
D.擁有以上所有特點(diǎn)的處理器
213.微程序控制器中,機(jī)器指令與微指令的關(guān)系是一D_o
A.每一條機(jī)器指令山一?條微指令來執(zhí)行
B.一段機(jī)器指令紐成的程序可山一條微指令執(zhí)行
C.一條微指令山若干條機(jī)器指令組成
D.每一條機(jī)器指令山一段用微指令編成的微程序來解釋執(zhí)行
214.硬布線控制器是一種一B_o
A.用微程序技術(shù)設(shè)計(jì)的控制器
B.山門電路和觸發(fā)器構(gòu)成的復(fù)雜樹形網(wǎng)絡(luò)所形成的邏輯電路
C.用存儲邏輯技術(shù)設(shè)計(jì)的控制器
D.用微程序技術(shù)和存儲邏輯技術(shù)設(shè)計(jì)的控制器
215.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用一A_方式,對提高系統(tǒng)吞吐率最有效。
A.多端口存儲器B.交叉編址多模存儲器
C.高速緩沖存儲器D.提高主存的速度
216.從信息流的傳送效率來看,_A_工作效率最低。
A.單總線系統(tǒng)B.雙總線系統(tǒng)
C.三總線系統(tǒng)D.多總線系統(tǒng)
217.在三種集中式總線仲裁中,獨(dú)立請求方式響應(yīng)時■間最快,但它是以一B一為代價的。
A.增加仲裁器開銷B.增加控制線數(shù)
C.增加仲裁器開銷和控制線數(shù)D.增加總線占用時間
21&磁盤驅(qū)動器向盤片磁層紀(jì)錄數(shù)據(jù)時,采用一B一方式寫入。
A.并行B.串行C.并一串行D.串一并行
219.下面哪種情況下,可能不發(fā)生中斷請求一B_o
A.DMA操作結(jié)束B.一條指令執(zhí)行完畢
C.機(jī)器出現(xiàn)故障D.執(zhí)行“軟中斷”指令
220.采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)就要占用一CJI勺時間。
A.一個指令周期B.一個機(jī)器周期
C.一個存儲周期D.一個總線周期
221.將有關(guān)數(shù)據(jù)加以分類、統(tǒng)計(jì)、分析,以qx得有利用價值的信息,我們稱其為—c_。
A.數(shù)值計(jì)算B.輔助設(shè)計(jì)C.數(shù)據(jù)處理D.實(shí)時控制
222.目前的計(jì)算機(jī),從原理上講一C_o
A.指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放
B.指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放
C.指令和數(shù)據(jù)都以二進(jìn)制形式存放
D.指令和數(shù)據(jù)都以十進(jìn)制形式存放
223.根據(jù)國標(biāo)規(guī)定,每個漢字在計(jì)算機(jī)內(nèi)占用一B_存儲。
A.—個字節(jié)B.二個字節(jié)C.三個字節(jié)D.四個字節(jié)
224.下列數(shù)中最小的數(shù)為一A_o
A.(101001)2B.(52)8C.(2B)16D.(44)10
225.存儲器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于一D_o
A.存放程序B.存放軟件C.存放微程序D.存放程序和數(shù)據(jù)
226.設(shè)XD.1011,貝U[X]補(bǔ)為一C_o
A.1.1011B.I.0I00CJ.0101DJ.1001
227,下列數(shù)中最大的數(shù)是一B_,
A.(10010101)2B.(227)8C.(96)16D.(143)10
228.計(jì)算機(jī)問世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保有“存儲程序”的概
念,最早提出這種概念的是一B_。
A.巴貝奇B.馮.諾依曼C.帕斯卡D.貝爾
229.在CPU中,跟蹤后繼指令地指的寄存器是一B_°
A.指令寄存器B.程序計(jì)數(shù)器C.地址寄存器D.狀態(tài)條件寄存器
230.Pentium-3是一種A_a
A.64位處理器B.16位處理器C.準(zhǔn)16位處理器D.32位處理器
231.三種集中式總線控制中,一A_方式對電路故障最敏感。
A.鏈?zhǔn)讲樵傿.計(jì)數(shù)器定時杏詢C.獨(dú)立請求
232.外存儲器與內(nèi)存儲器相比,外存儲器一B_°
A.速度快,容量大,成本高B.速度慢,容量大,成本低
C.速度快,容量小,成本高D.速度慢,容量大,成本高
233.一個256Kx8的存儲器,其地址線和數(shù)據(jù)線總和為一C_=
A.16BJ8C.26D.2O
234.堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,MSP為SP指示的棧頂單元。如果
進(jìn)棧操作的動作順序是(A)TMSP,(SP)-1ASPO那么出棧操作的動作順序應(yīng)為一B—0A.(MSP)TA,
(SP)+1TSPB.(SP)+1TSP,(MSP)TA
C.(SP-1)TSP,(MSP)TAD.(MSP)TA,(SP)?ITSP
235.當(dāng)采用一A一對設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令細(xì)。
A.統(tǒng)一編址法B.單獨(dú)編址法C.兩者都是D.兩者都不是
236.下面有關(guān)“中斷”的敘述,一A_是不止確的。
A.一旦有中斷請求出現(xiàn),CPU立即停止當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請求
B.CPU響應(yīng)中斷時暫停運(yùn)行當(dāng)前程序,自動轉(zhuǎn)移到中斷服務(wù)程序
C.中斷方式-?般適用于隨機(jī)出現(xiàn)的服務(wù)
D.為了保證中斷服務(wù)程序執(zhí)行完畢以后,能止確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程序,必須進(jìn)
行現(xiàn)場保存操作
237.下面敘述中,一B_是止確的。
A.總線一?定要和接口相連B.接口一定要和總線相連
C.通道可以替代接IID.總線始終山CPU控制和管理
23&在下述指令中,I為間接尋址,一C_指令包含的CPU周期數(shù)最多。
A.CLAB.ADD30C.STAI31D.JMP21
239.設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式(含一位符號位)。對應(yīng)于十進(jìn)制數(shù)?27,寄存
器內(nèi)為一C_O
A.27HB.9BHC.E5HD.5AH
240.某存儲器芯片的存僦容量為8Kxi2位,則它的地址線為一C」
A.llB.12CJ3DJ4
241,在下列機(jī)器數(shù)一B—中,零的表示形式是唯一的。
A.原碼B.補(bǔ)碼C.反碼D.原碼和反碼
242.下列數(shù)中最小的數(shù)是一C-o
A.(101001)2B.(52)8C.(133)5D.(30)16
243.在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算-?般通過一D_來實(shí)現(xiàn)。
A.原碼運(yùn)算的二進(jìn)制減法器B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器
C.補(bǔ)碼運(yùn)算的十進(jìn)制加法器D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器
244.若浮點(diǎn)數(shù)的階碼和尾數(shù)都用補(bǔ)碼表示,則判斷運(yùn)算結(jié)果是否為規(guī)格化數(shù)的方法是
—C—□
A.階符與數(shù)符相同為規(guī)格化數(shù)B.階符與數(shù)符相異為規(guī)格化數(shù)
C.數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相異為規(guī)格化數(shù)
D.數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相同為規(guī)格化數(shù)
245.假定下列字符碼中有奇偶校驗(yàn)位,但沒有數(shù)據(jù)錯誤,采用偶校驗(yàn)的字符碼是_D_。
A.11001011B.11010110C.110()0001D.11001001
246.和外存儲器相比,內(nèi)存儲器的特點(diǎn)是一C—=
A.容量大、速度快、成本低B.容量大、速度慢、成本高
C.容量小、速度快、成本高D.容量小、速度快、成本低
247.閃速存儲器被稱為一C—o
A.光盤B.硬盤
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 學(xué)生實(shí)習(xí)期間家長保證書
- 版汽運(yùn)運(yùn)輸合同
- 生鮮食品采購合同
- 煤炭購銷合同范本模板
- 政府采購合同履行
- 招標(biāo)談判文件的編輯技巧
- 商場店鋪接盤合同模板
- 房屋買賣合同補(bǔ)充協(xié)議范例
- 簡單易懂的投資理財(cái)合同
- 業(yè)績分享合同樣本
- 信息系統(tǒng)安全措施應(yīng)急處理預(yù)案模版(四篇)
- 女生穿搭技巧學(xué)習(xí)通超星期末考試答案章節(jié)答案2024年
- 人教版-數(shù)學(xué)-三年級上冊-易錯題-專項(xiàng)練習(xí)
- 第三章人類社會及其發(fā)展規(guī)律
- 網(wǎng)絡(luò)信息安全知識考試參考題庫300題(含各題型)
- 《特種設(shè)備安全法》宣講
- 【歷史】人教版八年級上冊歷史第8單元第26課教育文化事業(yè)的發(fā)展課件(共26張)
- 山東省東營市(2024年-2025年小學(xué)四年級語文)統(tǒng)編版期末考試(上學(xué)期)試卷及答案
- 2024秋國家開放大學(xué)《馬克思主義基本原理》專題測試1-8參考答案
- 新概念英語第二冊33課市公開課獲獎?wù)n件省名師示范課獲獎?wù)n件
- 企業(yè)國際化經(jīng)營戰(zhàn)略規(guī)劃與實(shí)施方案
評論
0/150
提交評論