“互聯(lián)網(wǎng)+FPGA”-未來(lái)計(jì)算實(shí)驗(yàn)室_第1頁(yè)
“互聯(lián)網(wǎng)+FPGA”-未來(lái)計(jì)算實(shí)驗(yàn)室_第2頁(yè)
“互聯(lián)網(wǎng)+FPGA”-未來(lái)計(jì)算實(shí)驗(yàn)室_第3頁(yè)
“互聯(lián)網(wǎng)+FPGA”-未來(lái)計(jì)算實(shí)驗(yàn)室_第4頁(yè)
“互聯(lián)網(wǎng)+FPGA”-未來(lái)計(jì)算實(shí)驗(yàn)室_第5頁(yè)
已閱讀5頁(yè),還剩13頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

“互聯(lián)網(wǎng)+FPGA”未來(lái)計(jì)算實(shí)驗(yàn)室--讓FPGA使用更簡(jiǎn)單、更便利、更便宜FPGA在線實(shí)驗(yàn)課程體系基礎(chǔ)知識(shí)包數(shù)字邏輯/數(shù)字系統(tǒng)FPGA基礎(chǔ)教程VHDL

基礎(chǔ)基礎(chǔ)訓(xùn)練包操作系統(tǒng)體系結(jié)構(gòu)組成原理數(shù)字邏輯理解實(shí)驗(yàn)要求打開(kāi)實(shí)驗(yàn)工程編寫(xiě)核心代碼連接實(shí)驗(yàn)平臺(tái)Tcl自動(dòng)編譯屏蔽復(fù)雜工具遠(yuǎn)程驗(yàn)證結(jié)果提交實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)開(kāi)發(fā)流程FPGA在線實(shí)驗(yàn)4位ALU-74181FPGA在線實(shí)驗(yàn)資料目錄基礎(chǔ)工具實(shí)驗(yàn)文檔FPGA在線實(shí)驗(yàn)邏輯運(yùn)算

算術(shù)運(yùn)算FPGA在線實(shí)驗(yàn)波形仿真-SimulationFPGA在線實(shí)驗(yàn)生成ALU4-IPPackage啟動(dòng)Vivado軟件創(chuàng)建新的Vivado工程創(chuàng)建源文件編輯源文件綜合源文件生成IP/#/app/forum/topics/2316FPGA在線實(shí)驗(yàn)IP的圖形顯示FPGA在線實(shí)驗(yàn)TCL腳本自動(dòng)編譯User_logic.dcp打開(kāi)systemDCP—連接userlogicDCP——綜合——布局布線優(yōu)化——生成比特流+=Bitstream網(wǎng)表文件FPGA在線實(shí)驗(yàn)連接實(shí)驗(yàn)平臺(tái)FPGA在線實(shí)驗(yàn)驗(yàn)證實(shí)驗(yàn)結(jié)果在實(shí)驗(yàn)界面頁(yè)面上,單擊改變輸入管腳的狀態(tài)。在邏輯運(yùn)算模式下,F(xiàn)輸出為A輸入的取反。驗(yàn)證ALU第一條功能。

FPGA在線實(shí)驗(yàn)FPGA服務(wù)器基礎(chǔ)開(kāi)發(fā):FPGA核心板I/O開(kāi)發(fā):FPGA核心板+I/O板2U節(jié)點(diǎn):7用戶并發(fā)在線網(wǎng)絡(luò)互聯(lián):千兆以太互聯(lián)橫向擴(kuò)展:平行機(jī)架堆疊FPGA服務(wù)器FPGA在線實(shí)驗(yàn)FPGA私有云FPGAI/OFPGA服務(wù)器私有云校園網(wǎng)接入校園網(wǎng)接入校園網(wǎng)接入校園網(wǎng)接入FPGA在線實(shí)驗(yàn)FPGA線下實(shí)驗(yàn)平臺(tái)FPGA線下實(shí)驗(yàn)平臺(tái)體系兼容:線上(云)線下一體調(diào)試兼容:可視化FPGA調(diào)試內(nèi)容同步:課內(nèi)課外一體化網(wǎng)絡(luò)互聯(lián):千兆以太互聯(lián)傳感擴(kuò)展:CMOS、TFT、液晶屏、SPI、七段碼、超聲波測(cè)距、溫度傳感、SDRAM、8*8LED、步進(jìn)馬達(dá)、開(kāi)關(guān)信號(hào)震動(dòng)傳感器FPGA在線實(shí)驗(yàn)實(shí)驗(yàn)使用FPGA芯片業(yè)界標(biāo)準(zhǔn)的SoCZynq?-7000AllProgrammable(全可編程)SoC重新定義了嵌入式系統(tǒng)的可能性,為系統(tǒng)架構(gòu)師和軟件開(kāi)發(fā)人員推出新的解決方案提供了一個(gè)靈活的平臺(tái),同時(shí)為傳統(tǒng)ASIC和SoC用戶提供了一個(gè)全可編程的備選方案。雙核ARM?Cortex?-A9處理器與業(yè)界領(lǐng)先的、具有高性能功耗比的28nm可編程邏輯巧妙集成,實(shí)現(xiàn)的功耗和性能等級(jí)遠(yuǎn)超分立處理器和FPGA系統(tǒng)。Zynq-7000SoC是業(yè)界首款A(yù)llProg

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論