數(shù)字電子技術(shù)(宜賓學(xué)院)智慧樹知到期末考試答案2024年_第1頁
數(shù)字電子技術(shù)(宜賓學(xué)院)智慧樹知到期末考試答案2024年_第2頁
數(shù)字電子技術(shù)(宜賓學(xué)院)智慧樹知到期末考試答案2024年_第3頁
數(shù)字電子技術(shù)(宜賓學(xué)院)智慧樹知到期末考試答案2024年_第4頁
數(shù)字電子技術(shù)(宜賓學(xué)院)智慧樹知到期末考試答案2024年_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電子技術(shù)(宜賓學(xué)院)智慧樹知到期末考試答案2024年數(shù)字電子技術(shù)(宜賓學(xué)院)CPLD器件為復(fù)雜可編程邏輯器件,掉電后信息消失。

A:正確B:錯(cuò)誤答案:錯(cuò)誤同步計(jì)數(shù)器是指()的計(jì)數(shù)器。

A:可用前級(jí)的輸出做后級(jí)觸發(fā)器的時(shí)鐘B:各觸發(fā)器時(shí)鐘端連在一起,統(tǒng)一由系統(tǒng)時(shí)鐘控制C:由同類觸發(fā)器構(gòu)成D:可用后級(jí)的輸出做前級(jí)觸發(fā)器的時(shí)鐘答案:各觸發(fā)器時(shí)鐘端連在一起,統(tǒng)一由系統(tǒng)時(shí)鐘控制設(shè)滿量程輸入為1V,轉(zhuǎn)換位數(shù)為10位,則A/D轉(zhuǎn)換器最小可分辨的電壓為1/1024V,分辨率為1/1024。

A:錯(cuò)B:對(duì)答案:錯(cuò)n位的逐次漸進(jìn)型ADC,完成一次轉(zhuǎn)換需要(

)個(gè)時(shí)鐘信號(hào)周期。

A:n+2B:n+1C:nD:n+3答案:n+2要構(gòu)成容量為4K×8的RAM,需要()片容量為256×4的RAM?

A:32B:8C:2D:4答案:32單穩(wěn)態(tài)觸發(fā)器的主要用途是()

A:整形、延時(shí)、鑒幅B:延時(shí)、定時(shí)、整形C:延時(shí)、定時(shí)、存儲(chǔ)D:整形、鑒幅、定時(shí)答案:延時(shí)、定時(shí)、整形可以用(

)片512×4的RAM實(shí)現(xiàn)2048×8的RAM。

A:16片B:4片C:8片D:2片答案:8片組合邏輯電路中有競(jìng)爭(zhēng)不一定冒險(xiǎn),有冒險(xiǎn)一定存在競(jìng)爭(zhēng)。

A:對(duì)B:錯(cuò)答案:對(duì)“邏輯相鄰”是指兩個(gè)最小項(xiàng)只有一個(gè)因子不同,而其余的因子都相同。

A:錯(cuò)B:對(duì)答案:對(duì)可以用來實(shí)現(xiàn)并/串轉(zhuǎn)換和串/并轉(zhuǎn)換的器件是()。

A:移位寄存器B:全加器C:存儲(chǔ)器D:計(jì)數(shù)器答案:移位寄存器一個(gè)8位串行數(shù)據(jù),輸入8位移位寄存器,時(shí)鐘脈沖頻率為1kHz,經(jīng)過()可轉(zhuǎn)換為8位串行數(shù)據(jù)輸出。

A:16msB:8μsC:8msD:16μs答案:16msCMOS與非門多余輸入端應(yīng)(

)。

A:全部接地B:部分接電源正極,部分懸空C:全部接電源正極D:部分接高電平,部分接地答案:全部接電源正極5個(gè)變量可構(gòu)成32個(gè)最小項(xiàng),變量的每一種取值可使30個(gè)最小項(xiàng)的值為1。

A:正確B:錯(cuò)誤答案:正確一個(gè)觸發(fā)器必須具有“0”、“1”兩個(gè)穩(wěn)定狀態(tài)。

A:錯(cuò)B:對(duì)答案:對(duì)任意形狀的信號(hào)通過施密特觸發(fā)器后的波形為(

A:三角波B:矩形脈沖C:鋸齒波D:正弦波答案:矩形脈沖滯回特性是()的基本特性。

A:施密特觸發(fā)器B:T觸發(fā)器C:多諧振蕩器D:單穩(wěn)態(tài)觸發(fā)器答案:施密特觸發(fā)器BCD七段顯示譯碼器有4個(gè)輸入端,有16個(gè)輸出端。

A:錯(cuò)B:對(duì)答案:錯(cuò)下列各種器件中,不屬于時(shí)序邏輯器件的是()

A:計(jì)數(shù)器B:觸發(fā)器C:寄存器D:譯碼器答案:譯碼器下列(

)器件可以用來保存一位二進(jìn)制信息

A:全加器B:2選1數(shù)據(jù)選擇器C:編碼器D:觸發(fā)器答案:觸發(fā)器利用反演規(guī)則,求出F=A⊕B⊕C的邏輯表達(dá)式為3個(gè)信號(hào)A、B、C的()。

A:與B:異或C:同或D:或答案:同或關(guān)于最小項(xiàng)和最大項(xiàng)的描述(

)是正確的?

A:一個(gè)邏輯函數(shù)全部最小項(xiàng)之積恒等于1B:一個(gè)邏輯函數(shù)全部最小項(xiàng)之和恒等于1C:一個(gè)邏輯函數(shù)全部最大項(xiàng)之積恒等于1D:一個(gè)邏輯函數(shù)全部最大項(xiàng)之和恒等于0答案:一個(gè)邏輯函數(shù)全部最小項(xiàng)之和恒等于1能實(shí)現(xiàn)脈沖延時(shí)的電路是()。

A:多諧振蕩器B:JK觸發(fā)器C:單穩(wěn)態(tài)觸發(fā)器D:施密特觸發(fā)器答案:單穩(wěn)態(tài)觸發(fā)器組合邏輯電路通常由()組合而成。

A:觸發(fā)器B:門電路C:二極管D:計(jì)數(shù)器答案:門電路對(duì)于邏輯變量的取值,“1”比“0”大。

A:錯(cuò)B:對(duì)答案:錯(cuò)n位移位寄存器要實(shí)現(xiàn)n位數(shù)據(jù)的串行輸入并行輸出,需要2n個(gè)時(shí)鐘。

A:錯(cuò)誤B:正確答案:錯(cuò)誤8421BCD碼譯碼器的數(shù)據(jù)輸入線與譯碼輸出線的組合是()。

A:4:6B:1:10C:2:4D:4:10答案::10一個(gè)8選1的數(shù)據(jù)選擇器有8個(gè)數(shù)據(jù)輸入端,3個(gè)地址輸入端。

A:對(duì)B:錯(cuò)答案:對(duì)一個(gè)5位地址碼、8位輸出的ROM,其存儲(chǔ)矩陣的容量()

A:256B:40C:48D:64答案:25674LS138可以用來實(shí)現(xiàn)具有3個(gè)變量的邏輯函數(shù)。

A:對(duì)B:錯(cuò)答案:對(duì)二—十進(jìn)制譯碼器的輸入和輸出端數(shù)分別是(

A:2

4B:4

10C:1

10D:4

6答案:10;4由3級(jí)觸發(fā)器構(gòu)成的環(huán)形和扭環(huán)形計(jì)數(shù)器的計(jì)數(shù)模值依次為()

A:8和8B:6和8C:6和3D:3和6答案:3和6下列存儲(chǔ)器(

)掉電后數(shù)據(jù)容易丟失。

A:可編程邏輯陣列B:隨機(jī)讀寫存儲(chǔ)器C:可編程只讀存儲(chǔ)器D:電可擦除可編程只讀存儲(chǔ)器答案:隨機(jī)讀寫存儲(chǔ)器用0、1兩個(gè)符號(hào)對(duì)100個(gè)信息進(jìn)行編碼,則至少需要()

A:7位B:9位C:6位D:8位答案:7下列存在約束條件的觸發(fā)器包括()

A:同步D觸發(fā)器B:SR觸發(fā)器C:同步T觸發(fā)器D:主從JK觸發(fā)器答案:SR觸發(fā)器已知R、S是2個(gè)與非門構(gòu)成的基本RS觸發(fā)器的輸入端,則約束條件為()。

A:R+S=0B:RS=1C:RS=0D:R+S=1答案:R+S=1以下電路中常用于總線應(yīng)用的是()

A:OC門B:漏極開路門C:CMOS與非門D:三態(tài)門答案:三態(tài)門哪種器件中存儲(chǔ)的信息在掉電以后即丟失?

A:EEPROMB:

SRAMC:PROMD:EPROM答案:SRAM由D觸發(fā)器構(gòu)成十進(jìn)制加法計(jì)數(shù)器,至少需要用四個(gè)觸發(fā)器,此時(shí)無效狀態(tài)有六個(gè)。

A:對(duì)B:錯(cuò)答案:對(duì)一個(gè)十六路數(shù)據(jù)選擇器,其地址輸入端有()個(gè)。

A:2B:16C:4D:8答案:4單穩(wěn)態(tài)觸發(fā)器輸出信號(hào)的寬度完全由電路參數(shù)決定,與輸入信號(hào)無關(guān)。

A:對(duì)B:錯(cuò)答案:對(duì)Y=AB+C的對(duì)偶式為:()

A:(A+B)CB:A+BCC:ABCD:A+B+C答案:(A+B)C3線-線譯碼器74LS138接通電源后,無論地址輸入端怎樣變化,輸出均被封鎖在高電平,則其原因可能是()。

A:片選端S1未有效接高電平B:電源有問題C:地址有問題D:片選端S'2或S'3未有效接低電平答案:片選端S1未有效接高電平下列選項(xiàng)中,(

)的抗干擾能力最強(qiáng)。

A:并聯(lián)比較型B:雙積分型C:逐次逼近型D:計(jì)數(shù)反饋型答案:雙積分型RAM主要由(

)、(

)和讀/寫控制電路三部分組成。

A:地址譯碼器

存儲(chǔ)矩陣B:編碼器

存儲(chǔ)矩陣C:地址譯碼器

觸發(fā)器D:譯碼器

計(jì)數(shù)器答案:存儲(chǔ)矩陣(88)10=(

)16

A:58B:5CC:68D:46答案:58下列(

)從功能上說屬于一對(duì)反操作。

A:譯碼器和編碼器B:加法器和數(shù)值比較器C:數(shù)據(jù)選擇器和數(shù)據(jù)分配器D:譯碼器和數(shù)據(jù)選擇器答案:數(shù)據(jù)選擇器和數(shù)據(jù)分配器###譯碼器和編碼器描述觸發(fā)器邏輯功能的方式包括(

)。

A:特性表B:特征方程C:狀態(tài)轉(zhuǎn)換圖D:時(shí)序圖答案:時(shí)序圖###特征方程###特性表###狀態(tài)轉(zhuǎn)換圖下列可以唯一描述一個(gè)組合邏輯電路的方式包括(

)。

A:波形圖B:真值表C:卡諾圖D:邏輯函數(shù)式答案:真值表###卡諾圖###波形圖分析圖示電路,它實(shí)現(xiàn)了(

A:施密特觸發(fā)器B:單穩(wěn)態(tài)觸發(fā)器C:定時(shí)器D:多諧振蕩器答案:AI參考:正確選項(xiàng)為【D:多諧振蕩器】。\n\n從電路圖中可以看出,該電路是一個(gè)由三個(gè)電阻和兩個(gè)電容組成的振蕩器,具有多諧振蕩器的特征。多諧振蕩器是一種常用的電子電路,它可以通過自身產(chǎn)生的脈沖信號(hào)驅(qū)動(dòng)其他電路工作,常用于產(chǎn)生時(shí)鐘信號(hào)等。施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器和定時(shí)器也是常見的電子電路,但與該電路圖不符。'電路如圖所示,輸出為P0、P1、P2、P3,此電路稱為(

)。

A:寄存器B:序列脈沖發(fā)生器C:計(jì)數(shù)器D:順序脈沖發(fā)生器答案:AI參考:正確選項(xiàng)是【D:順序脈沖發(fā)生器】。\n\n根據(jù)電路圖,該電路輸出為四個(gè)連續(xù)的脈沖信號(hào)P0、P1、P2、P3,且四個(gè)脈沖信號(hào)是依次出現(xiàn)的,符合順序脈沖發(fā)生器的特點(diǎn)。因此,選項(xiàng)D“順序脈沖發(fā)生器”是正確答案。選項(xiàng)A“寄存器”、選項(xiàng)B“序列脈沖發(fā)生器”和選項(xiàng)C“計(jì)數(shù)器”都不符合電路圖的特征,因此是錯(cuò)誤答案。'555定時(shí)器的兩個(gè)比較器的參考比較電壓分別是(

A:B:C:D:答案:AI參考:正確答案是C:。\n555定時(shí)器的兩個(gè)比較器的參考比較電壓分別是Vcc和地線。所以正確答案為C。'4選1數(shù)據(jù)選擇器的邏輯圖如圖所示,輸入變量A、B通過4個(gè)非門進(jìn)入與門的輸入端,這4個(gè)非門具有(

)和(

)作用。

A:編碼

反相器B:反相器緩沖或增加帶負(fù)載能力C:譯碼

緩沖或增加帶負(fù)載能力D:編碼

緩沖或增加帶負(fù)載能力答案:AI參考:正確選項(xiàng):B:反相器緩沖或增加帶負(fù)載能力。\n\n題目中提到輸入變量A、B通過4個(gè)非門進(jìn)入與門的輸入端,這4個(gè)非門具有“編碼”和“緩沖或增加帶負(fù)載能力”的作用。選項(xiàng)B中的“反相器”可以起到編碼的作用,而“緩沖或增加帶負(fù)載能力”則與題目描述相符。因此,選項(xiàng)B是正確答案。選項(xiàng)A中的“譯碼”與題目描述不符,選項(xiàng)C和D中沒有提到任何與題目描述相符的作用。'D觸發(fā)器構(gòu)成的電路如圖所示,該電路能實(shí)現(xiàn)(

)的功能。

答案:AI參考:從題目的圖片中,我們無法確定具體的電路結(jié)構(gòu)和功能。由于缺乏具體的電路圖和相關(guān)信息,我們無法確定該電路的功能。\n\n因此,無法回答該電路的功能是什么。\n\n很抱歉,這道題目似乎提供的信息不足,無法給出準(zhǔn)確的答案。'從下面邏輯電路中選出不是“異或”邏輯關(guān)系的一項(xiàng)為(

)。

A:B:C:D:答案:AI參考:正確答案是B:選項(xiàng)B中三個(gè)開關(guān)連接的電路中不存在“異或”邏輯關(guān)系。\n\n異或邏輯關(guān)系的特點(diǎn)是:當(dāng)輸入相同為0時(shí),輸出為1;當(dāng)輸入不同為1時(shí),輸出為0。在給出的選項(xiàng)中,只有B項(xiàng)的電路不存在異或邏輯關(guān)系。其他選項(xiàng)中的電路都存在異或邏輯關(guān)系。因此,答案為B。'分析圖中所示電路,其輸出端的表達(dá)式為(

A:B:C:D:答案:AI參考:正確答案是D,該電路的輸出端的表達(dá)式為Uout=R1/R1+R2的電壓形式。該題目給出的電路是一個(gè)簡(jiǎn)單電壓分壓電路,根據(jù)輸出端的表達(dá)式可知,輸出電壓的大小取決于電阻R1和R2的比值,即R1/R1+R2。因此,選項(xiàng)D是正確的答案。'用卡諾圖化簡(jiǎn)法化簡(jiǎn)下式的結(jié)果是(

)。

A:B:C:D:答案:AI參考:正確答案是D:\nF(A,B,C,D)=A⊕B⊕C⊕D\n\n根據(jù)卡諾圖化簡(jiǎn)法,將變量填入卡諾圖,利用相鄰變量之間的關(guān)系進(jìn)行化簡(jiǎn),最終得到最簡(jiǎn)與或式。\n\n根據(jù)題目中的卡諾圖,可以發(fā)現(xiàn)變量A、B、C、D兩兩之間沒有相鄰關(guān)系,因此可以直接使用異或門進(jìn)行化簡(jiǎn),得到最終結(jié)果為A⊕B⊕C⊕D。\n\n因此,正確答案是D選項(xiàng):F(A,B,C,D)=A⊕B⊕C⊕D。'寫出卡諾圖中所表示的邏輯函數(shù)式(

A:B:C:D:答案:AI參考:根據(jù)提供的圖片,可以確定這是一個(gè)關(guān)于

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論