MOS晶體管基礎(chǔ)課件_第1頁
MOS晶體管基礎(chǔ)課件_第2頁
MOS晶體管基礎(chǔ)課件_第3頁
MOS晶體管基礎(chǔ)課件_第4頁
MOS晶體管基礎(chǔ)課件_第5頁
已閱讀5頁,還剩22頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

MOS晶體管一.MOS晶體管MOS晶體管本節(jié)課主要內(nèi)容

器件結(jié)構(gòu)電流電壓特性電流方程溝道長、短溝道效應(yīng)、襯底偏壓效應(yīng)2精選課件MOSFET

MOS晶體管3精選課件MOS晶體管的動(dòng)作

MOS晶體管實(shí)質(zhì)上是一種使電流時(shí)而流過,時(shí)而切斷的開關(guān)n+n+p型硅基板柵極(金屬)絕緣層(SiO2)半導(dǎo)體基板漏極源極N溝MOS晶體管的基本結(jié)構(gòu)源極(S)漏極(D)柵極(G)MOSFET的基本結(jié)構(gòu)4精選課件源極(S)漏極(D)柵極(G)VG=3.3VVS=0VD=0柵極電壓為3.3V時(shí),表面的電位下降,形成了連接源漏的通路。++++++++3.3VMOSFET的工作原理25精選課件++++++++3.3V3.3V電流源極(S)漏極(D)柵極(G)VG=3.3VVS=0VD=3.3V更進(jìn)一步,在漏極加上3.3V的電壓,漏極的電位下降,從源極有電子流向漏極,形成電流。(電流是由漏極流向源極)MOSFET的工作原理36精選課件5V源極(S)漏極(D)柵極(G)VG=0VVS=0VVD=3.3V漏極保持3.3V的電壓,而將柵極電壓恢復(fù)到0V,這時(shí)表面的電位提高,源漏間的通路被切斷。MOSFET的工作原理47精選課件IDmnCoxW2L(VG-VTH)2(0<VD<VG-VTH)(0<VG-VTH<VD)VDID非飽和區(qū)飽和區(qū)NMOS晶體管的I/V特性-1VDsat=VG-VTHmnCoxW2L[2(VG-VTH)VD-VD2]8精選課件漏極柵極源極SiO2WLmnCoxW2Lmn:為Si中電子的遷移率

Cox:為柵極單位電容量W:為溝道寬L:為溝道長CoxCox=eox/tOX9精選課件VTH影響MOS晶體管特性的幾個(gè)重要參數(shù)

MOS晶體管的寬長比(W/L)

MOS晶體管的開啟電壓VTH

柵極氧化膜的厚度tox溝道的摻雜濃度(NA)襯底偏壓(VBS)FA0SOXFFB2qNK2C12VVTHfe+f+=+VBS(

)10精選課件PMOS的IDS-VDS特性(溝道長>1mm)MOS晶體管11精選課件MOS管的電流解析方程(L〉1mm)工藝參數(shù)與(VGS-VTH)的平方成正比MOS晶體管12精選課件源極(S)漏極(D)柵極(G)VGVDIDnMOS晶體管的I-V特性VTHIDVG增強(qiáng)型(E)VTHIDVG耗盡型(D)NMOS晶體管的I/V特性-213精選課件閾值電壓的定義飽和區(qū)外插VTH在晶體管的漏源極加上接近電源VDD的電壓,畫出VGS-IDS的關(guān)系曲線,找出該曲線的最大斜率,此斜率與X軸的交點(diǎn)定義為閾值電壓。以漏電流為依據(jù)定義VTH在晶體管的漏源極加上接近電源VDD的電壓,畫出VGS-Log(IDS)的關(guān)系曲線,從該曲線中找出電流為1微安時(shí)所對(duì)應(yīng)的VGS定義為閾值電壓。MOS晶體管14精選課件MOS管短溝道效應(yīng)IDSW/L,L要盡可能小短溝道效應(yīng)由器件的溝道長決定溝道變短時(shí),漏極能帶的影響變大,電流更易流過溝道,使得閾值電壓降低MOS晶體管15精選課件襯底偏壓效應(yīng)通常襯底偏壓VBS=0,即NMOS的襯底接地,PMOS襯底接電源。襯底偏壓VSB<0時(shí),閾值電壓增大。如果源極是浮動(dòng)的,由于襯底效應(yīng),閾值電壓就會(huì)增大。MOS晶體管16精選課件與柵源電壓的平方成正比微小MOS晶體管的靜態(tài)特性(溝道長小于1mm)微小MOS晶體管長溝道MOS晶體管平方成正比1至1.4次方成正比1至1.4次方成正比短溝道MOS晶體管17精選課件載流子的飽和速度引起的EarlySatutation微小MOS晶體管散亂引起速度飽和溝道長小于1微米時(shí),NMOS飽和

NMOS和PMOS的飽和速度基本相同

PMOS不顯著飽和早期開始18精選課件短溝道MOS晶體管電流解析式微小MOS晶體管19精選課件微小MOS晶體管的靜態(tài)特性(溝道長小于1mm)微小MOS晶體管NMOS當(dāng)VDSAT=1V,速度飽和PMOS電流是NMOS的一半沒有速度飽和20精選課件MOSFET的寄生效應(yīng)GateCgCgdCgsCjCjCdSUBGSDRSCGSCGDCGBRGRDCDBCSBB寄生電容不可忽視寄生電阻與管子的導(dǎo)通電阻(數(shù)十KW)相比,通常可以忽略不計(jì)例如:

柵極電容

CGS,CGD,CGB

(各為1.0fF)

漏源電容

CDB,CSB

(各為0.5fF)

柵極電阻

RG

(40W)

源漏電阻

RD,RS

(各1W)MOS寄生元素21精選課件22精選課件MOSFET柵極電容MOS寄生元素典型參數(shù):COX=6fF/mm2,CO=0.3fF/mm2(0.25mm工藝;NMOS,PMOS共通)23精選課件有關(guān)柵極電容的知識(shí)

MOS寄生元素閾值電壓附近,柵極電容變動(dòng)較大

柵極電容從襯底向源漏極轉(zhuǎn)變電容值減小到一半。因此,電路中如果要利用柵極電容,設(shè)計(jì)時(shí)需應(yīng)使電路避開在閾值電壓附近的工作。晶體管飽和時(shí)柵極電容的對(duì)象主要為源極電容值減小到2/3程度由上可知,在飽和區(qū),柵漏電容主要由CGDO決定,其值大約為柵極電容的20%左右。24精選課件MOS晶體管的擴(kuò)散電容MOS寄生元素25精選課件N溝道MOSFETD:漏極S:源極G:柵極源極:載流子(電子)的供給源漏極:載流子(電子)的排出口D:漏極S:源極G:柵極B:襯底DSG電流IDS導(dǎo)通電阻:10KW/mm2SP+N+N+P襯底(Si)G(0~VDD)DB(0V)電子電流電流VDD:0.25mm的管子為2.5V0.18mm的管子為1.8V導(dǎo)通截至閾值電壓:VTH≒0.2VDD(e.g.0.4V)0V26精選課件P溝道MOSFETSDGD:漏極S:源極G:柵極源極:載流子(空穴)的供給源漏極:載流子(空穴)的排出口D:漏極S:源極G:柵極B:襯底電流IDS導(dǎo)通電阻:20KW/mm2SP襯底(Si)G(0~VDD)DB(VDD)電流電流閾值電壓:VTH≒-0.2VDD(e.g-.0.4V)0VVDD導(dǎo)通截至N+P+P+空穴NWell27精選課件CMOS反相器CMOS:ComplementaryMOS,互補(bǔ)型MOSVDD導(dǎo)通截至導(dǎo)通截至0

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論