春電子技術(shù)下教案_第1頁(yè)
春電子技術(shù)下教案_第2頁(yè)
春電子技術(shù)下教案_第3頁(yè)
春電子技術(shù)下教案_第4頁(yè)
春電子技術(shù)下教案_第5頁(yè)
已閱讀5頁(yè),還剩92頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電路基礎(chǔ)知識(shí)

大英縣中職校張生權(quán)數(shù)字電路基礎(chǔ)數(shù)字信號(hào)和數(shù)字電路,數(shù)字電路的分類及數(shù)字電路的優(yōu)點(diǎn)一、模擬電路與數(shù)字電路1.模擬信號(hào):是在時(shí)間和幅值上都連續(xù)變化的信號(hào)。2模擬電路:對(duì)模擬信號(hào)進(jìn)行傳輸、處理的電路稱為模擬電路3.數(shù)字信號(hào)

是在時(shí)間和幅值上都不連續(xù)變化的離散信號(hào)4.數(shù)字電路。

對(duì)數(shù)字信號(hào)進(jìn)行傳輸、處理的電子線路稱為數(shù)字電路二.?dāng)?shù)字電路的特點(diǎn)1.用0和1來表示兩種不同的狀態(tài),不表示大小。

2.由于數(shù)字電路采用二進(jìn)制,所以能夠應(yīng)用邏輯代數(shù)這一工具進(jìn)行研究。

3.由于數(shù)字電路結(jié)構(gòu)簡(jiǎn)單,又允許元件參數(shù)有較大的離散性,因此便于集成化。

三.?dāng)?shù)字電路的應(yīng)用

由于數(shù)字電路的一系列特點(diǎn),使它在通信、自動(dòng)控制、測(cè)量?jī)x器等各個(gè)科學(xué)技術(shù)領(lǐng)域中得到廣泛應(yīng)用。當(dāng)代最杰出的科技成果-計(jì)算機(jī),就是它最典型的應(yīng)用例子。四.?dāng)?shù)字電路的分類

1.按集成度:小規(guī)模(SSI)、中規(guī)模(MSI)、大規(guī)模(LSI)、超大規(guī)模(VLSI)

2.按開關(guān)器件類型:雙極性(TTL型)、單極性(MOS型)

3.按有無記憶功能:組合邏輯電路、時(shí)序邏輯電路

五、脈沖信號(hào)

1.常見脈沖信號(hào)波形

數(shù)字信號(hào)通常以脈沖的形式出現(xiàn),“脈沖”是脈動(dòng)和短促的意思。它是指存在時(shí)間極短的電壓或電流信號(hào)。從廣義來說,通常把一切非正弦信號(hào)統(tǒng)稱為脈沖信號(hào)。常見的脈沖信號(hào)波形,如圖所示。2.矩形脈沖波形參數(shù)非理想的矩形脈沖波形是一種最常見的脈沖信號(hào),如圖所示。(1)脈沖幅度Um:脈沖電壓的最大變化幅度。(2)脈沖寬度tw:脈沖波形前后沿0.5Um處的時(shí)間間隔。(3)上升時(shí)間tr:脈沖前沿從0.1Um上升到0.9Um所需要的時(shí)間。

(4)下降時(shí)間tf:脈沖后沿從0.9Um下降到0.lUm所需要的時(shí)間。

(5)脈沖周期T:在周期性連續(xù)脈沖中,兩個(gè)相鄰脈沖間的時(shí)間間隔。

(6)占空比q:指脈沖寬度tw與脈沖周期T的比值。邏輯電路有關(guān)約定及基本邏輯函數(shù)及運(yùn)算

一.邏輯電路相關(guān)約定1.正邏輯體制:0表示低電平,1表示高電平。2.負(fù)邏輯體制:0表示高電平,1表示低電平。注意無特殊規(guī)定均用正邏輯體制。二.與門電路1、與邏輯的定義:僅當(dāng)決定事件(Y)發(fā)生的所有條件(A,B,C,…)均滿足時(shí),事件(Y)才能發(fā)生。2、電路圖及邏輯符號(hào):4、“與”邏輯關(guān)系當(dāng)決定某一事件的各個(gè)條件全部具備時(shí),這件事才會(huì)發(fā)生,否則這件事就不會(huì)發(fā)生,這樣的因果關(guān)系稱為“與”邏輯關(guān)系。若用邏輯表達(dá)式來描述,則可寫為:F=A·B5、二極管“與”門電路3、實(shí)驗(yàn)操作記錄

①實(shí)驗(yàn)電路②實(shí)驗(yàn)步驟:

⑴理清原理

⑵按照電路圖將元件在實(shí)驗(yàn)臺(tái)連接好。

⑶檢查連接的電路有無錯(cuò)誤。

⑷通電按下表要求實(shí)驗(yàn)并記錄。②真值表邏輯功能:有0出0,全1出1“與”門集成電路的認(rèn)識(shí)

一.“與”門集成電路的驗(yàn)證

1.引腳圖和邏輯圖

常用的74LS08與門集成芯片,它的內(nèi)部有四個(gè)二輸入的與門電路,其外引腳圖和邏輯圖如下圖所示。

2.CMOS集成門電路的介紹

MOS集成電路按所用的管子不同,分為PMOS電路、NMOS電路、CMOS電路。

CMOS門電路的主要特點(diǎn)是:

①功耗低

②電源電壓范圍寬

③抗干擾能力強(qiáng)。

④制造工藝較簡(jiǎn)單。

⑤集成度高,宜于實(shí)現(xiàn)大規(guī)模集成。

3.CMOS門電路系列及型號(hào)的命名法

省4.M0S門電路的使用

①多余輸入端的處理

a.MOS電路的多余輸入端絕對(duì)不允許處于懸空狀態(tài),否則會(huì)因受干擾而破壞邏輯狀態(tài)

b.MOS與非門、或非門多余輸入端的處理方法與TTL與非門、或非門多余輸入端的處理方法相同。

②MOS電路使用注意事項(xiàng)

a.要防止靜電損壞。

b.操作人員應(yīng)盡量避免穿著易產(chǎn)生靜電荷的化纖物,以免產(chǎn)生靜電感應(yīng)。

c.焊接MOS電路時(shí),一般電烙鐵容量應(yīng)不大于20W,烙鐵要有良好的接地線,焊接時(shí)利用斷電后余熱快速焊接,禁止通電情況下焊接。

5.測(cè)試TTL與門的邏輯功能

①原理圖②實(shí)驗(yàn)步驟:

⑴理清原理

⑵按照電路圖將元件在實(shí)驗(yàn)臺(tái)連接好。

⑶檢查連接的電路有無錯(cuò)誤。

⑷通電按下表要求實(shí)驗(yàn)并記錄。③邏輯功能:有0出0,全1出1

二、“或”門電路1.實(shí)驗(yàn)電路原理圖2.實(shí)驗(yàn)操作(1)按圖找出下列元件。代號(hào)

品名

型號(hào)/規(guī)格

數(shù)量

備注

A開關(guān)B開關(guān)F指示燈6V/5WV直流電源6V(2)按照電路圖將元件在實(shí)驗(yàn)臺(tái)連接好。

(3)檢查連接的電路有無錯(cuò)誤。

(4)通電,按下表要求實(shí)驗(yàn)并記錄。ABF(亮或滅)

不閉合

不閉合

閉合

不閉合不閉合閉合閉合

閉合二)理論知識(shí)的領(lǐng)悟

引導(dǎo)學(xué)生總結(jié),領(lǐng)悟?qū)I(yè)理論。

由前面實(shí)驗(yàn)列出真值表(2)“或”邏輯關(guān)系當(dāng)決定一件事情的幾個(gè)條件中,只要有一個(gè)或一個(gè)以上條件具備,這件事情就發(fā)生。我們把這種因果關(guān)系稱為或邏輯。若用邏輯表達(dá)式來描述,則可寫為:F=A+B

或”邏輯的功能:

“有1出1,全0出0”

4.二極管“或”門電路⑴實(shí)驗(yàn)電路(2)實(shí)驗(yàn)操作驗(yàn)證在實(shí)驗(yàn)臺(tái)上按電路圖連接好元器件并按下表進(jìn)行測(cè)試驗(yàn)證:(3)“或”邏輯符號(hào)三)“或”門集成電路的驗(yàn)證

(一)、74LS32或門集成芯片

常用的74LS32或門集成芯片,它的內(nèi)部有四個(gè)二輸入的或門電路,其外引腳圖和邏輯圖如下圖所示。

(二)、實(shí)驗(yàn)操作:TTL集成邏輯門電路功能測(cè)試

技能目標(biāo)

(1)熟悉TTL或門、集成芯片的外型、引腳排列。

(2)測(cè)試或門電路的邏輯功能。

(3)學(xué)習(xí)門電路的使用方法。

(三)、測(cè)試TTL或門的邏輯功能

①接線按圖接好電路。

②或門的邏輯功

“有1出1,全0出0”

三、“非”門電路

一)感性知識(shí)的建立

實(shí)驗(yàn)電路原理圖代號(hào)

品名型號(hào)/規(guī)格數(shù)量A開關(guān)1R電阻101F指示燈6V/5W1U直流電源6V12、實(shí)驗(yàn)操作(1)按圖找出下列元件。(2)按照電路圖將元件在實(shí)驗(yàn)臺(tái)連接好。

(3)檢查連接的電路有無錯(cuò)誤。

(4)通電,按下表要求實(shí)驗(yàn)并記錄。

開關(guān)A指示燈F(亮或滅)

閉合

斷開二)理論知識(shí)的領(lǐng)悟1、引導(dǎo)學(xué)生總結(jié),領(lǐng)悟?qū)I(yè)理論。由前面實(shí)驗(yàn)列出真值表。(2)“非”邏輯關(guān)系

決定事件只有一個(gè)條件,當(dāng)這個(gè)條件具備時(shí)事件就不會(huì)發(fā)生;

條件不存在時(shí),事件就會(huì)發(fā)生。這樣的關(guān)系稱為“非”邏輯關(guān)系。

“非門”邏輯功能“有1出0,有0出1”。

若用邏輯表達(dá)式來描述,則可寫為:(3)“非”邏輯符號(hào)

2、三極管“非”門電路

(1)實(shí)驗(yàn)電路

(2)實(shí)驗(yàn)操作驗(yàn)證在實(shí)驗(yàn)臺(tái)上按電路圖連接好元器件并按下表進(jìn)行測(cè)試驗(yàn)證:三)、74LS04非門集成芯片常用的74LS04非門集成芯片,它的內(nèi)部有六個(gè)非門電路,其外引腳圖和邏輯圖如下圖所示。四)、實(shí)驗(yàn)操作:TTL集成邏輯門電路功能測(cè)試

技能目標(biāo)

(1)熟悉TTL非門、集成芯片的外型、引腳排列。

(2)測(cè)試非門電路的邏輯功能。

(3)學(xué)習(xí)門電路的使用方法。

五)測(cè)試TTL非門的邏輯功能

①按圖接好電路。

②調(diào)試、測(cè)量

操作開關(guān)S,按表給A置值,同時(shí)記下Y值(燈亮為1,不亮為0)

“非”邏輯功能是“有1出0,有0出1”

四、基本組合門電路

ABF00100111一)、與非門1、與非——由一個(gè)與門和一個(gè)非門組成,邏輯功能是:有0出1,全1出0。2、74LS00與非門集成芯片

常用的74LS00與非門集成芯片,它的內(nèi)部有四個(gè)二輸入與非門電路,其外引腳圖和邏輯圖如下圖所示。

3與非”門集成電路的驗(yàn)證

①按圖接好電路。

②調(diào)試、測(cè)量操作開關(guān)S1、S2,按表給A、B置值,同時(shí)記下Y值(燈亮為1,不亮為0)。與非”門集成電路真值表輸入輸出ABY00011011邏輯功能是:有0出1,全1出0。二)或非門:

①或非——由一個(gè)或門和一個(gè)非門組成,邏輯功能是:有1出0,全0出1

。ABF00011011②74LS02或非門集成芯片

常用的74LS02或非門集成芯片,它的內(nèi)部有四個(gè)二輸入或非門電路,其外引腳圖和邏輯圖如下圖所示。

③或非”門集成電路的驗(yàn)證

1).按圖接好電路2)調(diào)試、測(cè)量操作開關(guān)S1、S2,按表給A、B置值,同時(shí)記下Y值(燈亮為1,不亮為0)。3)或非門真值表輸入輸出ABY001001112)常用TTL集成門芯片

74X系列為標(biāo)準(zhǔn)的TTL集成門系列。下表列出了幾種常用的74LS系列集成電路的型號(hào)及功能。3)常用TTL、CMOS集成基本門電路見下表。

背景知識(shí)

一、十進(jìn)制數(shù)與二進(jìn)制數(shù)

(一)、十進(jìn)制數(shù)

1.每一位數(shù)是0~9十個(gè)數(shù)字符號(hào)中的一個(gè),這些基本數(shù)字符號(hào)稱為數(shù)碼。

2.每一個(gè)數(shù)字符號(hào)在不同的數(shù)位代表的數(shù)值不同,即使同一數(shù)字符號(hào)在不同的數(shù)位代表的數(shù)值也不同。

3.十進(jìn)制計(jì)數(shù)規(guī)律是“逢十進(jìn)一”。

十進(jìn)制數(shù)的任意一個(gè)n位的正整數(shù)都可以用下式表示:

式中кi為第i位的系數(shù),它為0~9十個(gè)數(shù)字符號(hào)中的某一個(gè)數(shù);10i為第i位的權(quán);[N]10中下標(biāo)10表示N是十進(jìn)制數(shù)。

例如:(452)10=4×102+5×101+2×100

(二)、二進(jìn)制數(shù)

二進(jìn)制數(shù)采用兩個(gè)數(shù)字符號(hào),所以計(jì)數(shù)的基數(shù)為2。各位數(shù)的權(quán)是2的冪,它的計(jì)數(shù)規(guī)律是“逢二進(jìn)一”。N位二進(jìn)制整數(shù)[N]2的表達(dá)式為

式中,[N]2表示二進(jìn)制數(shù);кi為第i位的系數(shù),只能取0和1的任一個(gè);2i為第i位的權(quán)例如:〔1011〕2=1×23+0×22+1×21+1×20(三)、十進(jìn)制數(shù)與二進(jìn)制數(shù)的轉(zhuǎn)換

1、二進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制數(shù)只要將二進(jìn)制數(shù)按各位權(quán)展開,并把各位的加權(quán)系數(shù)相加,即得相應(yīng)的十進(jìn)制數(shù)。例如:一個(gè)二進(jìn)制數(shù)(N)2=10101000,求對(duì)應(yīng)的十進(jìn)制數(shù)。解〔N〕2=〔10101000〕2=〔1×27+1×25+1×23〕=〔128+32+8〕10=〔168〕10即:〔10101000〕2=〔168〕10

2、十進(jìn)制數(shù)轉(zhuǎn)換成二進(jìn)制數(shù)

將十進(jìn)制數(shù)轉(zhuǎn)換成二進(jìn)制數(shù)可以采用除2取余法,步驟如下:

第一步:把給出的十進(jìn)制數(shù)除以2,余數(shù)為0或1就是二進(jìn)制數(shù)最低位к0

第二步:把第一步得到的商再除以2,余數(shù)即為K1

第三步及以后各步:繼續(xù)相除、記下余數(shù),直到商為0,最后余數(shù)即為二進(jìn)制數(shù)最高位。將十進(jìn)制數(shù)(10)10轉(zhuǎn)換成二進(jìn)制數(shù)。解:所以(10)10=(1010)22﹂10…余0K052﹂…余1K12﹂2…余0K22﹂1…余1K30二、BCD編碼

1.碼制建立代碼與文字、符號(hào)、圖形和其他特定對(duì)象之間一一對(duì)應(yīng)關(guān)系的過程,稱為編碼。為了便于記憶、查找、區(qū)別,在編寫各種代碼時(shí),總要遵循一定的規(guī)律,這一規(guī)律稱為碼制。2.二-十進(jìn)制編碼(BCD碼在數(shù)字系統(tǒng)中,最方便使用的是按二進(jìn)制數(shù)碼編制的代碼。例如:在用二進(jìn)制數(shù)碼表示一位十進(jìn)制數(shù)0~9十個(gè)數(shù)碼的對(duì)應(yīng)狀態(tài)時(shí),經(jīng)常用BCD碼。BCD碼意指“以二進(jìn)制代碼表示十進(jìn)制數(shù)”。BCD碼有多種編制方式,8421碼制最為常見,它是用4位二進(jìn)制數(shù)來表示一個(gè)等值的十進(jìn)制數(shù),但二進(jìn)制碼1011~1111沒有用,也沒有意義。

8421BCD代碼表

例如:〔9〕10=〔1001〕8421CD注意:

8421BCD碼和二進(jìn)制數(shù)表示多位十進(jìn)制的方法不同,如,用8421BCD碼表示〔93〕10為10010011,而用二進(jìn)制數(shù)表示為1011101。

〔309〕10=〔001100001001〕8421BCD三、邏輯代數(shù):

研究邏輯關(guān)系的數(shù)學(xué)稱為邏輯代數(shù),又稱為布爾代數(shù),它是分析和設(shè)計(jì)邏輯電路的數(shù)學(xué)工具。1.基本邏輯運(yùn)算法則(1)邏輯乘:0·A

01·A

AA·A

A(2)邏輯加:0+A

A1+A

1A+A

A(3)邏輯非:2.邏輯代數(shù)的基本定律(1)交換律:A·B

B·AA+B

B+A(2)結(jié)合律:A·B·C

(A·B)·C

A·(B·C)A+B+C

A+(B+C)

(A+B)+C(3)分配律:A+B·C

(A+B)·(A+C)A·(B+C)

A·B+A·C(4)吸收律:A+A·B

AA·(A+B)

A(5)反演律(狄·摩根定律):三人表決器的制作

1、舉重裁判表決器電路原理圖2.實(shí)驗(yàn)元件

3.清點(diǎn)元件并檢測(cè)。4.根據(jù)電路圖組裝電路5.通電調(diào)試、測(cè)量(1)不撥動(dòng)開關(guān),LED不亮。(2)任意撥動(dòng)一個(gè)開關(guān),LED不亮。(3)撥動(dòng)二個(gè)開關(guān)B、C,LED不亮。(4)撥動(dòng)二個(gè)開關(guān)A、C和A、B,LED亮。(5)撥動(dòng)三個(gè)開關(guān),LED亮。

根據(jù)測(cè)量結(jié)果列出真值表編碼器1.實(shí)驗(yàn)電路原理圖2.工具、元件和儀器(1)74LS147芯片一塊。(2)+5V直流電源3.實(shí)驗(yàn)步驟(1)認(rèn)識(shí)74LS147﹙2﹚接線

集成電路的VCC端接+5V電源正極,GND接+5V電源負(fù)極。(3)調(diào)試、測(cè)量操作開關(guān)S1~S9,按下表給的輸入值,同時(shí)填寫對(duì)應(yīng)的輸出之值(燈亮為1,不亮為0)。填寫輸出代碼是對(duì)哪個(gè)十進(jìn)制數(shù)的編碼。理論知識(shí)的領(lǐng)悟

編碼就是用文字、符號(hào)或數(shù)碼表示某一對(duì)象或信號(hào)的過程。編碼器是能夠?qū)崿F(xiàn)編碼的邏輯電路。編碼器是一個(gè)多輸入、多輸出的電路。常用的編碼器有二進(jìn)制編碼器、二-十進(jìn)制編碼器、優(yōu)先編碼器等將十進(jìn)制數(shù)0~9編成二進(jìn)制代碼的電路,稱為二-十進(jìn)制編碼器。二-十進(jìn)制編碼器有十個(gè)輸入和4個(gè)輸出二-十進(jìn)制編碼器真值表

譯碼器BCD─七段顯示譯碼器BCD─七段顯示譯碼器能把“8421”二一十進(jìn)制代碼譯成對(duì)應(yīng)于數(shù)碼管的七個(gè)字段信號(hào),驅(qū)動(dòng)數(shù)碼管,顯示出相應(yīng)的十進(jìn)制數(shù)碼。74LS247譯碼器的外形及其引腳排列如下圖示。CT74LS247譯碼器功能表

顯示譯碼器

1.?dāng)?shù)字顯示器件數(shù)字顯示器件按發(fā)光物質(zhì)的不同可分為四類:氣體放電顯示器、熒光數(shù)字顯示器、半導(dǎo)體顯示器,液體數(shù)字顯示器。2.七段數(shù)字顯示器原理按內(nèi)部連接方式不同,七段數(shù)字顯示器分為共陰極和共陽(yáng)極兩種。BCD─七段顯示譯碼器驗(yàn)證1.74LS247實(shí)驗(yàn)電路原理圖2、工具、元件和儀器⑴74LS247芯片一塊,⑵數(shù)碼管546R一只,⑶組合開關(guān)DBKG-7一只,⑷+5V直流電源。3、實(shí)驗(yàn)步驟(1)接線按原理圖接好電路。集成電路的VCC端接+5V電源正極,GND接地。(2)檢查電路是否符合要求(3)調(diào)試、測(cè)量按表給定置值進(jìn)行實(shí)驗(yàn),填寫表格(燈亮為1,不亮為0)。輸入輸出ABCD顯示數(shù)字0000000100100011010001010110011110001001理論知識(shí)的領(lǐng)悟:

4、譯碼是編碼的反過程,是將給定的二進(jìn)制代碼翻譯成編碼時(shí)賦予的原意。完成這種功能的電路稱為譯碼器。流水彩燈的制作一背景知識(shí)介紹⑴基本RS觸發(fā)器基本RS觸發(fā)器是構(gòu)成各種功能觸發(fā)器最基本的單元,可以用來表示和存儲(chǔ)一位二進(jìn)制數(shù)碼1“與非”型基本RS觸發(fā)器(1)電路組成“與非”型基本RS觸發(fā)器由兩個(gè)與非門G1、G2交叉相連而成,如下圖(a)所示,(b)圖為邏輯符號(hào)。圖中、為觸發(fā)器的輸入端,字母上面的反號(hào)及符號(hào)圖上、端的圓圈表示低電平有效。和是觸發(fā)器的兩個(gè)輸出端,正常工作時(shí)這兩個(gè)輸出端狀態(tài)相反。觸發(fā)器的輸出狀態(tài)有兩個(gè):0態(tài)(通常規(guī)定Q=0,Q=1時(shí))和1態(tài)(Q=1,Q=0時(shí))。ˉˉ(2)邏輯功能(3)真值表由“與非”型基本RS觸發(fā)器的邏輯功能可列出其真值表如下表所示。

“與非”型

RS觸發(fā)器的邏輯功能真值表

(4)時(shí)序圖

2.“或非”型基本RS觸發(fā)器

(1)電路組成基本RS觸發(fā)器除了可用上述與非門組成外,也可以利用兩個(gè)或非門來組成,其邏輯圖和邏輯符號(hào)如下圖所示。在這種基本RS觸發(fā)器中,觸發(fā)輸入端R、S通常處于低電平狀態(tài),當(dāng)有觸發(fā)信號(hào)輸入時(shí)變?yōu)楦唠娖健:褪怯|發(fā)器的兩個(gè)互補(bǔ)輸出端。(2)邏輯功能(3)真值表(4)時(shí)序圖3、集成基本RS觸發(fā)器

在實(shí)際的數(shù)字電路中,CC4043是由4個(gè)或非門基本RS觸發(fā)器組成的鎖存器集成電路,其引腳排列圖如下圖所示。其中NC表示空腳。CC4043內(nèi)包含4個(gè)基本RS觸發(fā)器。它采用三態(tài)單端輸出,由芯片的5腳EN信號(hào)控制。電路的核心是或非門結(jié)構(gòu),輸入信號(hào)經(jīng)非門倒相,高電平為有效信號(hào)。CC4043功能表

(二)同步RS觸發(fā)器1.同步概念

在生活中,常常會(huì)遇到下圖所示的情況:要等時(shí)間到了,幾個(gè)門同時(shí)打開,即同步。在數(shù)字系統(tǒng)中,為保證各部分電路工作協(xié)調(diào)一致,常常要求某些觸發(fā)器于同一時(shí)刻動(dòng)作,為此引入同步信號(hào),使這些觸發(fā)器只有在同步信號(hào)到達(dá)時(shí)才能按輸入信號(hào)改變狀態(tài)。通常把這個(gè)同步控制信號(hào)稱為時(shí)鐘信號(hào),簡(jiǎn)稱時(shí)鐘,用CP表示。把受時(shí)鐘控制的觸發(fā)器統(tǒng)稱為時(shí)鐘觸發(fā)器或同步觸發(fā)器。

2.電路組成3.邏輯功能4.真值表5.同步觸發(fā)特點(diǎn)在CP=l的全部時(shí)間里,R和S的變化均將引起觸發(fā)器輸出端狀態(tài)的變化。這就是同步RS觸發(fā)器的動(dòng)作特點(diǎn)。由此可見,在CP=1的期間,輸入信號(hào)的多次變化,觸發(fā)器也隨之多次變化,這種現(xiàn)象稱空翻??辗F(xiàn)象會(huì)造成邏輯上的混亂,使電路無法正常工作。這也是同步RS觸發(fā)器除了存在狀態(tài)不確定的缺點(diǎn)外,存在的另一個(gè)缺點(diǎn)——空翻現(xiàn)象。為了克服上述缺點(diǎn),后面將介紹功能更加完善的主從RS觸發(fā)器、JK觸發(fā)器和D觸發(fā)器。同步D觸發(fā)器

1.圖形符號(hào)下圖所示為同步D觸發(fā)器的圖形符號(hào)。圖中D為信號(hào)輸入端(數(shù)據(jù)輸入端),CP為時(shí)鐘脈沖控制端。2.邏輯功能當(dāng)輸入D為1時(shí),在CP脈沖到來時(shí),Q端置1,與輸入端D狀態(tài)一致。當(dāng)輸入D為0時(shí),在CP脈沖到來時(shí),Q端置0,與輸入端D狀態(tài)一致。3.真值表

同步D觸發(fā)器的真值表集

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論