數(shù)字邏輯學(xué)習(xí)通超星課后章節(jié)答案期末考試題庫2023年_第1頁
數(shù)字邏輯學(xué)習(xí)通超星課后章節(jié)答案期末考試題庫2023年_第2頁
數(shù)字邏輯學(xué)習(xí)通超星課后章節(jié)答案期末考試題庫2023年_第3頁
數(shù)字邏輯學(xué)習(xí)通超星課后章節(jié)答案期末考試題庫2023年_第4頁
數(shù)字邏輯學(xué)習(xí)通超星課后章節(jié)答案期末考試題庫2023年_第5頁
已閱讀5頁,還剩35頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

數(shù)字邏輯學(xué)習(xí)通超星課后章節(jié)答案期末考試題庫2023年74LS160為十進制計數(shù)器,其置數(shù)端為同步置數(shù),清零端為異步清零,則下圖所示電路,是

進制計數(shù)器。若將圖中與非門G的輸出改接至Cr端,而令LD=1,電路變?yōu)?/p>

進制。

參考答案:

7,6

74LS160為十進制計數(shù)器,其置數(shù)端為同步置數(shù),清零端為異步清零,則下圖所示電路,是?????進制計數(shù)器。若將圖中與非門G的輸出改接至Cr端,而令LD=1,電路變?yōu)?????進制。

參考答案:

7,6

8-3線優(yōu)先編碼器()中,8條輸入線~同時有效時,優(yōu)先級最高為線,則輸出線的性質(zhì)是______。

參考答案:

111

8-3線優(yōu)先編碼器(74LS148)中,8條輸入線~同時有效時,優(yōu)先級最高為線,則輸出線的性質(zhì)是______。

參考答案:

111

8位移位寄存器,串行輸入時經(jīng)

個脈沖后,8位數(shù)碼全部移入寄存器中。

參考答案:

8

8位移位寄存器,串行輸入時經(jīng)???個脈沖后,8位數(shù)碼全部移入寄存器中。

參考答案:

8

8線-3線優(yōu)先編碼器74LS148接通電源后,無論編碼輸入怎樣變化,所有輸出均被封鎖在高電平,則其原因可能是:

參考答案:

使能輸入端沒有接地

8線—3線優(yōu)先編碼器的輸入為,當優(yōu)先級別最高的有效時,其輸出的值是

參考答案:

000

8選1數(shù)據(jù)選擇器CT4151芯片構(gòu)成下圖所示電路,則Y(D,C,B,A)=

。

參考答案:

(1,3,4,7,8,9,13)

8選1數(shù)據(jù)選擇器CT4151芯片構(gòu)成下圖所示電路,則Y(D,C,B,A)=????????。

參考答案:

(1,3,4,7,8,9,13)

CMOS或非門與TTL或非門的邏輯功能完全相同。。

參考答案:

JK觸發(fā)器在CP作用下,若狀態(tài)必須發(fā)生翻轉(zhuǎn),則應(yīng)使

。

參考答案:

J=K=1

JK觸發(fā)器在CP作用下,若狀態(tài)必須發(fā)生翻轉(zhuǎn),則應(yīng)使????。

參考答案:

J=K=1

n個變量的邏輯函數(shù),其全部最大項共有n個。

參考答案:

F###錯誤

n個變量的邏輯函數(shù),其全部最大項共有n個。

參考答案:

N個觸發(fā)器可以構(gòu)成最大計數(shù)長度()為???????的計數(shù)器。

參考答案:

2N

N個觸發(fā)器可以構(gòu)成最大計數(shù)長度(進制數(shù))為

的計數(shù)器。

參考答案:

2N

N個觸發(fā)器可以構(gòu)成能寄存

位二進制數(shù)碼的寄存器。

參考答案:

2N

N個觸發(fā)器可以構(gòu)成能寄存????位二進制數(shù)碼的寄存器。

參考答案:

2N

n變量邏輯函數(shù)的全部最小項相加=

。

參考答案:

1

n變量邏輯函數(shù)的全部最小項相加=??????。

參考答案:

1

RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。

參考答案:

F###錯誤

RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。

參考答案:

一個16選一的數(shù)據(jù)選擇器,其地址輸入()端有

參考答案:

4

一個16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有

參考答案:

4

一個4輸入端或非門,使其輸出為1的輸入變量組合有______種。

參考答案:

1

一位8421BCD碼計數(shù)器至少需要

個觸發(fā)器。

參考答案:

4

一位8421BCD碼計數(shù)器至少需要????個觸發(fā)器。

參考答案:

4

一塊數(shù)據(jù)選擇器有三個地址輸入端,則它的數(shù)據(jù)輸入端應(yīng)有(

)。

參考答案:

8

下列不屬于組合邏輯電路的邏輯功能描述方式的是

參考答案:

數(shù)理方程

下列各式中是四變量A、B、C、D的最小項的是:

。

參考答案:

ABCD

下列各式中是四變量A、B、C、D的最小項的是:??????????。

參考答案:

ABCD

下列各式中是最小項的邏輯相鄰最小項的是______。

參考答案:

A

下列能夠構(gòu)成T′

觸發(fā)器的是:

。

參考答案:

J=K=1#D=/star3/origin/ba70d1b0876b0aeade981de2884d6428.png

下列能夠構(gòu)成T′?觸發(fā)器的是:???????????。

參考答案:

J=K=1#D=/star3/origin/ba70d1b0876b0aeade981de2884d6428.png

下列說法中,(

)不是邏輯函數(shù)的表示方法。

參考答案:

波形圖和狀態(tài)圖

下列邏輯電路中為時序邏輯電路的是

參考答案:

數(shù)碼寄存器

下列邏輯電路中為時序邏輯電路的是?????????。

參考答案:

數(shù)碼寄存器

下圖

可以構(gòu)成8進制計數(shù)器。

參考答案:

下圖?????可以構(gòu)成8進制計數(shù)器。

參考答案:

下圖為兩片74LS161構(gòu)成的

(填數(shù)字)進制計數(shù)器。

參考答案:

29

下圖為兩片74LS161構(gòu)成的???()進制計數(shù)器。

參考答案:

29

下圖所示時序邏輯電路的邏輯功能為:

。

參考答案:

異步八進制減法計數(shù)器

下圖所示時序邏輯電路的邏輯功能為:???????。

參考答案:

異步八進制減法計數(shù)器

下圖所示電路是

進制計數(shù)器。

參考答案:

60

下圖所示電路是???????進制計數(shù)器。

參考答案:

60

下面公式或說法不正確的是

。

參考答案:

若A+B=A+C,則必有B=C。

下面公式或說法不正確的是?????????。

參考答案:

若A+B=A+C,則必有B=C。

下面卡諾圖對應(yīng)的邏輯函數(shù)表示正確的是

。

參考答案:

javascript:void(0);Y=m1+m4+m7

下面卡諾圖對應(yīng)的邏輯函數(shù)表示正確的是?????。

參考答案:

javascript:void(0);Y=m1+m4+m7

與模擬電路相比,數(shù)字電路主要的優(yōu)點有__________。

參考答案:

通用性強保密性好抗干擾能力強

兩個邏輯電路的邏輯函數(shù)表達式不一樣,這兩個電路的邏輯功能就不一樣。

參考答案:

F###錯誤

僅由與非門構(gòu)成的邏輯電路一定是組合電路。

參考答案:

僅由與非門構(gòu)成的邏輯電路一定是組合電路。

參考答案:

F###錯誤

以下哪一條不是消除竟爭冒險的措施(

)

參考答案:

利用觸發(fā)器

以下圖形符號表示:Y=

。

參考答案:

以下圖形符號表示:Y=??????。

參考答案:

以下電路中,加以適當輔助門電路,

適于實現(xiàn)單輸出組合邏輯電路。

參考答案:

二進制譯碼器數(shù)據(jù)選擇器

以下電路中,加以適當輔助門電路,????適于實現(xiàn)單輸出組合邏輯電路。

參考答案:

二進制譯碼器數(shù)據(jù)選擇器

以下表達式中符合邏輯運算法則的是

參考答案:

A+1=1

以下表達式中符合邏輯運算法則的是????。

參考答案:

A+1=1

優(yōu)先編碼器只對同時輸入的信號中的優(yōu)先級別最高的一個信號編碼.

參考答案:

優(yōu)先編碼器只對同時輸入的信號中的優(yōu)先級別最高的一個信號編碼.

參考答案:

T###正確

分析下圖所示的同步時序邏輯電路,其電路功能為

參考答案:

不具有自啟動能力的七進制計數(shù)器

分析下圖所示的同步時序邏輯電路,其電路功能為??????。

參考答案:

不具有自啟動能力的七進制計數(shù)器

分析下圖的邏輯電路,其中Y1的邏輯函數(shù)表達式為:

參考答案:

利用74194構(gòu)成的移位寄存器如下圖所示。在圖示的工作模式下,數(shù)據(jù)串行輸出的端口是:

參考答案:

Q3

化簡下列卡諾圖得到的最簡與或式是

參考答案:

/star3/origin/f6fdf1f97870726360fac3cfa380ceed.png

半加器與全加器的主要區(qū)別是:是否考慮來自低位的進位。

參考答案:

半加器與全加器的主要區(qū)別是:是否考慮來自低位的進位。

參考答案:

T###正確

卡諾圖中緊挨著的方格是邏輯相鄰的,上下、左右相對應(yīng)的方格不是相鄰的。

參考答案:

卡諾圖化簡得到的最簡與或式是唯一的。

參考答案:

卡諾圖化簡得到的最簡與或式是唯一的。

參考答案:

F###錯誤

卡諾圖畫包圍圈時,1可重復(fù)利用,但必須每圈有新的1。

參考答案:

T###正確

卡諾圖畫包圍圈時,1可重復(fù)利用,但必須每圈有新的1。

參考答案:

同步JK觸發(fā)器與同步D觸發(fā)器的特性方程分別是

參考答案:

同步JK觸發(fā)器與同步D觸發(fā)器的特性方程分別是?????????。

參考答案:

同步RS觸發(fā)器是在基本RS觸發(fā)器的輸入端增加了兩個控制門組成,同步觸發(fā)器在

期間接收輸入信號。

參考答案:

CP=1

同步RS觸發(fā)器是在基本RS觸發(fā)器的輸入端增加了兩個控制門組成,同步觸發(fā)器在???????期間接收輸入信號。

參考答案:

CP=1

同步時序電路具有統(tǒng)一的時鐘CP控制端。

參考答案:

同步時序電路具有統(tǒng)一的時鐘CP控制端。

參考答案:

T###正確

同步觸發(fā)器產(chǎn)生空翻現(xiàn)象的原因包括:

。

參考答案:

采用電平觸發(fā)方式

在觸發(fā)期間輸入信號發(fā)生多次改變

同步觸發(fā)器產(chǎn)生空翻現(xiàn)象的原因包括:?????????。

參考答案:

采用電平觸發(fā)方式

在觸發(fā)期間輸入信號發(fā)生多次改變

同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器克服了空翻。

參考答案:

T###正確

同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器克服了空翻。

參考答案:

四選一數(shù)據(jù)選擇器的數(shù)據(jù)輸出Y與數(shù)據(jù)輸入Xi和地址碼Ai之間的邏輯表達式為Y=

參考答案:

四選一數(shù)據(jù)選擇器的數(shù)據(jù)輸出Y與數(shù)據(jù)輸入Xi和地址碼Ai之間的邏輯表達式為Y=???????。

參考答案:

因為邏輯表達式成立,所以成立。

參考答案:

因為邏輯表達式成立,所以成立。

參考答案:

F###錯誤

在二進制計數(shù)系統(tǒng)中,每個變量的取值為__________。

參考答案:

0和1

在何種輸入情況下,“與非”運算的結(jié)果是邏輯0

。

參考答案:

全部輸入是1

在何種輸入情況下,“與非”運算的結(jié)果是邏輯0?。

參考答案:

全部輸入是1

在何種輸入情況下,“與非”運算的結(jié)果是邏輯0。

參考答案:

全部輸入是1

在何種輸入情況下,“或非”運算的結(jié)果是邏輯0。

參考答案:

全部輸入是1#任一輸入為0,其他輸入為1#任一輸入為1

在化簡邏輯函數(shù)時,需要把無關(guān)項置0。

參考答案:

F###錯誤

在化簡邏輯函數(shù)時,需要把無關(guān)項置0。

參考答案:

在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號,語音信號不是數(shù)字信號。

參考答案:

T###正確

在組合邏輯電路中任一時刻的輸出只與當時的輸入有關(guān)。。

參考答案:

在邏輯電路中,由于電路的延遲,使輸出端產(chǎn)生瞬間邏輯錯誤的尖峰脈沖稱為競爭、冒險現(xiàn)象。。

參考答案:

基本RS觸發(fā)器的特性方程,它的約束條件為

參考答案:

存在約束條件的觸發(fā)器是

參考答案:

RS觸發(fā)器

實現(xiàn)兩個4位二進制數(shù)相乘的組合電路,其輸入輸出端個數(shù)應(yīng)為(

)

參考答案:

8入8出

對于D觸發(fā)器,欲使Qn+1=Qn,應(yīng)使輸入D=

參考答案:

Q

對于D觸發(fā)器,欲使Qn+1=Qn,應(yīng)使輸入D=????。

參考答案:

Q

將邏輯函數(shù)式化為最小項之和的形式為

。

參考答案:

/

將邏輯函數(shù)式化為最小項之和的形式為?????。

參考答案:

/

已知邏輯函數(shù),其函數(shù)值為1的A,B取值組合是:

參考答案:

01,10

異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。。

參考答案:

當74194處于右移工作模式時,為使其工作穩(wěn)定,左串入端口必須接地。

參考答案:

當74194處于右移工作模式時,為使其工作穩(wěn)定,左串入端口必須接地。

參考答案:

F###錯誤

描述時序邏輯電路有三組方程,指的是

、

、

。

參考答案:

驅(qū)動方程狀態(tài)方程

輸出方程

描述時序邏輯電路有三組方程,指的是???????、???????、???????。

參考答案:

驅(qū)動方程狀態(tài)方程

輸出方程

描述觸發(fā)器的邏輯功能的方法有

參考答案:

特性表特性方程狀態(tài)轉(zhuǎn)換圖波形圖

摩根定律又稱為反演定律。

參考答案:

數(shù)值比較器的擴展使用時,如需有較高的運算速度,則需采用并行擴展方式。

參考答案:

數(shù)值比較器的擴展使用時,如需有較高的運算速度,則需采用并行擴展方式。

參考答案:

T###正確

數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。

參考答案:

T###正確

時序邏輯電路與組合邏輯電路的主要區(qū)別是

參考答案:

時序電路輸出與輸入之間存在反饋,組合電路則沒有時序電路具有記憶功能,組合電路則沒有時序電路中必含有記憶元件,組合電路則不含記憶元件

時序邏輯電路與組合邏輯電路的主要區(qū)別是???。

參考答案:

時序電路輸出與輸入之間存在反饋,組合電路則沒有時序電路具有記憶功能,組合電路則沒有時序電路中必含有記憶元件,組合電路則不含記憶元件

時序邏輯電路如下圖所示,則下圖所示電路的狀態(tài)方程正確的是

參考答案:

/star3/origin/772ba4fc2a492c89f076e8b29512e7b8.png

時序邏輯電路如下圖所示,則下圖所示電路的狀態(tài)方程正確的是????。

參考答案:

/star3/origin/772ba4fc2a492c89f076e8b29512e7b8.png

時序邏輯電路如下圖所示,則下圖所示電路的輸出方程正確的是

參考答案:

時序邏輯電路如下圖所示,則下圖所示電路的輸出方程正確的是????。

參考答案:

時序邏輯電路如下圖所示,則下圖所示電路的驅(qū)動方程正確的是

參考答案:

時序邏輯電路如下圖所示,則下圖所示電路的驅(qū)動方程正確的是??????。

參考答案:

最基本的邏輯關(guān)系有與非、或非、與或非三種。

參考答案:

欲使JK觸發(fā)器按Qn+1=0工作,可使JK觸發(fā)器的輸入端

。

參考答案:

J=Q,K=QJ=Q,K=1J=0,K=1

欲使JK觸發(fā)器按Qn+1=0工作,可使JK觸發(fā)器的輸入端?????。

參考答案:

J=Q,K=QJ=Q,K=1J=0,K=1

欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端

。

參考答案:

J=K=0J=Q,K=J=Q,K=0

欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端??????。

參考答案:

J=K=0J=Q,K=J=Q,K=0

欲對全班53個同學(xué)以二進制代碼編碼表示,最少需要二進制的位數(shù)是(

)

參考答案:

6

求一個邏輯函數(shù)F的對偶式,可將F中的

參考答案:

"·"換成"+","+"換成"·"變量不變常數(shù)中"0"換成"1","1"換成"0"

求一個邏輯函數(shù)F的對偶式,可將F中的??????。

參考答案:

"·"換成"+","+"換成"·"變量不變常數(shù)中"0"換成"1","1"換成"0"

用與非門設(shè)計四變量的多數(shù)表決電路,當輸入變量A、B、C、D有三個或三個以上為1時輸出為1,輸入為其他狀態(tài)時輸出為0。正確的設(shè)計電路是

。

參考答案:

用與非門設(shè)計四變量的多數(shù)表決電路,當輸入變量A、B、C、D有三個或三個以上為1時輸出為1,輸入為其他狀態(tài)時輸出為0。正確的設(shè)計電路是????。

參考答案:

用二進制異步計數(shù)器從0做加法,計到十進制數(shù)178,則最少需要

個觸發(fā)器。

參考答案:

8

用二進制異步計數(shù)器從0做加法,計到十進制數(shù)178,則最少需要????個觸發(fā)器。

參考答案:

8

用雙4選1數(shù)據(jù)選擇器設(shè)計三變量的邏輯函數(shù):,正確的是:

參考答案:

B

用數(shù)據(jù)選擇器可實現(xiàn)組合邏輯電路。

參考答案:

T###正確

用數(shù)據(jù)選擇器可實現(xiàn)組合邏輯電路。

參考答案:

的反函數(shù)為

。

參考答案:

正確

的反函數(shù)為???????。

參考答案:

正確

移位寄存器除了可以寄存代碼,還可實現(xiàn)數(shù)據(jù)的串行-并行轉(zhuǎn)換,但不能用于數(shù)值運算和處理。

參考答案:

移位寄存器除了可以寄存代碼,還可實現(xiàn)數(shù)據(jù)的串行-并行轉(zhuǎn)換,但不能用于數(shù)值運算和處理。

參考答案:

F###錯誤

組合邏輯電路______

參考答案:

A與C均可

組合邏輯電路中產(chǎn)生競爭冒險的主要原因是輸入信號受到尖峰干擾。。

參考答案:

組合邏輯電路在任意時刻的穩(wěn)定輸出信號取決于____。

參考答案:

此時的輸入

組合邏輯電路是一種有記憶功能的電路。。

參考答案:

組合邏輯電路由____

電路組成。

參考答案:

組合邏輯電路的分析步驟是1、根據(jù)給定的邏輯電路列出函數(shù)的真值表,2、寫出函數(shù)表達式。3、分析邏輯功能。。

參考答案:

組合邏輯電路的基本單元是邏輯門。。

參考答案:

組合邏輯電路的設(shè)計方法和分析方法是一樣的。

。

參考答案:

組合邏輯電路的設(shè)計步驟是:

1、根據(jù)設(shè)計要求,列出真值表。2、寫出邏輯函數(shù)表達式3、化簡4、根據(jù)最簡邏輯函數(shù)式畫出邏輯圖。

參考答案:

編碼與譯碼是互逆的過程。。

參考答案:

編碼是譯碼的逆過程,是將輸入特定含義的二進制代碼“翻譯”成對應(yīng)的輸出信號。

參考答案:

若兩個函數(shù)具有不同的真值表,則兩個邏輯函數(shù)必然不相等。。

參考答案:

若兩個函數(shù)具有不同的邏輯函數(shù)式,則兩個邏輯函數(shù)必然不相等。。

參考答案:

若兩個函數(shù)具有相同的真值表,則兩個邏輯函數(shù)必然相等。。

參考答案:

若所設(shè)計的編碼器是將31個一般信號轉(zhuǎn)換成二進制代碼,則輸出應(yīng)是一組N=______位的二進制代碼。

參考答案:

5

計數(shù)器即分頻器,二者沒有區(qū)別。

參考答案:

計數(shù)器即分頻器,二者沒有區(qū)別。

參考答案:

F###錯誤

計數(shù)器的異步清零功

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論