基于FPGA的運(yùn)動(dòng)目標(biāo)檢測(cè)系統(tǒng)_第1頁
基于FPGA的運(yùn)動(dòng)目標(biāo)檢測(cè)系統(tǒng)_第2頁
基于FPGA的運(yùn)動(dòng)目標(biāo)檢測(cè)系統(tǒng)_第3頁
基于FPGA的運(yùn)動(dòng)目標(biāo)檢測(cè)系統(tǒng)_第4頁
基于FPGA的運(yùn)動(dòng)目標(biāo)檢測(cè)系統(tǒng)_第5頁
已閱讀5頁,還剩16頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

基于FPGA的運(yùn)動(dòng)目標(biāo)檢測(cè)系統(tǒng)

組員:蘇呈浩張帆趙志偉黃寧亓帥兵劉凱寶梁家印姚江濤應(yīng)用領(lǐng)域總體構(gòu)架系統(tǒng)硬件設(shè)計(jì)

視頻信號(hào)采集單元視頻圖像緩存單元視頻圖像顯示單元系統(tǒng)軟件設(shè)計(jì)幀間差分算法

介紹幀間差分算法實(shí)現(xiàn)系統(tǒng)實(shí)驗(yàn)結(jié)果與分析論文設(shè)計(jì)創(chuàng)新與優(yōu)點(diǎn)結(jié)論系統(tǒng)的總體結(jié)構(gòu)系統(tǒng)總體結(jié)構(gòu)圖總體構(gòu)架系統(tǒng)硬件設(shè)計(jì)

視頻信號(hào)采集單元視頻圖像緩存單元視頻圖像顯示單元系統(tǒng)軟件設(shè)計(jì)幀間差分算法

介紹幀間差分算法實(shí)現(xiàn)系統(tǒng)實(shí)驗(yàn)結(jié)果與分析論文設(shè)計(jì)創(chuàng)新與優(yōu)點(diǎn)結(jié)論視頻信號(hào)采集單元視頻解碼模塊電路圖SAA7113H芯片將視頻模擬信號(hào)轉(zhuǎn)化為數(shù)字信號(hào)視頻圖像緩存單元HY57V281620FTP-H芯片視頻圖像顯示單元視頻編碼模塊電路圖SAA7121H芯片將數(shù)字信號(hào)轉(zhuǎn)為視頻模擬信號(hào)進(jìn)行顯示總體構(gòu)架系統(tǒng)硬件設(shè)計(jì)

視頻信號(hào)采集單元視頻圖像緩存單元視頻圖像顯示單元系統(tǒng)軟件設(shè)計(jì)幀間差分算法

介紹幀間差分算法實(shí)現(xiàn)系統(tǒng)實(shí)驗(yàn)結(jié)果與分析論文設(shè)計(jì)創(chuàng)新與優(yōu)點(diǎn)結(jié)論系統(tǒng)軟件設(shè)計(jì)幀間差分算法:T為預(yù)設(shè)“閾值”幀間差分法的基本流程幀差分算法的實(shí)現(xiàn)SAA7113H和SAA7121H配置流程圖系統(tǒng)開始工作后,F(xiàn)PGA先通過I2C總線對(duì)SAA7113H和SAA7121H進(jìn)行初始化,使視頻采集及視頻顯示單元能夠正常工作。運(yùn)動(dòng)目標(biāo)檢測(cè)模塊實(shí)現(xiàn)的流程圖總體構(gòu)架系統(tǒng)硬件設(shè)計(jì)

視頻信號(hào)采集單元視頻圖像緩存單元視頻圖像顯示單元系統(tǒng)軟件設(shè)計(jì)幀間差分算法

介紹幀間差分算法實(shí)現(xiàn)系統(tǒng)實(shí)驗(yàn)結(jié)果與分析論文設(shè)計(jì)創(chuàng)新與優(yōu)點(diǎn)結(jié)論系統(tǒng)試驗(yàn)結(jié)果與分析

原圖像閾值為10閾值為20閾值為25閾值為30閾值為40閾值為50

確定閾值T:最佳閾值:25搭建實(shí)驗(yàn)平臺(tái)對(duì)系統(tǒng)進(jìn)行測(cè)試總體構(gòu)架系統(tǒng)硬件設(shè)計(jì)

視頻信號(hào)采集單元視頻圖像緩存單元視頻圖像顯示單元系統(tǒng)軟件設(shè)計(jì)幀間差分算法

介紹幀間差分算法實(shí)現(xiàn)系統(tǒng)實(shí)驗(yàn)結(jié)果與分析論文設(shè)計(jì)創(chuàng)新與優(yōu)點(diǎn)結(jié)論論文設(shè)計(jì)的創(chuàng)新與優(yōu)點(diǎn)創(chuàng)新:FPGA內(nèi)含豐富的邏輯資源,加之內(nèi)嵌著DSP塊,有著出色的計(jì)算能力;同時(shí)FPGA采用的體系是并行體系且具有流水性的工作方式,可以加快數(shù)據(jù)流的數(shù)據(jù)。因此,本設(shè)計(jì)采用FPGA模塊作為主控制和算法處理單元。優(yōu)點(diǎn):幀間差分算法中兩幀圖像相差的時(shí)間短,使得環(huán)境中光線變化等不可控因素對(duì)設(shè)計(jì)的影響較小,因此具有良好的抗干擾性,且對(duì)動(dòng)態(tài)環(huán)境有很強(qiáng)的適應(yīng)能力??傮w構(gòu)架系統(tǒng)硬件設(shè)計(jì)

視頻信號(hào)采集單元視頻圖像緩存單元視頻圖像顯示單元系統(tǒng)軟件設(shè)計(jì)幀間差分算法

介紹幀間差分算法實(shí)現(xiàn)系統(tǒng)實(shí)驗(yàn)結(jié)果與分析論文設(shè)計(jì)創(chuàng)新與優(yōu)點(diǎn)結(jié)論結(jié)論本文設(shè)計(jì)了一種基于FPGA的運(yùn)動(dòng)目標(biāo)檢測(cè)系統(tǒng),以FPGA為控制核心和算法實(shí)現(xiàn)單元,加上外圍的采集和顯示電路,可以實(shí)時(shí)地檢測(cè)運(yùn)動(dòng)目標(biāo)并顯示。在軍事、公安、工業(yè)生產(chǎn)、生物醫(yī)學(xué)等各個(gè)領(lǐng)域都

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論