Allegro165新增功能詳述_第1頁
Allegro165新增功能詳述_第2頁
Allegro165新增功能詳述_第3頁
Allegro165新增功能詳述_第4頁
Allegro165新增功能詳述_第5頁
已閱讀5頁,還剩16頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

本文格式為Word版,下載可任意編輯——Allegro165新增功能詳述Allegro16.5新增功能

CadenceWhat’sNewinAllegroPCBEditor16.5(Allegro16.5新增功能)

CadenceAllegroPCBEditor16.5新增了EmbeddedComponentDesign,允許器件嵌入到板層內(nèi)部設(shè)計,同時在軟件界面、PDF輸出、尺寸標注、3D視圖、差分布線、HDI、DFM、ECAD-MCAD、RFPCB等功能上做了提升,使軟件功能更加完善,更好地輔助設(shè)計人員進行PCB的設(shè)計。

EmbeddedComponentDesign

隨著市場對電路板包裝要求的不斷增加,有必要考慮將無源甚至有源器件內(nèi)嵌到PCB板中,以達到電路板體積小、重量輕的目的。譬如移動電子產(chǎn)品、數(shù)碼產(chǎn)品的設(shè)計中就會用到這種器件內(nèi)嵌技術(shù)。CadenceRelease16.5提供了強大的器件內(nèi)嵌解決方法,用戶可以更便利的應(yīng)用AllegroPCBEditor完成一些高端電路板的設(shè)計。

■Licensing

■FronttoBackFlowSupport■Setup

■KeyTerminology■DesignRuleChecks■ComponentPlacementLicensing

在PCBEditor和Package/SiP工具中都可以應(yīng)用器件嵌入式設(shè)計。只要在16.5版本的license中選擇“Miniaturization〞即可。

FronttoBackFlowSupport

可以在AllegroPCBEditor中給器件添加“EMBEDDED_PLACEMENT〞屬性,此屬性的兩個values值“REQUIRED〞和“OPTIONAL〞:給其指定“REQUIRED〞,強制器件嵌入;指定“OPTIONAL〞,根據(jù)實際需要確定器件是否嵌入。

Setup

選擇“Setup-EmbeddedLayerSetup〞,EmbeddedLayerSetup用于設(shè)置嵌入式擺放的layer、器件擺放的方位(BodyUporBodyDown)、連接方法(DirectorIndirect)和全局參數(shù)。

KeyTerminology

DirectAttach:器件直接焊接到內(nèi)層。

IndirectAttach:器件通過microvias焊接到內(nèi)層。

ClosedCavity:器件被兩層的介質(zhì)封閉,形成一個封閉空間。

OpenCavity:器件未被介質(zhì)封閉,形成一個開放式空間,此空間可以跨越多層。

DesignRuleChecks

新增兩個constraints,用于embedded檢查。“Setup-constraints-modes〞-“DesignModes(package)〞

ComponentPlacement

“Place-Manually〞,選擇可以嵌入的器件,元件會自動放入內(nèi)層,放置后,選擇器件,右鍵可以改變嵌入層,只有可以嵌入的層才會出現(xiàn),如圖:

GraphicalUserInterface

■HighlightingWithStipplePatterns■DynamicandStaticShapeDisplay■HighlightingFixedObjects■StatusBarUpdate■3-DViewerUpdate■DataTipSetup■DataTipDisplay

HighlightingWithStipplePatterns

Allegro16.5新增StipplePatterns,在對object執(zhí)行assigncolor和highlight指令時都可以設(shè)定StipplePatterns模式。

●assigncolor用于對object分派顏色,同時可以搭配StipplePatterns提供更多元的顯示;

●highlight指令允許對net增加StipplePattern信息;●顏色設(shè)置窗口允許為layers增加StipplePattern信息。

DynamicandStaticShapeDisplay

Allegro16.5在動態(tài)銅,靜態(tài)銅的顯示上提供了不同的顯示效果。

HighlightingFixedObjects

Allegro16.5可以使用“stipplepattern〞來高亮具有“Fixed〞屬性的器件或網(wǎng)絡(luò),以區(qū)別于其它器件或網(wǎng)絡(luò)。

可以在Color/Visibility中進行設(shè)置。

StatusBarUpdate

可以點擊狀態(tài)欄的某一區(qū)域?qū)崿F(xiàn)某種功能。例如,在狀態(tài)欄點選模式領(lǐng)域,就可以切換到其它模式。

3-DViewerUpdate

3-DViewer中新增加了動態(tài)層面的顯示功能,即切換層面顯示的同時,3-DViewer中也會自動切換層面。

此動能為默認允許設(shè)置。

DataTipSetup

Objecttype由原來的6種信息種擴展到17種,在顯示上提供了更多、更全面的信息?!癝etup-DatatipsCustomization〞:可以定制需要顯示的datatip

如鼠標預選擇某一clinesegment,就會出現(xiàn)如下信息:

DataTipDisplay可以通過命令按鈕

EtchEditEnhancement■DifferentialPhaseTuning■TraceTapering

■GroupRouteViaPatterns

■DiffPairRouting-TransitionsatRegionBoundary■PadExitBehavior■HDIViaLabels

■HDIVia-ViaLineFattening■DeleteViaStructures■Copy/MoveStackedViasDifferentialPhaseTuning

相位調(diào)整是另一種通過鼠標操作走線,使走線發(fā)生變化,從而控制線長的方法,類似于delaytune,但是相位調(diào)整僅適用于差分信號線?!癛oute-PhaseTune〞,命令激活后,可以在option中設(shè)置參數(shù),操作時只需用鼠標點擊差分線的某段segment即可。參數(shù)設(shè)置及差分線相位調(diào)整后的結(jié)果如圖:

來控制是否顯示某一object的DataTip。

TraceTapering

TraceTapering是指在PCB布線過程中線寬逐漸變細的一種布線方式,目的是為了防止線寬的突變。在RF和軟板電路設(shè)計中應(yīng)用廣泛,漸進式走線主要是為了減小線寬變化處的所受到的機械應(yīng)力,同時也能改善信號傳輸?shù)馁|(zhì)量。

TraceTapering是在淚滴的基礎(chǔ)上添加的,在淚滴參數(shù)設(shè)置中也有TraceTapering的設(shè)置。

“Router-Gloss〞-“AddTaperedTrace〞

GroupRouteViaPatterns

群組布線過程中,添加過孔時可以選擇過孔的類型(viapattern)。群組布線可以通過以下兩種方式啟動:

●執(zhí)行“RouteConnect〞命令,選擇一組vias或clinesegments,進行群組布線;●執(zhí)行“RouteConnect〞命令,右鍵選擇“Multi-LineRoute〞,進行群組布線。16.5版本提供了六種過孔類型。

六種過孔類型如下圖:

DiffPairRouting-TransitionsatRegionBoundary

在constraintresigon中執(zhí)行connect或slide命令時,16.5進行了改進,提高了布線質(zhì)量。包括:

●差分對以90°或45°布線進入constraintresigon邊界時依舊保持對稱關(guān)系;●對線進行slide或shove時依舊保持差分信號線的線寬和間距;●消除了邊界鉸鏈效應(yīng)-可以自由滑動差分線。PadExitBehavior

對于EnhancedPadEntry,之前版本不支持shape類型pad,16.5增加了支持shapepad。

在“connect〞或“slide〞命令下,右擊可執(zhí)行“EnhandedPadEntry〞。

HDIViaLabels

16.5支持對ViaLabel進行顏色設(shè)定。例如ViaLabel為2:3,代表走線從其次層開始,打過孔進入到第三層。通過“Display-Color/Visibility〞可以設(shè)定ViaLabel的顏色。

HDIVia-ViaLineFattening

在以前的版本中,假使想要增大相鄰HDIVia之間線的寬度,這種修改會應(yīng)用于整個設(shè)計,現(xiàn)在16.5版本可以單獨進行相鄰HDIVia之間線寬的增加。

DeleteViaStructures

16.5版本支持對多余ViaStructure的刪除。

Copy/MoveStackedVias

現(xiàn)在的復制/移動操作可以將StackedVias作為一個整體來處理。

IntelligentPDFOutput

16.5版本集成了PDF輸出功能,將PCB板的數(shù)據(jù)(器件、網(wǎng)絡(luò)、測試點)信息輸出成PDF文件。

PDF輸出文件在層面選擇上是以光繪文件為依據(jù)的,所以進行PDF輸出之前必需先生成光繪文件。

啟動PDF輸出工具:“File-export-PDF〞

輸出層面選擇

輸出選項設(shè)置

某電路板的top層PDF輸出文件

AssociativeDimensioning

Allegro16.5提升了尺寸標注的功能。Dimension與和它相關(guān)的Objects之間建立了連接關(guān)系,當對objecets進行編輯后,譬如移動,與之相關(guān)聯(lián)的Dimension會自動更新。

●功能實現(xiàn):

選擇“Manufacture–DimensionEnvironment〞,右鍵下拉菜單包含多種關(guān)于尺寸標注的命令。

快捷工具按鈕

用于標注兩點間的尺寸。

移動前

移動后自動調(diào)整

●當用16.5版本開啟低版本的設(shè)計時,之前的尺寸標注仍存在,但是與objects之間沒有關(guān)聯(lián),當移動object后,不能動態(tài)更新。用戶可以將之刪除,重新尺寸標注從而使與objects建立關(guān)聯(lián)。

●當16.5版本的設(shè)計保存為低版本時,尺寸標注存在,但是與objects之間失去關(guān)聯(lián)。

●使用“Deletedimensions〞命令,刪除已有的尺寸標注?!駝h除object,與之關(guān)聯(lián)的尺寸標注也會刪除。

●移動尺寸標注:“Manufacture–DimensionEnvironment〞,右鍵下拉菜單中選擇“Movetext〞。

●Z–Move命令可以將尺寸標注移動到其它的subclass層中,允許移動的Class–Subclasses包括:

□BoardGeometry○Dimension○AssemblyNotes

○AnyUserDefinedSubclass

□DrawingFormat

○AnyUserDefinedSubclass□Manufacturing

○AnyUserDefinedSubclass

DesignforManufacturing

■DFAEnhancements(Side–EndandEnd–Sidesupport)■DFAUsability

■MinimumMetaltoMetalClearanceDRC■DuplicateDrillDRC■CrossSectionChart

■BackdrillEnhancement(AnyLayertoAnyLayer)

DFAEnhancements(Side–EndandEnd–Sidesupport)

DFA表格支持第四種DRC檢查來滿足SidetoEnd和EndtoSide的要求。如下圖中,A和B分別代表SidetoEnd和EndtoSide。

●僅對DFA表格中定義的symbol起作用。

●假使沒有給出EndtoSide的值,DRC檢查時采用SidetoEnd的值。

●當比較兩個symbol時,只采用SidetoEnd的值,EndtoSide被認為是多余的?!癞斍袚Q到16.3版本,DRC檢查時忽略SidetoEnd值。DFAUsability

新版本提升了移動器件來符合DFA間距規(guī)則這一功能。新功能是當DFA_PAUSE_LEVEL值設(shè)為3時,器件在移動過程中會有暫停,來滿足DFA規(guī)則。

MinimumMetaltoMetalClearanceDRC

這是design-level新增的一個規(guī)則檢查,用來檢查metal間的最小間距是否滿足要求。當間距規(guī)則檢查設(shè)置成off時,就會通過這個檢查出現(xiàn)一個顯示間距錯誤的DRC標志。

建議最好在設(shè)計完成后運行此規(guī)則,否則假使間距規(guī)則中所有mode都設(shè)為on的話,就會出現(xiàn)多余的DRC。

可以輸入一個間距值,用來檢查網(wǎng)絡(luò)之間的間距,這個功能主要是用來檢查不同net之間的間距是否符合規(guī)則。

DuplicateDrillDRC

design-level新增的規(guī)則檢查,檢查drillhole是否重復。

CrossSectionChart

16.5版本支持生成crosssection的詳細瀏覽圖:點擊“Manufacture-CrossSectionChart〞或在命令窗口輸入“xsection_chart〞命令。

BackdrillEnhancement(AnyLayertoAnyLayer)

16.5版本支持任意層間的backdrill的設(shè)定,以前版本只支持從頂層或底層的設(shè)定。

DRCUpdatesMaxNeckLengthDRC

從16.5開始,maxnecklength的檢查發(fā)生了變化。當頸狀線的累加總長超過了預設(shè)maxnecklength的值,才會出現(xiàn)DRC。

ECAD-MCADFlow

IncrementalDataExchange

電子和機械CAD數(shù)據(jù)的交換有多種基于IDF和DXF的輸入/輸出格式。每種格式都有既定標準。需交換的數(shù)據(jù)采用“allornothing〞的格式,這種交換格式對于修改的設(shè)計很難處理。

EDMD(IDX)是一種新的基于XML的數(shù)據(jù)交換格式。通過引入增量改變的概念來輔助ECAD/MCAD數(shù)據(jù)交換。也就是說ECAD和MCAD工具有一致的基線(baseline),基線發(fā)生變化,即認為數(shù)據(jù)發(fā)生增量修改,增量數(shù)據(jù)也可以從CDA工具傳送到其它工具。

EDMD的另一功能是加強了設(shè)計間的溝通。設(shè)計人員和機器間可以通過解釋、接受或拒絕等動作來加強之間的溝通。例如,當設(shè)計被基線化后,設(shè)計人員改變了某一個器件的位置,在EDMD架構(gòu)中,輸出這種變化,通過GUI,對修改原因進行解釋。機器預覽增量數(shù)據(jù),同意變化就輸入增量數(shù)據(jù),不同意就拒絕輸入,并給出拒絕的原因并提供器件新的位置。設(shè)計者預覽機器給出的建議,接受或拒絕,如此循環(huán)。

DatabaseandMiscEnhancementDatabaseLocking

之前的版本允大量個設(shè)計者同時對一個設(shè)計進行編輯,16.5版本增加了鎖定設(shè)計的功能,即設(shè)計人員編輯設(shè)計時,PCBEditor生成一個<design>.lock文件,直到退出Allegro,開啟其他設(shè)計文件或新建設(shè)計。假使在編輯過程中其他人員想開啟此設(shè)計,就會出現(xiàn)警告提醒。

點擊“是〞,仍可以開啟設(shè)計進行操作,但是在保存時只能另存為一個新設(shè)計。

可以在“Setup-UserPreferences〞中設(shè)置“allegro_nolocking〞來取消此功能。

Multi-threadingSupport

支持多線程工作:DRC更新可利用16位計算單元并行工作。DBDoctor

DBDoctor中新增了“PurgeUnusedConstraints〞功能,即刪除設(shè)計中沒有用到的約束規(guī)則。

Downrevto16.3

可以輸出為16.3或16.2版本:“File-export-Downrevdesign〞;Log中列出了刪除的屬性。

SubclassCharacters

Subclass的字符增加到31位。SameNetConstraintSetupdate

對于samenetconstraint,默認bylayerDRCmode開啟。SymbolEditor

●創(chuàng)立封裝符號時,可以沒有boundary;●可以將無電氣特性的pin變成有電氣特性的pin。RefreshSymbol

更新符號時新增“resetpinescapes〞功能。

ModulesandLockedProperty

生成.mdd文件時,可以添加“l(fā)ocked〞屬性,當復用模塊加載到設(shè)計中,也同時連帶lock屬性。

Techfile

●輸出techfile時,可以依據(jù)約束管理器的信息篩選需要輸出的內(nèi)容;●支持dcf文件的讀/寫。DesignStatus

DesignStatus新增NetShortDRCStatus

Artwork

●假使當前底片沒有包含所有的層面,會發(fā)布警告;●支持添加空底片;

●默認RS274X、2.5格式,十進制設(shè)計默認十進制輸出。Thieving

在“thieving〞命令下option控制面板可以控制via在routekeepin內(nèi)。

CreateDetail

支持任意層面上creatdetail。DisplayMeasure

對objects進行“Display-Measure〞操作時,會顯示網(wǎng)絡(luò)名。

ShapeCopy

對shape進行復制操作時,保存shape原有的參數(shù)。對“Z-Copy〞和“Copytolayers〞也支持。

UserDefinedMaskLayers—Mirrorsupport

對自定義的焊盤masklayer也可以進行mirror操作,即從頂層翻轉(zhuǎn)終究層。PlaceReplicate—SupportforSingleSymbol

允許用戶對單個器件的走線進行“replicate〞操作,并且可以單獨作為一個group進行移動。

PlacementFiles

執(zhí)行“File-Import-placement〞命令時,新增“PlacementOptions〞選項。

16.5版本

16.3版本

DesignPartitioning

對于分版編輯的PCB設(shè)計仍支持placereplicate功能。PolygonSelect

框選功能可以通過雙擊鼠標完成操作。Undo/RedoBuffer

對于“exportidf〞“flipdesign〞“associativityoff〞“associativityon〞“del_viaariay〞命令,允許undo/redo操作。

ZoomButteninPickDialog

執(zhí)行“pick〞時,輸入坐標后,可以選擇“zoom〞按鈕,達到zoomcentor的效果。

NewVariables(新增變量,在“Setup-UserPreferences〞中設(shè)置。)

●“single_via_replace_default〞--當執(zhí)行“Tools-Padstack-Refresh〞命令時,允許用戶確定某一個via的替代類型。在“Setup-UserPreferences-Interactive〞中設(shè)置

●text_nocompact

●options_no_enhanced_padentry

●artwork_arc_round_error--出光繪文件時顯示錯誤的信息

●testprep_rpt_netnames--在testprep報告中顯示網(wǎng)絡(luò)名●allegro_nolocking--編輯設(shè)計時不生成.lock文件NewProperties

●EMBEDDED_PLACEMENT--器件內(nèi)嵌屬性●EMBEDDED_SOFT--布爾屬性

●EMB_VIA_CONNECT_PADSTACK--板級水平的字符串屬性●EMBEDDED_VIA_KEEPOUT--布爾屬性

●CDS_FSP_PIN_NAME--關(guān)于pinname的字符串屬性●CDS_FSP_PIN_NUMBER--關(guān)于pinnumber的字符串屬性●CDS_FSP_DP_PIN--關(guān)于pin的字符串屬性●CDS_FSP_IO_PIN_PAIR--關(guān)于pin的字符串屬性●CDS_FSP_DIFF_PIN_TYPE--關(guān)于pin的字符串屬性●CDS_FSP_BANK_NAME--關(guān)于pin的字符串屬性●CDS_FSP_VOLTAGE--關(guān)于pin的字符串屬性●CDS_FSP_PIN_TYPE--關(guān)于pin的字符串屬性●CDS_FSP_PIN_STD--關(guān)于pin的字符串屬性●CDS_FSP_PIN_FUNC--關(guān)于pin的字符串屬性●CDS_FSP_CONNECT_INFO--關(guān)于pin的字符串屬性ModifiedProperties

●LOCKED--允許在designlevel添加。可以給.mdd文件添加。當.mdd文件導入設(shè)計時,具有l(wèi)ock屬性,其內(nèi)部器件不能被編輯

●BACKDRILL_MAX_PTH_STUB--新版本增加支持via和pin●CDS_FSP_NET--支持對pin增加此屬性

●CDS_FSP_INSTANCE_NAME--從FSP_INSTANCE_NAME重命名●CDS_FSP_INSTANCE_ID--從FSP_INSTANCE_ID重命名●CDS_FSP_IS_FPGA--從FSP_IS_FPGA重命名

●CDS_FSP_TERMINATION_TYPE--從FSP_TERMINATION_TYPE重命名●CDS_FSP_LIB_PART_MODEL--從FSP_LIB_PART_MODEL重命名DeletedProperties

●THERMAL_RELIRFReports

●Danglingvia報告新增了Danglingvia和antennavia的開始/終止層●新增EmbeddedComponentReport●新增EmbeddedCavityReport●新增EtchDetailedLengthReport●新增CrossSectionReport

DFOut

在過濾設(shè)置時新增packagekeepin選項。SymbolExport

16.5版本支持symbolspreadsheet的輸出,如圖:

DataMigration

●關(guān)于MAXNECKWIDTH的檢查,新版本是累計檢查,舊版本是對segment檢查,因此,在16.5版本中

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論