第七章存儲(chǔ)器和復(fù)雜可編程器件詳解_第1頁(yè)
第七章存儲(chǔ)器和復(fù)雜可編程器件詳解_第2頁(yè)
第七章存儲(chǔ)器和復(fù)雜可編程器件詳解_第3頁(yè)
第七章存儲(chǔ)器和復(fù)雜可編程器件詳解_第4頁(yè)
第七章存儲(chǔ)器和復(fù)雜可編程器件詳解_第5頁(yè)
已閱讀5頁(yè),還剩45頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第七章存儲(chǔ)器和復(fù)雜可編程器件詳解演示文稿當(dāng)前1頁(yè),總共50頁(yè)。優(yōu)選第七章存儲(chǔ)器和復(fù)雜可編程器件當(dāng)前2頁(yè),總共50頁(yè)。概述半導(dǎo)體存儲(chǔ)器能存放大量二值信息的半導(dǎo)體器件。存儲(chǔ)器的主要性能指標(biāo):存取時(shí)間多長(zhǎng)——存儲(chǔ)速度存儲(chǔ)數(shù)據(jù)量多大——存儲(chǔ)容量

可編程邏輯器件是一種通用器件,其邏輯功能是由用戶通過(guò)對(duì)器件的編程來(lái)設(shè)定的。它具有集成度高、結(jié)構(gòu)靈活、處理速度快、可靠性高等優(yōu)點(diǎn)。當(dāng)前3頁(yè),總共50頁(yè)。7.1只讀存儲(chǔ)器7.1.1ROM的定義與基本結(jié)構(gòu)7.1.2二維譯碼7.1.3可編程ROM7.1.4集成電路ROM7.1.5ROM的讀操作與定時(shí)圖7.1.6ROM應(yīng)用舉例當(dāng)前4頁(yè),總共50頁(yè)。存儲(chǔ)器

RAM(Random-AccessMemory)

ROM(Read-OnlyMemory)RAM(隨機(jī)存取存儲(chǔ)器):

在運(yùn)行狀態(tài)可以隨時(shí)進(jìn)行讀或?qū)懖僮?。存?chǔ)的數(shù)據(jù)必須有電源供應(yīng)才能保存,一旦掉電,數(shù)據(jù)全部丟失。ROM(只讀存儲(chǔ)器):在正常工作狀態(tài)只能讀出信息。斷電后信息不會(huì)丟失,常用于存放固定信息(如程序、常數(shù)等)。固定ROM

可編程ROM

PROM

EPROM

E2PROM

SRAM

(StaticRAM):靜態(tài)RAMDRAM

(DynamicRAM):動(dòng)態(tài)RAM1.存儲(chǔ)器的分類當(dāng)前5頁(yè),總共50頁(yè)。2.幾個(gè)基本概念存儲(chǔ)容量:存儲(chǔ)二值信息的總量。字?jǐn)?shù):字的總量。字長(zhǎng)(位數(shù)):表示一個(gè)信息二進(jìn)制碼的位數(shù)稱為一個(gè)字,字的位數(shù)稱為字長(zhǎng)。存儲(chǔ)容量M=字?jǐn)?shù)×位數(shù)地址:每個(gè)字的編號(hào)。字?jǐn)?shù)=2n(n為存儲(chǔ)器外部地址線的線數(shù))當(dāng)前6頁(yè),總共50頁(yè)。

只讀存儲(chǔ)器,工作時(shí)內(nèi)容只能讀出,不能隨時(shí)寫入,所以稱為只讀存儲(chǔ)器(Read-OnlyMemory)。ROM的分類:按寫入情況劃分

固定ROM可編程ROMPROM

EPROM

E2PROM

按存貯單元中器件劃分

二極管ROM三極管ROMMOS管ROM7.1.1ROM的定義與基本結(jié)構(gòu)當(dāng)前7頁(yè),總共50頁(yè)。存儲(chǔ)矩陣7.1.1ROM的定義與基本結(jié)構(gòu)數(shù)據(jù)輸出

控制信號(hào)輸入

輸出控制電路

地址譯碼器地址輸入地址譯碼器存儲(chǔ)矩陣

輸出控制電路當(dāng)前8頁(yè),總共50頁(yè)。1)ROM(二極管PROM)結(jié)構(gòu)示意圖存儲(chǔ)矩陣位線字線輸出控制電路M=44地址譯碼器當(dāng)前9頁(yè),總共50頁(yè)。字線與位線的每個(gè)交點(diǎn)都是一個(gè)存儲(chǔ)單元。交點(diǎn)處有二極管相當(dāng)存1,無(wú)二極管相當(dāng)存0。當(dāng)OE=1時(shí):輸出為高阻狀態(tài)。000101111101111010001101地址A1

A0

D3

D2

D1

D0

內(nèi)容當(dāng)OE=0時(shí):當(dāng)前10頁(yè),總共50頁(yè)。字線存儲(chǔ)矩陣位線字線與位線的每個(gè)交點(diǎn)都是一個(gè)存儲(chǔ)單元。交點(diǎn)處有MOS管相當(dāng)存0,無(wú)MOS管相當(dāng)存1。7.1.2二維譯碼思考題:該存儲(chǔ)器的容量是多少?當(dāng)前11頁(yè),總共50頁(yè)。7.1.3可編程ROM256個(gè)存儲(chǔ)單元排成1616的矩陣:行譯碼器從16行中選出要讀的一行;列譯碼器再?gòu)倪x中的一行存儲(chǔ)單元中選出要讀的一列的一個(gè)存儲(chǔ)單元。如選中的存儲(chǔ)單元的MOS管的浮柵注入了電荷,該管截止,讀得1;相反讀得0。(256

1位EPROM)當(dāng)前12頁(yè),總共50頁(yè)。7.1.4集成電路ROMAT27C010128K×8位ROM

編程選通信號(hào)輸出使能控制片選信號(hào)當(dāng)前13頁(yè),總共50頁(yè)。

工作模式A16~A0

VPP

D7~D0

讀00XAi

X數(shù)據(jù)輸出輸出無(wú)效X1XXX高阻等待1XXAi

X高阻快速編程010Ai

VPP

數(shù)據(jù)輸入編程校驗(yàn)001Ai

VPP

數(shù)據(jù)輸出當(dāng)前14頁(yè),總共50頁(yè)。7.1.5ROM的讀操作和定時(shí)圖(2)加入有效的片選信號(hào)(3)使輸出使能信號(hào)有效,經(jīng)過(guò)一定延時(shí)后,有效數(shù)據(jù)出現(xiàn)在數(shù)據(jù)線上;

(4)讓片選信號(hào)或輸出使能信號(hào)無(wú)效,經(jīng)過(guò)一定延時(shí)后數(shù)據(jù)線呈高阻態(tài),本次讀出結(jié)束。

(1)欲讀取單元的地址加到存儲(chǔ)器的地址輸入端;當(dāng)前15頁(yè),總共50頁(yè)。(1)用于存儲(chǔ)固定的專用程序(2)利用ROM可實(shí)現(xiàn)查表或碼制變換等功能

查表功能——查某個(gè)角度的三角函數(shù)。

把變量值(角度)作為地址碼,其對(duì)應(yīng)的函數(shù)值作為存放在該地址內(nèi)的數(shù)據(jù),這稱為“造表”。使用時(shí),根據(jù)輸入的地址(角度),就可在輸出端得到所需的函數(shù)值,這就稱為“查表”。

碼制變換——把欲變換的編碼作為地址,把最終的目的編碼作為相應(yīng)存儲(chǔ)單元中的內(nèi)容即可。7.1.6ROM應(yīng)用舉例當(dāng)前16頁(yè),總共50頁(yè)。C

I3I2I1I0

二進(jìn)制碼

O3O2O1O0

格雷碼

C

I3I2I1I0

格雷碼

O3O2O1O0

二進(jìn)制碼

0

0000

0000

1

0000

0000

0

0001

0001

1

0001

0001

0

0010

0011

1

0010

0011

0

0011

0010

1

0011

0010

0

0100

0110

1

0100

0111

0

0101

0111

1

0101

0110

0

0110

0101

1

0110

0100

0

0111

0100

1

0111

0101

0

1000

1100

1

1000

1111

0

1001

1101

1

1001

1110

0

1010

1111

1

1010

1100

0

1011

1110

1

1011

1101

0

1100

1010

1

1100

1000

0

1101

1011

1

1101

1001

0

1110

1001

1

1110

1011

0

1111

1000

1

1111

1010

用ROM實(shí)現(xiàn)二進(jìn)制碼與格雷碼相互轉(zhuǎn)換的電路當(dāng)前17頁(yè),總共50頁(yè)。C

(A4)

I3I2I1I0

(A3A2A1A0)

二進(jìn)制碼

O3O2O1O0

(D3D2D1D0)

格雷碼

C

(A4)

I3I2I1I0

(A3A2A1A0)格雷碼

O3O2O1O0

(D3D2D1D0)

二進(jìn)制碼

0

0000

0000

1

0000

0000

0

0001

0001

1

0001

0001

0

0010

0011

1

0010

0011

0

0011

0010

1

0011

0010

0

0100

0110

1

0100

0111

0

0101

0111

1

0101

0110

0

0110

0101

1

0110

0100

0

0111

0100

1

0111

0101

0

1000

1100

1

1000

1111

0

1001

1101

1

1001

1110

0

1010

1111

1

1010

1100

0

1011

1110

1

1011

1101

0

1100

1010

1

1100

1000

0

1101

1011

1

1101

1001

0

1110

1001

1

1110

1011

0

1111

1000

1

1111

1010

C=A4

I3I2I1I0=A3A2A1A0

O3O2O1O0=D3D2D1D0

當(dāng)前18頁(yè),總共50頁(yè)。用ROM實(shí)現(xiàn)二進(jìn)制碼與格雷碼相互轉(zhuǎn)換的電路

當(dāng)前19頁(yè),總共50頁(yè)。

存儲(chǔ)器的字長(zhǎng)與數(shù)據(jù)結(jié)構(gòu)課程所講的字長(zhǎng)完全一樣嗎?

討論:當(dāng)前20頁(yè),總共50頁(yè)。7.1.1(2)7.1.2(1)作業(yè):當(dāng)前21頁(yè),總共50頁(yè)。7.2隨機(jī)存取存儲(chǔ)器7.2.1靜態(tài)隨機(jī)存取存儲(chǔ)器7.2.2同步靜態(tài)隨機(jī)存取存儲(chǔ)器7.2.4存儲(chǔ)器容量的擴(kuò)展

7.2.3動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器

當(dāng)前22頁(yè),總共50頁(yè)。7.2.1靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)1.SRAM的基本結(jié)構(gòu)CE

OE

WE

=1XX高阻CE

OE

WE

=00X輸入CE

OE

WE

=010輸出CE

OE

WE

=011高阻當(dāng)前23頁(yè),總共50頁(yè)。SRAM的工作模式

工作模式

CE

WE

OE

I/O

0~I/O

m-1

保持(微功耗)

1

X

X

高阻

0

1

0

數(shù)據(jù)輸出

0

0

X

數(shù)據(jù)輸入

輸出無(wú)效

0

1

1

高阻

當(dāng)前24頁(yè),總共50頁(yè)。2.SRAM存儲(chǔ)單元靜態(tài)SRAM(StaticRAM)雙穩(wěn)態(tài)存儲(chǔ)單元電路列存儲(chǔ)單元公用的門控制管,與讀寫控制電路相接Yj=1時(shí)導(dǎo)通本單元門控制管:控制觸發(fā)器與位線的接通。Xi=1時(shí)導(dǎo)通來(lái)自列地址譯碼器的輸出來(lái)自行地址譯碼器的輸出當(dāng)前25頁(yè),總共50頁(yè)。T5、T6導(dǎo)通

T7

、T8均導(dǎo)通Xi=1Yj=1觸發(fā)器的輸出與數(shù)據(jù)線接通,該單元通過(guò)數(shù)據(jù)線讀取數(shù)據(jù)。觸發(fā)器與位線接通當(dāng)前26頁(yè),總共50頁(yè)。(a)(b)

3.SRAM的讀寫操作及時(shí)序圖讀操作時(shí)序圖當(dāng)前27頁(yè),總共50頁(yè)。3.SRAM的讀寫操作及時(shí)序圖寫操作時(shí)序圖當(dāng)前28頁(yè),總共50頁(yè)。7.2.2同步靜態(tài)隨機(jī)存取存儲(chǔ)器(SSRAM)SSRAM是一種高速RAM。與SRAM不同,SSRAM的讀寫操作是在時(shí)鐘脈沖節(jié)拍控制下完成的。當(dāng)前29頁(yè),總共50頁(yè)。寄存地址線上的地址寄存要寫入的數(shù)據(jù)ADV=0:普通模式讀寫ADV=1:叢發(fā)模式讀寫

=0:寫操作

=1:讀操作

寄存各種使能控制信號(hào),生成最終的內(nèi)部讀寫控制信號(hào);2位二進(jìn)制計(jì)數(shù)器,處理A1A0當(dāng)前30頁(yè),總共50頁(yè)。ADV=0:普通模式讀寫片選無(wú)效=0:寫操作WE

=1:讀操作WE

普通模式讀寫模式:在每個(gè)時(shí)鐘有效沿鎖存輸入信號(hào),在一個(gè)時(shí)鐘周期內(nèi),由內(nèi)部電路完成數(shù)據(jù)的讀(寫)操作。讀A1地址單元數(shù)據(jù)I/O輸出A1數(shù)據(jù);開(kāi)始讀A2數(shù)據(jù)I/O輸出A2數(shù)據(jù);開(kāi)始讀A3數(shù)據(jù)I/O輸出A6數(shù)據(jù);開(kāi)始讀A7數(shù)據(jù)開(kāi)始讀A4地址單元數(shù)據(jù)I/O輸入A5數(shù)據(jù);開(kāi)始寫A6數(shù)據(jù)I/O輸出A4數(shù)據(jù);開(kāi)始寫A5數(shù)據(jù),當(dāng)前31頁(yè),總共50頁(yè)。讀A2地址單元數(shù)據(jù)叢發(fā)模式讀A2+1中的數(shù)據(jù)叢發(fā)模式讀A2+2中的數(shù)據(jù)叢發(fā)模式讀A2+3中的數(shù)據(jù)叢發(fā)模式重新讀A2中的數(shù)據(jù)

ADV=1:叢發(fā)模式讀寫叢發(fā)模式讀寫模式:在有新地址輸入后,自動(dòng)產(chǎn)生后續(xù)地址進(jìn)行讀寫操作,地址總線讓出。讀A1地址單元數(shù)據(jù)叢發(fā)模式讀A1+1中的數(shù)據(jù)叢發(fā)模式讀A1+2中的數(shù)據(jù)當(dāng)前32頁(yè),總共50頁(yè)。在由SSRAM構(gòu)成的計(jì)算機(jī)系統(tǒng)中,由于在時(shí)鐘有效沿到來(lái)時(shí),地址、數(shù)據(jù)、控制等信號(hào)被鎖存到SSRAM內(nèi)部的寄存器中,因此讀寫過(guò)程的延時(shí)等待均在時(shí)鐘作用下,由SSRAM內(nèi)部控制完成。此時(shí),系統(tǒng)中的微處理器在讀寫SSRAM的同時(shí),可以處理其他任務(wù),從而提高了整個(gè)系統(tǒng)的工作速度。

SSRAM的使用特點(diǎn):當(dāng)前33頁(yè),總共50頁(yè)。

1、動(dòng)態(tài)存儲(chǔ)單元及基本操作原理

T

存儲(chǔ)單元寫操作:X=1=0T導(dǎo)通,電容器C與位線B連通輸入緩沖器被選通,數(shù)據(jù)DI經(jīng)緩沖器和位線寫入存儲(chǔ)單元如果DI為1,則向電容器充電,C存1;反之電容器放電,C存0。

刷新R行選線X讀/寫輸出緩沖器/靈敏放大器刷新緩沖器輸入緩沖器位線B7.2.3動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器C當(dāng)前34頁(yè),總共50頁(yè)。讀操作:X=1=1T導(dǎo)通,電容器C與位線B連通輸出緩沖器/靈敏放大器被選通,C中存儲(chǔ)的數(shù)據(jù)通過(guò)位線和緩沖器輸出。

T

刷新R行選線X輸出緩沖器/靈敏放大器刷新緩沖器輸入緩沖器位線B每次讀出后,必須及時(shí)對(duì)讀出單元刷新,即此時(shí)刷新控制R也為高電平,則讀出的數(shù)據(jù)又經(jīng)刷新緩沖器和位線對(duì)電容器C進(jìn)行刷新。思考題:RAM屬于PLD嗎?

當(dāng)前35頁(yè),總共50頁(yè)。7.2.4存儲(chǔ)容量的擴(kuò)展

位擴(kuò)展可以利用芯片的并聯(lián)方式實(shí)現(xiàn)?!ぁぁE┇A11

A0

···WE

D0D1

D2

D3

WE

CEA0

A11

4K×4位I/O0I/O1I/O2I/O3

D12D13D14D15

CEA0

A11

4K×4位I/O0I/O1I/O2I/O3

WE

1.字長(zhǎng)(位數(shù))的擴(kuò)展——用4KX4位的芯片組成4K×16位的存儲(chǔ)系統(tǒng)。當(dāng)前36頁(yè),總共50頁(yè)。2.字?jǐn)?shù)的擴(kuò)展—用8KX8位的芯片組成32KX8位的存儲(chǔ)系統(tǒng)。RAMD0D7A0A12CE芯片數(shù)=4RAMD0D7A0A12CERAMD0D7A0A12CERAMD0D7A0A12CE系統(tǒng)地址線數(shù)=15系統(tǒng):A0~A14

A13~A14?2000H2001H2002H┇3FFFH4000H400H4002H┇5FFFH6000H6001H6002H┇7FFFH0000H0001H0002H┇1FFFH芯片:A0~A12

當(dāng)前37頁(yè),總共50頁(yè)。32K×8位存儲(chǔ)器系統(tǒng)的地址分配表各RAM芯片譯碼器有效輸出端擴(kuò)展的地址輸入端A14A13

8K×8位RAM芯片地址輸入端

A12A11A10A9A8A7A6A5A4A3A2A1A0

對(duì)應(yīng)的十六進(jìn)制地址碼

00

00000

0

0

0

0

0

0

0

000000

0

0

0

0

0

0

0

100000

0

0

0

0

0

0

1

0┇11111

1

1

1

1

1

1

1

10000H0001H0002H┇1FFFH

01

00000

0

0

0

0

0

0

0

000000

0

0

0

0

0

0

0

100000

0

0

0

0

0

0

1

0┇11111

1

1

1

1

1

1

1

12000H2001H2002H┇3FFFH

10

00000

0

0

0

0

0

0

0

000000

0

0

0

0

0

0

0

100000

0

0

0

0

0

0

1

0┇11111

1

1

1

1

1

1

1

14000H400H4002H┇5FFFH

Y0

Y1

Y2

Y3

11

00000

0

0

0

0

0

0

0

000000

0

0

0

0

0

0

0

100000

0

0

0

0

0

0

1

0┇11111

1

1

1

1

1

1

1

16000H6001H6002H┇7FFFH當(dāng)前38頁(yè),總共50頁(yè)。字?jǐn)?shù)的擴(kuò)展可以利用外加譯碼器控制存儲(chǔ)器芯片的片選輸入端來(lái)實(shí)現(xiàn)。—當(dāng)前39頁(yè),總共50頁(yè)。

你接觸過(guò)哪些類型的存儲(chǔ)器?對(duì)其原理與使用方法有何體會(huì)?

討論:當(dāng)前40頁(yè),總共50頁(yè)。7.2.47.2.5作業(yè):當(dāng)前41頁(yè),總共50頁(yè)。7.3 復(fù)雜可編程邏輯器件7.3.1CPLD的結(jié)構(gòu)

7.3.2CPLD編程簡(jiǎn)介

當(dāng)前42頁(yè),總共50頁(yè)。7.3 復(fù)雜可編程邏輯器件(CPLD)每個(gè)塊之間可以使用可編程內(nèi)部連線(或者稱為可編程的開(kāi)關(guān)矩陣)實(shí)現(xiàn)相互連接。CPLD器件內(nèi)部含有多個(gè)邏輯塊,每個(gè)邏輯塊都相當(dāng)于一個(gè)GAL器件;與PAL、GAL相比,CPLD的集成度更高,有更多的輸入端、乘積項(xiàng)和更多的宏單元;當(dāng)前43頁(yè),總共50頁(yè)。7.3.1CPLD的結(jié)構(gòu)更多乘積項(xiàng)、更多宏單元、更多的輸入信號(hào)。當(dāng)前44頁(yè),總共50頁(yè)。通用的CPLD器件邏輯塊的結(jié)構(gòu)

內(nèi)部

可編

程連

線區(qū)

n

宏單元

1

宏單元

2

宏單元

3

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論