集成電路設(shè)計(jì) lab2-inverter-layout課件_第1頁
集成電路設(shè)計(jì) lab2-inverter-layout課件_第2頁
集成電路設(shè)計(jì) lab2-inverter-layout課件_第3頁
集成電路設(shè)計(jì) lab2-inverter-layout課件_第4頁
集成電路設(shè)計(jì) lab2-inverter-layout課件_第5頁
已閱讀5頁,還剩33頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

集成電路課程設(shè)計(jì)

DalianUniversityoftechnologyTel:847061842/6/20231回顧:IC全定制設(shè)計(jì)步驟CreateschematicCreateSymbolCreateaTestbenchSchematicSetUpandrunSimulationViewingWaveformsCreateLayoutDRCLVSPEX2/6/20232大連理工大學(xué)集成電路課程設(shè)計(jì)使用的Mentor軟件ICFlowICstudio—organizeandmaintainprojectdata.DesignArchitect-IC—Captureschematics,setupandcontrolsimulation.Eldo/Ezwave—Simulatedesignandtheassociatedwaveformviewingapplications.ICStation—LayoutIC.Calibre—VerifydesignincludingDRC,LVSandPEX.2/6/20233大連理工大學(xué)集成電路課程設(shè)計(jì)根據(jù)drc文件及本次設(shè)計(jì)的要求,我們用到的工藝層如下:層名層號說明NWELL3N阱OD6薄氧,摻雜區(qū)POLYG17多晶硅PP25P+注入NP26N+注入CO30接觸孔M131第1層金屬VIA1511,2層金屬的過孔M232第2層金屬M(fèi)ET1TEXT131金屬1的端口標(biāo)識2/6/20235大連理工大學(xué)集成電路課程設(shè)計(jì)版圖的層次ndiffpolymet2contcontcontviaviamet1pdiffnwelloxide倒相器版圖設(shè)計(jì)2/6/20236大連理工大學(xué)集成電路課程設(shè)計(jì)2/6/20237大連理工大學(xué)集成電路課程設(shè)計(jì)setupgrid0.005調(diào)整工作區(qū)大小到能看見格點(diǎn)放大:滾輪上滾,或Ctrl-z縮?。簼L輪下滾,或Shift-z包括的層次:PolyG,CO,M1,PP2/6/20239大連理工大學(xué)集成電路課程設(shè)計(jì)LayerpaletteCO(30)Addrectangle邊長0.162/6/202310大連理工大學(xué)集成電路課程設(shè)計(jì)M1比Cont大0.05Poly比cont大0.07PP比Poly大0.2(保證poly摻雜,電阻小)2/6/202311大連理工大學(xué)集成電路課程設(shè)計(jì)2/6/202313大連理工大學(xué)集成電路課程設(shè)計(jì)自動(dòng)彈出calibre-DRCRCE(看結(jié)果的窗口)雙擊一個(gè)錯(cuò)誤,查看和分析錯(cuò)誤原因。面積錯(cuò)誤在本例中忽略。2/6/202314大連理工大學(xué)集成電路課程設(shè)計(jì)常見錯(cuò)誤:距離過小。將在layout圖中高亮顯示。修改:移動(dòng)邊緣:注意layout窗口下方Mouse:L:fullselection按鍵F4后Mouse:L:partialselection做標(biāo)尺后移動(dòng)邊緣.再按F4回到fullselection.修改后存盤再做DRC。同意overwrite。通過DRC后,關(guān)閉視圖。2/6/202315大連理工大學(xué)集成電路課程設(shè)計(jì)3,Pdiff_M1新建Pdiff_M1單元的layout視圖.作圖規(guī)則如下:CO:0.16M1:CO+0.05OD:CO+0.07PP:OD+0.07包括的層次:PP,OD,CO,M12/6/202317大連理工大學(xué)集成電路課程設(shè)計(jì)修改某層的圖案或顏色2/6/202318大連理工大學(xué)集成電路課程設(shè)計(jì)4,Ndiff_M1與Pdiff_M1類似,將PP改為NP包括的層次:NP,OD,CO,M12/6/202319大連理工大學(xué)集成電路課程設(shè)計(jì)溝道長:0.13um;寬:0.15um5,pmos與nmos類似,可復(fù)制nmos版圖進(jìn)行修改選中要修改的兩個(gè)Ndiff_M1,按快捷鍵q,改cell為Pdiff_M1.選中外圈的NP,改為PP.注意:別忘了Nwell

!!!2/6/202321大連理工大學(xué)集成電路課程設(shè)計(jì)Nwell必須超出有源區(qū)至少0.31um0.310.310.310.312/6/202322大連理工大學(xué)集成電路課程設(shè)計(jì)6、構(gòu)建myinverter版圖復(fù)制inverter單元,粘貼重命名為myinverter打開myinverter的版圖,將原來的圖刪除快捷鍵i,瀏覽放入自己做好的nmos和pmos2/6/202323大連理工大學(xué)集成電路課程設(shè)計(jì)Poly_M1_PP接在pmos柵極下方Poly_M1_NP接在nmos柵極上方2/6/202325大連理工大學(xué)集成電路課程設(shè)計(jì)用M1連接pmos和nmos的柵極:SetupObjectTemplatepaths2/6/202326大連理工大學(xué)集成電路課程設(shè)計(jì)選M1層,Addpath,雙擊結(jié)束操作快捷鍵L,或者菜單addtext2/6/202327大連理工大學(xué)集成電路課程設(shè)計(jì)LVS檢查ToolscalibrerunLVS2/6/202329大連理工大學(xué)集成電路課程設(shè)計(jì)2/6/202330大連理工大學(xué)集成電路課程設(shè)計(jì)2/6/202331大連理工大學(xué)集成電路課程設(shè)計(jì)2/6/202332大連理工大學(xué)集成電路課程設(shè)計(jì)2/6/202333大連理工大學(xué)集成電路課程設(shè)計(jì)2/6/202334大連理工大學(xué)集成電路課程設(shè)計(jì)2/6/2023

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論