計算機顯示器信號發(fā)生器設計_第1頁
計算機顯示器信號發(fā)生器設計_第2頁
計算機顯示器信號發(fā)生器設計_第3頁
計算機顯示器信號發(fā)生器設計_第4頁
計算機顯示器信號發(fā)生器設計_第5頁
已閱讀5頁,還剩15頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

陜西理工學院畢業(yè)設計計算機顯示器信號發(fā)生器設計[摘要]在維修節(jié)能型計算機彩色顯示器時,若采用專用的計算機顯示器信號發(fā)生器能避免因顯示器的頻繁開關而損壞主機顯卡,操作需要時可直接開關顯示器,無需考慮信號發(fā)生器的安全,大大方便維修操作。由7555時基IC構成的振蕩器、觸發(fā)器與用CD4060二進制串行計數(shù)器、74LS161二進制同步計數(shù)器等構成的分頻電路能夠組成滿足上述要求的計算機顯示器信號發(fā)生器。[關鍵詞]顯示器;7555時基IC;分頻電路;信號發(fā)生器DesignofcomputermonitorsignalgeneratorAbstract:Repairingenergy-savingcolorcomputermonitorswithaspeciallydesignedsignalgeneratorcanavoidtheriskofdisplayadaptordamage,itallowstheswitchonandoffofthemonitorwheninneedwithoutworryingaboutthesafetyofthesignalgenerator,thusbringsaboutgreatconveniencetotherepairing.Suchasignalgeneratorcanberealizedwithafreeoscillatorof7555time-baseIC,FFof7555time-baseIC,andafrequencydivisioncircuitofaCD406014-stagebinaryserialcounteranda74LS1612-bitbinarysynchronouscounter.Keywords:monitor;7555time-baseIC;frequencydivisioncircuit;signalgenerator目錄引言 維持時間的估算電容放電時,時間常數(shù),起始值,終了值,轉換值,代入RC過渡過程公式進行計算:(2.2)(3)電路振蕩周期(2.3)頻率(2.4)2.1.4用555定時器構成的單穩(wěn)態(tài)觸發(fā)器單穩(wěn)態(tài)觸發(fā)器具有的特點:①它是一個穩(wěn)定狀態(tài)和一個暫穩(wěn)狀態(tài);②在外來觸發(fā)脈沖的作用下,能夠有穩(wěn)定狀態(tài)翻轉到暫穩(wěn)狀態(tài);③暫穩(wěn)狀態(tài)維持一段時間后,將自動返回到穩(wěn)定狀態(tài),而暫穩(wěn)態(tài)時間的長短,與觸發(fā)脈沖無關,僅決定于電路本身的參數(shù)。這種電路在數(shù)字系統(tǒng)和裝置中,一般用于定時、整形以及延時等[3-5,9]。用555定時器構成的單穩(wěn)態(tài)觸發(fā)器的電原理圖如圖2.4所示。R、C是定時元件;是輸入觸發(fā)信號,下降沿有效,加在555的②腳;是輸出信號。圖2.4用555定時器構成的單穩(wěn)態(tài)觸發(fā)器圖2.4用555定時器構成的單穩(wěn)態(tài)觸發(fā)器圖2.5555定時器構成的施密特觸發(fā)器(1)輸出脈沖寬度由工作原理分析知道,輸出脈沖寬度是等于暫穩(wěn)態(tài)時間的,也就是定時電容C的充電時間。有圖示工作波形可知,代入RC電路過渡過程計算公式,可得(2.5)(2)恢復時間tre恢復時間,就是暫穩(wěn)態(tài)結束后,定時電容C經(jīng)飽和導通的晶體三極管TD放電的時間,一般取,即認為經(jīng)過3~5倍時間常數(shù)電容就放電完畢。由于,而很小,所以tre極短。(3)最高工作頻率若輸入觸發(fā)信號是周期為T的連續(xù)脈沖時為了保證單穩(wěn)態(tài)觸發(fā)器能夠正常工作,應滿足。即周期的最小值應為,即。因此,單穩(wěn)態(tài)觸發(fā)器的最高工作頻率應為(2.6)2.1.5用555定時器構成的施密特觸發(fā)器施密特觸發(fā)器一個重要的特點,就是能夠把各種各樣的信號波形,整形為適合于數(shù)字電路需要的矩形脈沖,而且由于具有滯回特性,所以抗干擾能力很強。施密特觸發(fā)器在脈沖產(chǎn)生和整形電路中應用廣泛[3-5,9]。用555定時器構成的施密特觸發(fā)器原理電路圖如圖2.5所示。將555電路的兩個觸發(fā)端②和⑥引腳連接在一起作為信號輸入端,便構成了施密特觸發(fā)器,如圖2.4所示。施密特觸發(fā)器的一個特性是,它的輸入-輸出特性曲線呈現(xiàn)一個矩形狀,這個矩形的特性曲線稱為施密特電路的回差特性曲線。這種回差特性是由于它的兩個觸發(fā)端所需要的觸發(fā)電壓的不同而形成的[5]。2.2CD4060和CD4040的簡介圖2.6CD4060引腳排列圖2.7CD4040引腳排列CD4060是4000系列CMOS器件中的一種。它由一個振蕩器部分和14逐位進位二進制計數(shù)級組成。它內(nèi)部有兩反相器外接兩個電阻及一個電容就可組成振蕩器,作為時鐘發(fā)生器。輸入時鐘脈沖時(下降沿),輸出端輸出計數(shù)脈沖。RESET(復位)輸入供復位計數(shù)器至全零態(tài)。全部計數(shù)級是主控-受控觸發(fā)器。引腳排列如圖2.6圖2.6CD4060引腳排列圖2.7CD4040引腳排列圖2.874LS161引腳排列CD4040是逐位進位二進制計數(shù)器,全部計數(shù)器級是主控-受控觸發(fā)器。每個時鐘輸入脈沖的負轉換時計數(shù)器狀態(tài)前進一計數(shù);RESET(復位)線高電平復位計數(shù)器至它的全零狀態(tài)。施密特觸發(fā)器作用輸入脈沖線允許使上升和下降時間不受限制。全部輸入和輸出是緩沖。引腳排列如圖2.7所示。圖2.874LS161引腳排列4000系列CMOS器件的特點有:(1)電壓范圍寬,應該可以工作在3V~5V,輸入阻抗高,驅動能力差外,跟74系列的功能基本沒有區(qū)別;(2)輸入時,1/2工作電壓以下為0,1/2工作電壓以上為1;(3)輸出時,1=電源電壓;0=0V;(4)驅動能力很差,在設計時最多只能帶1個TTL負載;(5)如果加上拉電阻的話,至少要10k電阻;(6)CD4060的計數(shù)器可以到14級二進制串行計數(shù)/分頻,而74系列卻做不到這么高[8]。2.374LS161簡介74LS161是集成4位二進制同步加法計數(shù)器。引腳排列如圖2.8所示。其中CP是輸入計數(shù)脈沖,也就是加到各個觸發(fā)器的時鐘信號段的時鐘脈沖;是清零端;是置數(shù)控制端;EP和ET是兩個計數(shù)器工作狀態(tài)控制端;是并行輸入數(shù)據(jù)端;CO是進位信號輸出端;是計數(shù)器狀態(tài)輸出端。74LS161的功能如表2.1所示。表2.174LS161功能清零預置控制時鐘預置數(shù)據(jù)輸入輸出/CR/LDEPETCPA3A2A1A0Q3Q2Q1Q00××××××××000010××d3d2d1d0d3d2d1d0110×××x××保持11×0×××××保持1111××××計數(shù)由表2.1可知,74LS161具有以下功能:(1)異步清零當=0時,計數(shù)器輸出被直接清零,與其他輸入端的狀態(tài)無關。(2)同步并行預置數(shù)在=1條件下,當=0且有時鐘脈沖CP的上升沿作用時,A3、A2、A1、A0輸入端的數(shù)據(jù)d3、d2、d1、d0將分別被Q3、Q2、Q1、Q0所接收。(3)保持在==1條件下,當ET×EP=0,不管有無CP脈沖作用,計數(shù)器都將保持原有狀態(tài)不變。需要說明的是,當EP=0,ET=1時,進位輸出CO也保持不變;而當ET=0時,不管EP狀態(tài)如何,進位輸出CO=0。(4)計數(shù)當==EP=ET=1時,74161處于計數(shù)狀態(tài)[5,8,9]。圖2.9CD4066引腳圖2.4模擬開關CD4066簡介圖2.9CD4066引腳圖CD4066是一個四雙向開關,用于傳輸或多工器模擬或數(shù)字信號。引腳如圖2.9所示。在電視機、影碟機、電話機、各種電子儀器儀表等上應用相當廣泛。引腳與CD4016兼容,但是表變現(xiàn)為一個非常低的導通電阻。此外,在整個完全輸入信號范圍內(nèi),導通電阻相對恒定。它由四個雙向開關組成,每個有獨立的控制信號。開關中的p和n溝道器件在控制信號的作用下同時開關。這種結構消除了開關晶體管閾值電壓隨輸入信號的變化,因此在整個工作信號范圍內(nèi)導通阻抗比較低。與單通道開關相比,具有輸入信號峰值電壓范圍等于電源電壓以及在輸入信號范圍內(nèi)導通阻抗信號比較穩(wěn)定等優(yōu)點[8]。3顯示器信號發(fā)生器的各部分電路設計3.1可變8倍行頻振蕩電路設計由構成框圖可知可變8倍行頻振蕩電路的功用是產(chǎn)生VGA、SVGA顯示方式下252kHz、284kHz的方波。此信號經(jīng)過脈寬處理后作為垂直亮線信號,經(jīng)過分頻后作為水平亮線信號,經(jīng)8分頻后作為行同步信號,經(jīng)512或640分頻后又作為場同步信號。此電路設計主要利用7555(IC1)及外圍定時元件R2,R3,R5,C1,C2組成的無穩(wěn)態(tài)多諧振蕩器來作為8倍行頻振蕩電路的。要產(chǎn)生SVGA顯示下284kHz的方波,則由(2.1)-(2.4)可知現(xiàn)選擇R2=150,R3=6.2k,R5=2.4(3.1)則(3.1)同理可知,要產(chǎn)生VGA顯示下252kHz的方波,則由(2.1)-(2.4)可得則(3.2)(a)SVGA方式(b)VGA方式圖3.2可變8倍行頻振蕩器仿真波形圖3.1可變8倍行頻振蕩器由(3.1)、(3.2)式可知,C2=43pF。即就選擇C2=43pF。由于不存在340pF的電容,再加上7555芯片本身就有一定的電容,所本設計中選擇C1=330pF的電容。經(jīng)軟件仿真、調(diào)試,各元器件的參數(shù)如圖3.1中電路所示[14,15]。其中,C21、C10主要是起濾波(a)SVGA方式(b)VGA方式圖3.2可變8倍行頻振蕩器仿真波形圖3.1可變8倍行頻振蕩器由于兩種方式只是頻率不同其它的都相同,所以,下面所有的仿真波形均為VGA模式。圖3.38倍分頻電路3.28倍分頻電路設計圖3.38倍分頻電路由于8倍分頻電路的任務是將8倍行頻方波分頻成為行頻矩形波,本設計中主要用芯CD4040(IC7)集成電路完成。電路設計如圖3.3所示[8]。由2.2節(jié)的CD4040簡介可知輸出波形uo2是對輸入波形uo1的8分頻。仿真波形圖如圖3.4所示。3.3行同步信號產(chǎn)生電路設計3.3.1行同步信號相位調(diào)整電路此模塊主要用7555(IC3)構成的單穩(wěn)態(tài)觸發(fā)器完成行同步脈沖與垂直亮線信號間的相位處理。使行同步脈沖信號與其在時間上接近的垂直亮線信號對齊,以便消除行逆程期間出現(xiàn)的垂直亮線信號。圖3.48倍分頻電路輸出波形此電路的設計,主要利用7555的輸出正脈沖寬度應為應為行同步脈沖的1/8左右,即圖3.48倍分頻電路輸出波形由(2.5)式可得tw=1.1R9C現(xiàn)選擇定C18=1500pF,則圖3.6單穩(wěn)態(tài)相位調(diào)整電路仿真波形圖3.5單穩(wěn)態(tài)相位調(diào)整電路現(xiàn)選定R9=2.2k的可變電阻,調(diào)整R9可改變IC3輸出正脈沖的寬度,要使輸出的脈沖為正極性的脈沖,所以此電路中必有二極管的單向導通電路,經(jīng)軟件仿真、調(diào)試,各元器件的參數(shù)如圖3.5中電路所示,仿真波形如圖3.6圖3.6單穩(wěn)態(tài)相位調(diào)整電路仿真波形圖3.5單穩(wěn)態(tài)相位調(diào)整電路3.3.2行同步信號產(chǎn)生電路由于行同步脈沖的產(chǎn)生電路是利用行頻矩形波的下降沿觸發(fā)單穩(wěn)態(tài)觸發(fā)器,即用行同步信號相位調(diào)整產(chǎn)生的脈沖下降沿來觸發(fā)單穩(wěn)態(tài)觸發(fā)器,從而產(chǎn)生寬度符合要求的正極性行頻脈沖?,F(xiàn)選定行同步信號為正極性脈沖,脈寬約為5μs。選用7555(IC4)構成的單穩(wěn)態(tài)觸發(fā)器作為延時電路。由(2.5)式可得,tw=5uS=1.1R10C17,現(xiàn)選擇R10則由于7555本身的電容所以選擇C17=1300pF。此電路的設計也是只需要正脈沖,需二極管來實現(xiàn)。經(jīng)軟件仿真、調(diào)試,各元器件的參數(shù)如圖3.7中電路所示。常態(tài)時,7555輸出低電平,有觸發(fā)信號輸入時7555輸出高電平,其延時時間由R10,C17決定。圖3.8單穩(wěn)態(tài)延時電路仿真波形圖3.7單穩(wěn)態(tài)延時電路實際上,軟件仿真波形如圖3.8所示。存在著一定的誤差主要是因為芯片的參數(shù)離散性造成的。圖3.8單穩(wěn)態(tài)延時電路仿真波形圖3.7單穩(wěn)態(tài)延時電路3.4場同步信號處理電路設計圖3.974LS161構成4或5倍分頻器電路圖3.11128倍分頻電路顯示器信號發(fā)生器有相當于VGA、SVGA兩種顯示方式的掃描頻率。VGA方式時,行頻為31.5kHz場頻為61.5Hz;SVGA方式時,行頻為35.5kHz,場頻為55.47Hz。圖3.974LS161構成4或5倍分頻器電路圖3.11128倍分頻電路為此,在VGA方式時,取行、場頻之比為;在SVGA方式時,取行、場頻之比為。3.4.1512、640倍分頻電路設計為了獲得行,場頻之比為512、640的關系,現(xiàn)用CD4060十四位二進制串行計數(shù)器(IC8)構成27(=128)倍分頻器,用74LS161四位二進制同步計數(shù)器(IC6)構成4或5倍分頻器;27倍分頻器與4倍分頻器串聯(lián),即可完成512倍的分頻;27倍分頻器與5倍分頻器串聯(lián),即可完成640倍的分頻[8]。用74LS161四位二進制同步計數(shù)器(IC6)構成4或5倍分頻器電路如圖3.9所示,仿真波形如圖3.10圖3.1074LS161構成4倍分頻器電路仿真波形圖3.12128倍分頻電路仿真波形示。其中,K1b主要是控制SVGA圖3.1074LS161構成4倍分頻器電路仿真波形圖3.12128倍分頻電路仿真波形圖3.138倍場頻信號輸出波形8倍場頻信號輸出后,經(jīng)過0.01uF(C16)電容后輸出波形如圖3.13所示。圖3.138倍場頻信號輸出波形圖3.15場同步的脈寬調(diào)整電路波形分頻電路輸出的場頻方波因寬度太寬不宜直接作為場同步信號。由CD4060⑥腳輸出的場頻方波經(jīng)IC5B變換為脈沖寬度大約5μs的正極性脈沖,此即場同步信號。圖3.15場同步的脈寬調(diào)整電路波形此電路的設計主要是利用由555構成的單穩(wěn)態(tài)觸發(fā)器來變換脈沖的寬度。其中,正脈寬tw=1.1R16C6=5uS現(xiàn)選擇R16=18k.。則?,F(xiàn)選擇C6=0.022uF。經(jīng)軟件仿真、調(diào)試,各元器件的參數(shù)如圖3.14中電路所示。軟件仿真波形如圖3.15所示。其中,C22的作用是濾波,C5是當脈沖的下降沿到來時產(chǎn)生一個負脈沖。由于仿真是分步進行的,所以此模塊中的uov4就是128倍分頻器的一個輸出uov2。圖3.14場同步的脈寬調(diào)整電路4圖像信號產(chǎn)生電路圖3.14場同步的脈寬調(diào)整電路圖像為“井”字格圖形,這就要求圖像信號中包含垂直亮線信號(8倍行頻脈沖)及水平亮線信號(8倍場頻脈沖)。4.1垂直亮線信號形成電路圖3.178倍行頻變換為負脈沖的電路仿真波形圖3.168倍行頻脈沖變換為負脈沖的電路垂直亮線信號由IC1(可變8倍行頻振蕩電路)輸出的8倍行頻脈沖經(jīng)IC2(變換負脈沖電路)變換為負脈沖而成;垂直亮線總數(shù)為8,為避免在回掃期出現(xiàn)垂直亮線,可借助R9調(diào)節(jié)行同步信號相位,某一行同步脈沖信號與其在時間上接近的垂直亮線信號對齊,再利用非門IC10C,模擬開關IC9C使行同步脈沖總是關掉這一垂直亮線信號,實現(xiàn)垂直亮線的行逆程消隱;同理,利用IC10A,IC9A實現(xiàn)垂直亮線的場逆程消隱。8倍行頻脈沖變換為負脈沖的電路設計如圖3.16所示,利用7555電路的直接反饋來實現(xiàn)。電路仿真波形如圖3.17所示。圖3.178倍行頻變換為負脈沖的電路仿真波形圖3.168倍行頻脈沖變換為負脈沖的電路4.2水平亮線信號形成電路水平亮線信號直接由IC8⑦腳輸出的8倍場頻脈沖經(jīng)IC5A變換為負脈沖而成。變換負脈沖電路主要是用555(IC5A)電路構成的直接反饋電路來實現(xiàn)的。電阻R17直接接在輸入和輸出兩端。要輸出8倍場頻脈沖,即f8v=61.5×8=492Hz則T8v=1/f8v=1/492=2mS由于此電路是用來變換負脈沖,現(xiàn)選擇簡化的無穩(wěn)態(tài)工作模式。C19的充電電阻與放電電阻均為R17。若令充電時間為t1,放電時間為t2[3,14,15]則t1=0.693R17C19t2=0.693R17C所以T=t1+t2=1.386R17C19=16.3mS此處R17的取值不應小于10k。如果取值過小,那么就會因為充放電電流過大,就會使輸出電壓下降過多,重負載時尤其如此。所以現(xiàn)選R17=15k。則圖3.198倍場頻脈沖變換負脈沖的電路仿真波形圖3.188倍場頻脈沖變換負脈沖的電路現(xiàn)選擇C19=1500pF。經(jīng)過軟件仿真、調(diào)試,可知各元器件的參數(shù)如圖3.18中電路所示,其中,C4、C22起到濾波的作用,放在不同的位置濾波效果不同;R18的作用就是使輸入正脈沖寬度電壓uov2降低。經(jīng)過0.01uF的電容后,輸入信號在上升沿時uov3處變?yōu)檎}沖,下降沿時uov3處變?yōu)樨撜}沖;經(jīng)過555以后,所有的正脈沖都變?yōu)榱素撁}沖,從而實現(xiàn)了設計要求。軟件圖3.198倍場頻脈沖變換負脈沖的電路仿真波形圖3.188倍場頻脈沖變換負脈沖的電路4.3圖像信號的輸出電路為了消除回掃期的亮線,現(xiàn)選模擬開關CD4066和與非門來實現(xiàn)。把行同步信號,場同步信號經(jīng)過消隱后,再把8倍行頻負脈沖與8倍場頻負脈沖經(jīng)過與非門即后,就實現(xiàn)了垂直亮線與水平亮線的疊加,這就是所設計的圖像信號。經(jīng)過NPN型三極管射極輸出器進行阻抗變換后作為圖像信號輸出。電路設計如圖4.20所示。由于輸出的為圖像信號,并且頻率相差很大,所以總的仿真結果沒有給出。最后,把各部分電路組合起來,就得到了計算機顯示器信號源的總電路圖。總電路圖如附錄A所示。圖4.20圖像信號輸出電路5系統(tǒng)的調(diào)試及檢測圖4.20圖像信號輸出電路系統(tǒng)調(diào)試采用模塊化調(diào)試和整體組合調(diào)試相結合的方法來進行。經(jīng)過模塊化的軟件仿真、硬件系統(tǒng)調(diào)試和組裝測試,最終實現(xiàn)了可變8倍行頻振蕩電路功能、8倍分頻電路功能、行同步信號電路功能、場同步信號處理電路功能、垂直亮線信號形成功能、水平亮線信號形成和圖像信號的輸出等功能。5.1系統(tǒng)調(diào)試步驟本系統(tǒng)所說的調(diào)試是指在實驗室里,對已知的標準量進行測試和比較,以驗證電路設計的是否正確和合理。對本電路來說,所需的器件表如表5.1所示,硬件連接電路如附錄C所示。表5.1器件表電阻規(guī)格型號5107503k15k18k33k82k數(shù)量1122111電容規(guī)格型號20P22P43P56P150P160P470P510P數(shù)量11111111規(guī)格型號750P1500P0.022u0.047u0.1u100u220u數(shù)量122112集成電路規(guī)格型號7555CD4040CD4060CD4066LS161LS00NE556數(shù)量4111111晶體管規(guī)格型號1N41482SC1815數(shù)量32調(diào)試工作分以下四步進行:(1)系統(tǒng)調(diào)試前的準備在搭接硬件之前,首先在仿真軟件中對8倍行頻振蕩電路、8倍分頻電路、行同步信號電路、場同步信號處理電路、垂直亮線信號形成電路、水平亮線信號形成電路和圖像信號的輸出進行了分部仿真和整體聯(lián)調(diào)仿真。整個過程的仿真都需要在PROTEL99SE軟件中實現(xiàn)。附圖A所示電路完全通過了軟件仿真。(2)對整個硬件電路的調(diào)試在電路的硬件部分制作出來后,先對其各模塊進行詳細地檢測及測試,查看制作過程中是否存在短路,斷路等情況,查看每個芯片是否能夠正常工作等。(3)對每個模塊的調(diào)試①先看可變8倍行頻振蕩電路輸出的是不是方波(VGA時,輸出頻率應為252kHz;SVGA時,輸出頻率應為284kHz),如果是就進行②操作,不是就繼續(xù)檢測本部分電路;②檢測8倍分頻電路是否對①中的方波進行8分頻(即所產(chǎn)生的頻率為第一種的方波的1/8),如果進行了8分頻并且輸出波形穩(wěn)定也為方波就進行③的調(diào)試,否則繼續(xù)調(diào)試此電路;③對行同步信號相位調(diào)整電路的檢測,檢測在時間上行同步脈沖信號與垂直亮線信號是否對齊;④把相位調(diào)整電路輸出給由7555構成的單穩(wěn)態(tài)觸發(fā)器作為延時電路,如果輸出滿足設計中要求的行頻信號(VGA時,行頻為31.5kHz;SVGA時,行頻為35.5kHz),就進行⑤的調(diào)試,否則對以上電路進行再檢測;⑤行頻信號滿足要求后,為了達到行場的同步把行頻信號進行分頻,先檢測由74LS161構成的4或5倍分頻,是否起到了分頻作用,如果正常再檢測由CD4060構成的27(即128)分頻是否正常工作,如果正常工作了就進行⑥的調(diào)試;⑥檢測經(jīng)過IC5B變換為脈沖寬度大約為5us的正極性脈沖,此即場同步信號,看是否符合要求,如果正常了就進行⑦的調(diào)試;⑦檢測8倍場頻脈沖是否符合要求,如果符合要求了再檢測經(jīng)過IC5A后是否變換為了負脈沖;⑧以上都滿足了,在檢測與非門及輸出是否正常運行,最后把15針D-Sub輸入接口接上插到顯示器進行檢測。(4)系統(tǒng)聯(lián)調(diào):在上面三步完成后,我們就必須將整個電路進行系統(tǒng)聯(lián)調(diào),檢驗電路能否正常運行,測試電路各項性能指標,看是否能夠達到預期的要求,必要時,還要不斷地修改和完善電路(比如:濾波效果不好,電路不穩(wěn)定等等),直到系統(tǒng)能夠實現(xiàn)預期的功能,能夠投入使用。5.2系統(tǒng)調(diào)試結果計算機顯示器信號發(fā)生器的調(diào)試過程是一個不斷完善的過程,經(jīng)過多次修改補充,最終實現(xiàn)了顯示器上輸出圖形為“井”格形式,并且有兩種顯示模式。完成了本設計的要求。經(jīng)系統(tǒng)調(diào)試后的電路圖如附錄B所示。6結束語和展望本計算機顯示器信號發(fā)生器的設計已經(jīng)通過了軟件仿真和硬件調(diào)試,并且實現(xiàn)了各項指標要求。為顯示器的維修帶來了很大的方便,而且價格低廉,體積小,方便攜帶,還能避免因顯示器的頻繁開關而損壞主機顯卡等功能。然而,在硬件制作的過程中7555芯片全部用NE555來代替的,所以輸出波形不太穩(wěn)定,再加本人所學知識的有限性,所以電路也存在一些缺陷,還有待完善。如果能用單片機來實現(xiàn)會更加的簡單、使用,性能也會比較穩(wěn)定。致謝在本設計的寫作和制作過程中,我的指導教師宋衛(wèi)星傾注了大量的心血,從選題到開題報告,從寫作提綱,到一遍又一遍地指出每稿中的具體問題,嚴格把關,循循善誘。為了指導我的畢業(yè)設計,他放棄了自己的休息時間;為了幫我調(diào)試電路,他忘記了下班時間;甚至為了幫我找一個電阻或電容而放棄手中的其他工作他的這種無私奉獻的敬業(yè)精神令人欽佩,在此我向他表示我誠摯的謝意。同時,感謝所有任課老師和所有同學在這四年來給自己的指導和幫助,是他們教會了我專業(yè)知識,教會了我如何學習,教會了我如何做人。正是由于他們,我才能在各方面取得顯著的進步,在此向他們表示我由衷的謝意,并祝所有的老師培養(yǎng)出越來越多的優(yōu)秀人才,桃李滿天下!回首既往,自己一生最寶貴的時光能于這樣的校園之中,能在眾多學富五車、才華橫溢的老師們的熏陶下度過,實是榮幸之極。在這四年的時間里,我在學習上和思想上都受益非淺,這除了自身的努力外,與各位老師、同學和朋友的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論